0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

易灵思Trion FPGA PS配置模式--update

XL FPGA技术交流 来源:XL科技 作者:XL科技 2023-06-15 11:30 次阅读

准备工作

PS模式首先要把Bitstream Generation中的

(1)JTAG模式选择为Passive

(2)根据PS的位宽选择相应的Programming Mode.

(3)生成相应的下载文件。注意修改Bitstream生成模式时,不需要进行工程的全编译,只需运行最后一步数据流生成即可。

wKgaomSKhfWAXByPAACFHxZRCsg260.jpg

PS配置启动过程

wKgZomSKhfWAdJmNAAFg27F2pH0413.jpg

这里以X1模式为例,PS的配置过程如下:

(1)在启动配置之前要先把CRESET_N拉低tCRESET_N,然后拉高;

(2)在CRESET_N拉高之后,要等待tDMIN,才可以发送同步码,这期间可以翻转CCK;下面就是两步码。

wKgZomSKhfWAG2FLAAAFkEqmxlA802.jpg

(3)发送同步码,数据与时钟为上升沿触发;要求外部处理器连续发送数据直到数据完成;

(4)数据发送完成后,继续发送CCK时钟100周期,或者一边发送一边检测CDONE,直到CDONE为高。实际上也确实有客户因为没有拉时钟而启动不了的情况。

控制信号处理

易灵思Trion FPGA的配置模块主要由CBUS[2:0]、SS_N和TEST_N,CSI几个信号控制。FPGA进入用户模式前不要对这几个信号进行翻转。

wKgaomSKhfWABWPoAAF06dwhOhY860.jpg

目前易灵思的Programmer工具只支持PS x1模式,所以如果实在找不配置失败的原因,可以通过逻辑分析仪来分析数据差异。x2和更高位宽需要通过外部微处理器,如MCU来操作。

这里需要注意的是在配置过程中,控制信号不要进行翻转,目前看到的现象是在多次配置过程中,在连续两次配置过程中,由于CSI翻转造成第二次配置失败。

应用案例

目前T20F169测试PS x4模式。时钟为30MHz,tCRESET_N拉低790ns,tDMIN为2us,数据配置完成后又继续发送时钟100个以上。可以启动。用时104ms

wKgZomSKhfWAIHh4AAGKYB6-TSA951.jpg

另外要提下数据顺序问题,实际在发送过程是依次发送的。且第个字节从高位先发送。

wKgaomSKhfWASBHXAABuV2zKx6c097.jpg

wKgaomSKhfWABX_WAAExeWqo2Dk161.jpg

整体配置过程波形如下,SS_N有时会有很多毛刺,时钟之间也会有一些持续拉高的时间,但都不影响 。

wKgZomSKhfWAPyt6AABw1P0AmWs811.jpg

审核编辑:汤梓红

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • FPGA
    +关注

    关注

    1603

    文章

    21328

    浏览量

    593264
  • JTAG
    +关注

    关注

    6

    文章

    383

    浏览量

    71151
  • 编译
    +关注

    关注

    0

    文章

    615

    浏览量

    32397
  • 配置
    +关注

    关注

    1

    文章

    184

    浏览量

    18171
  • 易灵思
    +关注

    关注

    5

    文章

    35

    浏览量

    4686

原文标题:易灵思Trion FPGA PS配置模式--update(4)

文章出处:【微信号:gh_ea2445df5d2a,微信公众号:FPGA及视频处理】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    易灵思Trion FPGA PS配置模式--update

    数据发送完成后,继续发送CCK时钟100周期,或者一边发送一边检测CDONE,直到CDONE为高。实际上也确实有客户因为没有拉时钟而启动不了的情况。
    的头像 发表于 04-25 15:13 3770次阅读
    易灵思<b class='flag-5'>Trion</b> <b class='flag-5'>FPGA</b> <b class='flag-5'>PS</b><b class='flag-5'>配置</b><b class='flag-5'>模式</b>--<b class='flag-5'>update</b>

    790.赛被并入AMD对中国FPGA厂商有什么意义?

    fpga
    小凡
    发布于 :2022年10月05日 02:52:44

    FPGA原理图例子之s3astarter

    `赛FPGA原理图例子之s3astarter 赛一向是FPGA领域里的领先者,运用
    发表于 03-16 10:41

    玩转FPGA,赛FPGA设计大赛开赛啦

    经历过和牛人一起进行FPGA设计比赛的激烈竞争吗?你感受过FPGA原厂开发板和fpga行业泰斗直接带来的强烈震撼吗? 没经历过没关系,电子发烧友网主办,赛
    发表于 04-23 09:31

    (XILINX)全新7系列FPGA详述

    (XILINX)全新7系列FPGA详述
    发表于 08-14 12:20

    Verilog(FPGACPLD)设计小技巧

    Verilog(FPGACPLD)设计小技巧
    发表于 08-19 22:52

    玩转FPGA(xilinx)FPGA设计大赛圆满结束

      电子发烧友网讯:由赛(xilinx)公司和华强PCB网赞助,电子发烧友网主办的玩转FPGA,赛设计大赛已经圆满结束。本活动旨在建
    发表于 09-06 11:52

    玩转FPGA(xilinx)FPGA设计大赛获奖名单!!!

    本帖最后由 ycq654263138 于 2012-9-12 10:12 编辑   电子发烧友网讯:由赛(xilinx)公司和华强PCB网赞助,电子发烧友网主办的玩转FPGA,赛
    发表于 09-06 11:54

    :“玩转FPGA(xilinx)FPGA设计大赛”获奖奖品展示

      电子发烧友网讯:由赛(xilinx)公司和华强PCB网赞助,电子发烧友网主办的玩转FPGA,赛设计大赛已经圆满结束。本活动获奖名
    发表于 09-06 14:33

    选择赛(Xilinx)FPGA 7系列芯片的N个理由

    高端功能提供了平衡优化的配置。更多内容,请点击以下链接下载:全新赛(Xilinx)FPGA 7系列芯片精彩剖析。rar
    发表于 09-06 16:24

    FPGA是用altera多还是赛的多呢

    FPGA是用altera多还是赛的多呢,我买的开发板是altera的,但是很多人推荐说学习赛的好
    发表于 01-09 21:27

    Xilinx赛FPGA技术及应用线上公开课

    ` 本帖最后由 MGJOY 于 2017-4-10 15:07 编辑 本周三,4月12日,赛FPGA技术及应用线上公开课。欢迎大家观看、学习交流~分享主题【赛
    发表于 04-10 15:06

    如何使用赛FPGA加速包处理?

    FAST包处理器的核心功能是什么如何使用赛FPGA加速包处理?
    发表于 04-30 06:32

    如何用单片机通过PS模式配置FPGA

    P89C61X2的功能特点是什么?如何用单片机通过PS模式配置FPGA
    发表于 05-07 06:15

    FPGA配置及Cyclone系列PS模式的工程应用

    本文首先介绍了如何用A rca G T 2000 实现对C yclone 系列FPG A 的PS 配置模式,然后对PS 模式
    发表于 06-27 15:46 36次下载
    <b class='flag-5'>FPGA</b><b class='flag-5'>配置</b>及Cyclone系列<b class='flag-5'>PS</b><b class='flag-5'>模式</b>的工程应用