0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

解读高速数/模转换器(DAC)的建立和保持时间

星星科技指导员 来源:ADI 作者:ADI 2023-06-10 09:18 次阅读

本应用笔记定义了高速数/模转换器(DAC)的建立和保持时间,并给出了相应的图例。高速DAC的这两个参数通常定义为“正、负”值,了解它们与数据瞬态特性之间的关系是一个难点,为了解决这些难题,本文提供了一些图例。

介绍

为了达到高速数/模转换器(DAC)的最佳性能,需要严格满足数字信号的时序要求。随着时钟频率的提高,数字接口的建立和保持时间成为系统设计人员需要重点关注的参数。本应用笔记对建立和保持时间进行详尽说明,因为这些参数与Maxim的高性能数据转换方案密切相关。

定义建立和保持时间

建立时间(tS)是相对于DAC时钟跳变,数据必须达到有效的逻辑电平的时间。保持时间(tH)则定义了器件捕获/采样数据后允许数据发生变化的时间。图1给出了相对于时钟上升沿的建立和保持时间。特定器件的时钟信号有效边沿可能是上升/下降沿,或由用户选择,例如MAX5895 16位、500Msps、插值和调制双通道DAC,CMOS输入。

wKgaomSDz3qAcUieAAALMTpif7Y770.gif


图1. 相对于时钟信号上升沿的建立和保持时间

采用CMOS技术设计的数字电路通常将电源摆幅的中间值作为切换点。因此,时间参考点定在信号边沿的中点。图1波形标明了器件在典型条件下的建立和保持时间。注意此时定义的这两个参数均为正值,但在建立或保持时间出现负值时将会令人迷惑不解。

MAX5891 600Msps、16位DAC为这一中间值状态提供了很好的学习实例。该器件的建立时间为-1.5ns,而保持时间为2.6ns。图2给出MAX5891的最小建立时间。注意,实际应用中,数据通常在采样时钟跳变后发生变化。图3给出了相同器件的最小保持时间。

wKgZomSDz3uAI7rJAAAMjm4-quk556.gif


图2. MAX5891的最小建立时间

wKgaomSDz32AUAOxAAAMgPAZcKc620.gif


图3. MAX5891的最小保持时间

为满足这些是需要求,用户需要分析数据源的传输延迟和抖动。传输延迟决定了时钟的标称定时要求,而抖动指标则决定了所允许的容限。为了解释这一关系,我们以具有1.5ns传输延迟的逻辑门电路为例。如果在逻辑门电路作用相同的时钟信号,MAX5891将刚好满足如图2所示的建立时间。这种情况下,对于温度漂移、时钟或数据抖动以及器件之间存在的差异都不具备任何设计裕量。

可以采用两种方法对建立和保持时间进行优化,包括增加时钟延迟、保持一致的引线长度等。在数据源和DAC之间增加时钟延迟有助于解决上述例子中的传输延迟问题。保持一致的数据源与DAC输入引脚之间的引线长度可以确保抖动、漂移不会使某一位进入下一个时钟周期。需要注意的是,我们现在处理的是包含多条数据线的高速数据总线,任何时刻所有位都必须满足时序要求。

结论

处理高频数据的定时面临诸多挑战,解决这些难题需要设计人员或系统设计工程师充分理解具体信号链路中所有器件的规格。如果链路中任一器件的规格要求得不到满足,系统性能将会降低。性能的降低表现为DAC输出精度的下降或限制时钟频率。

审核编辑:郭婷

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • CMOS
    +关注

    关注

    58

    文章

    5163

    浏览量

    233382
  • 转换器
    +关注

    关注

    27

    文章

    8212

    浏览量

    141944
  • dac
    dac
    +关注

    关注

    43

    文章

    1973

    浏览量

    189547
收藏 人收藏

    评论

    相关推荐

    转换器设计指南 第十八版

    转换器设计手册
    发表于 10-20 11:58

    多片高速ADC和DAC在闭环系统中的作用是什么

    本文讨论闭环系统的关键要素,重点关注/转换器(ADC)和数/转换器DAC)的关键角色。文
    发表于 04-02 07:29

    如何设计16位高速数模转换器DAC)?

    16位400M DAC的系统构架结构框图是如何的?高速数模转换器校准电路设计原理是什么?方案整体测试结果和电路是什么情况?
    发表于 04-06 09:21

    请问现在的高速-转换器速度有多快?

    请问现在的高速-转换器速度有多快?高速ADC的速度和分辨率之间是一个怎样的折衷关系?高速AD
    发表于 04-12 06:40

    高速/转换器AD10242的功能特点与应用有哪些?

    高速/转换器AD10242的功能特点与应用有哪些?如何实现AD10242与DSP进行接口连接?
    发表于 04-14 06:36

    什么是ADC?/转换器有何作用

    的数字信号的器件。真实世界的模拟信号,例如温度、压力、声音或者图像等,需要转换成更容易储存、处理和发射的数字形式。/转换器可以实现这个功能,在各种不同的产品中都可以找到它的身影。典
    发表于 02-21 07:26

    解读高速数/模转换器(DAC)的建立保持时间

    解读高速数/模转换器(DAC)的建立保持时间
    发表于 09-11 21:07 828次阅读
    <b class='flag-5'>解读</b><b class='flag-5'>高速</b>数/模<b class='flag-5'>转换器</b>(<b class='flag-5'>DAC</b>)的<b class='flag-5'>建立</b>和<b class='flag-5'>保持</b><b class='flag-5'>时间</b>

    解读高速数/模转换器(DAC)的建立保持时间

    摘要:本应用笔记定义了高速数/模转换器(DAC)的建立保持时间,并给出了相应的图例。
    发表于 05-01 11:03 391次阅读
    <b class='flag-5'>解读</b><b class='flag-5'>高速</b>数/模<b class='flag-5'>转换器</b>(<b class='flag-5'>DAC</b>)的<b class='flag-5'>建立</b>和<b class='flag-5'>保持</b><b class='flag-5'>时间</b>

    解读高速数/模转换器(DAC)的建立保持时间

    摘要:本应用笔记定义了高速数/模转换器(DAC)的建立保持时间,并给出了相应的图例。
    发表于 05-07 11:23 483次阅读
    <b class='flag-5'>解读</b><b class='flag-5'>高速</b>数/模<b class='flag-5'>转换器</b>(<b class='flag-5'>DAC</b>)的<b class='flag-5'>建立</b>和<b class='flag-5'>保持</b><b class='flag-5'>时间</b>

    解读高速数/模转换器(DAC)的建立保持时间

    摘要:本应用笔记定义了高速数/模转换器(DAC)的建立保持时间,并给出了相应的图例。
    发表于 05-08 10:23 646次阅读
    <b class='flag-5'>解读</b><b class='flag-5'>高速</b>数/模<b class='flag-5'>转换器</b>(<b class='flag-5'>DAC</b>)的<b class='flag-5'>建立</b>和<b class='flag-5'>保持</b><b class='flag-5'>时间</b>

    高速CMOS输入DAC中的建立保持时间测量

    为实现高速DAC的最佳性能,必须满足一定的建立保持时间要求。在200 MSPS至250 MSPS的时钟速率下,FPGA/ASIC/
    发表于 11-24 14:20 33次下载
    <b class='flag-5'>高速</b>CMOS输入<b class='flag-5'>DAC</b>中的<b class='flag-5'>建立</b>和<b class='flag-5'>保持</b><b class='flag-5'>时间</b>测量

    高速数/模转换器的指标选择之建立保持时间

    的提高,数字接口的建立保持时间成为系统设计人员需要重点关注的参数。此文对建立保持时间进行详尽
    的头像 发表于 11-17 10:40 396次阅读

    AN-748: 高速CMOS输入DAC中的建立保持时间测量

    AN-748: 高速CMOS输入DAC中的建立保持时间测量
    发表于 03-21 17:13 1次下载
    AN-748: <b class='flag-5'>高速</b>CMOS输入<b class='flag-5'>DAC</b>中的<b class='flag-5'>建立</b>和<b class='flag-5'>保持</b><b class='flag-5'>时间</b>测量

    揭开高速数模转换器建立保持时间的神秘面纱

    满足高速数模转换器DAC)的数字定时要求对于实现最高性能至关重要。随着时钟频率的增加,数据接口的建立保持
    发表于 02-27 14:06 420次阅读
    揭开<b class='flag-5'>高速</b>数模<b class='flag-5'>转换器</b>的<b class='flag-5'>建立</b>和<b class='flag-5'>保持</b><b class='flag-5'>时间</b>的神秘面纱

    高速数模转换器DAC)的建立保持时间

    采用CMOS技术设计的数字电路通常将电源摆幅的中间值作为切换点。因此,时间参考点定在信号边沿的中点。图1波形标明了器件在典型条件下的建立保持时间。注意此时定义的这两个参数均为正值,但
    发表于 02-15 16:57 230次阅读
    <b class='flag-5'>高速</b>数模<b class='flag-5'>转换器</b>(<b class='flag-5'>DAC</b>)的<b class='flag-5'>建立</b>和<b class='flag-5'>保持</b><b class='flag-5'>时间</b>