0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

使用虚拟实验设计加速半导体工艺发展

半导体芯科技SiSC 来源:半导体芯科技SiSC 作者:半导体芯科技SiS 2023-04-18 16:28 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

作者:

Coventor(泛林集团旗下公司)半导体工艺与整合(SPI)高级工程师王青鹏博士

摘要:虚拟DOE能够降低硅晶圆测试成本,并成功降低DED钨填充工艺中的空隙体积

实验设计(DOE)是半导体工程研发中一个强大的概念,它是研究实验变量敏感性及其对器件性能影响的利器。如果DOE经过精心设计,工程师就可以使用有限的实验晶圆及试验成本实现半导体器件的目标性能。然而,在半导体设计和制造领域,DOE(或实验)空间通常并未得到充分探索。相反,人们经常使用非常传统的试错方案来挖掘有限的实验空间。这是因为在半导体制造工艺中存在着太多变量,如果要充分探索所有变量的可能情况,需要极大的晶圆数量和试验成本。在这种情况下,虚拟工艺模型和虚拟DOE可谓是探索巨大潜在解空间、加速工艺发展的同时减少硅实验成本的重要工具。本文将说明我们在高深宽比通孔钨填充工艺中,利用虚拟DOE实现了对空隙的有效控制和消除。示例中,我们使用原位沉积-刻蚀-沉积 (DED) 法进行钨填充工艺。

基于硅的扫描电镜图像和每个填充步骤的基本行为,使用SEMulator3D®虚拟工艺建模,重建了通孔钨填充工艺。

建模工艺包括:

1. 前置沟槽刻蚀(初刻蚀、初刻蚀过刻蚀、主刻蚀、过刻蚀)

2. DED工艺(第一次沉积、第一次深度相关刻蚀、第二次沉积工艺)

3. 空隙定位和空隙体积的虚拟测量

为了匹配实际的硅剖面,工艺模型中的每个步骤都经过校准。

使用SEMulator3D生成的模拟3D输出结构与硅的图像进行对比,它们具有相似的空隙位置和空隙体积(见图1)。图1显示了SEMulator3D和实际硅晶圆中的相应工艺步骤。使用新校准的模型,完成了3次虚拟DOE和500多次模拟运行,以了解不同工艺变量对空隙体积和弯曲关键尺寸的影响。

poYBAGQ-VKCAVBvQAAIwnwmAFt8167.jpg

图1:DED工艺校准

l第一次DOE

在第一次DOE中,我们使用DED工艺步骤进行了沉积和刻蚀量的实验。在我们的测试条件下,空隙体积可以减小但永远不能化零,并且沉积层不应超过顶部关键尺寸的45%(见图 2)。

poYBAGQ-VKKAHozwAATv8NRovHw268.jpg

pYYBAGQ-VKOAWPxQAAKOTae2bO0057.jpg

图2:DED等高线图、杠杆图、DOE1的输出结构

l第二次DOE

在第二次DOE中,我们给校准模型(DEDED工艺流程的顺序)加入了新的沉积/刻蚀工艺步骤。这些新的沉积和刻蚀步骤被设置了与第一次 DOE相同的沉积和刻蚀范围(沉积1和刻蚀1)。沉积1(D1)/刻蚀1(E1)实验表明,在D1和E1值分别为47nm和52nm时可以获得无空隙结构(见图 3)。需要注意,与第一次DOE相比,DEDED工艺流程中加入了新的沉积和刻蚀步骤。与之前使用的简单DED工艺相比,这意味着工艺时间的增加和生产量的降低。

poYBAGQ-VKWAEKg3AAT0q2FS9rQ768.jpg

poYBAGQ-VKaAe5ZNAAKOs_mXqjo327.jpg

图3:DEDED等高线图、杠杆图、DOE2的输出结构

l第三次DOE

在第三次DOE中,我们通过调整BT(初刻蚀)刻蚀行为参数进行了一项前置通孔剖面的实验。在BT刻蚀实验中,使用SEMulator3D的可视性刻蚀功能进行了工艺建模。我们在虚拟实验中修改的是等离子体入射角度分布(BTA)和过刻蚀因子(Fact)这两个输入参数。完成虚拟通孔刻蚀后,使用虚拟测量来估测每次模拟运行的最大弯曲关键尺寸和位置。这个方法使用BTA(初刻蚀等离子体入射角度分布)和Fact(过刻蚀量)实验实验生成了虚拟结构,同时测量和绘制了弯曲关键尺寸和位置。第三次DOE的结果表明,当弯曲关键尺寸足够小时,可以获得无空隙的结构;当弯曲关键尺寸大于150nm时,空隙体积将急剧增加(见图4)。因此,可以利用最佳的第三次DOE结果来选择我们的制造参数并进行硅验证。

poYBAGQ-VKeAbCQ4AADl7Ozt-mI335.jpg

pYYBAGQ-VKiADzz9AAErxx2m2cc375.jpg

poYBAGQ-VKqADcIeAAIua10KEqM841.jpg

pYYBAGQ-VKuAfsvYAAMSHI4UmgM027.jpg

pYYBAGQ-VKuACxvsAAFtLfhS-wA322.jpg

pYYBAGQ-VKyAPQkcAADT2CEBL38413.jpg

图4:前置通孔剖面实验等高线图、杠杆图、DOE3的输出结构

通过将前置通孔弯曲规格设置在150nm以下(图5中的145nm),我们在最终的硅工艺中获得了无空隙结构。此次,硅结果与模型预测相符,空隙问题得到解决。

poYBAGQ-VK2Ab8rUAAJAVfUQ4Ig196.jpg

图5:当弯曲关键尺寸小于150nm时,SEMulator3D预测的结果与实际的硅结果

此次演示中,我们进行了SEMulator3D建模和虚拟DOE来优化DED钨填充,并生成无空隙结构,3次DOE都得到了空隙减小或无空隙的结构。我们用DOE3的结果进行了硅验证,并证明我们解决了空隙问题。硅结果与模型预测相匹配,且所用时间比试错验证可能会花费的短很多。该实验表明,虚拟DOE在加速工艺发展并降低硅晶圆测试成本的同时,也能成功降低DED钨填充工艺中的空隙体积。

审核编辑黄宇

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 半导体
    +关注

    关注

    336

    文章

    29977

    浏览量

    258059
  • 虚拟实验
    +关注

    关注

    0

    文章

    14

    浏览量

    8007
  • DOE
    DOE
    +关注

    关注

    0

    文章

    40

    浏览量

    13543
收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    高精度半导体冷盘chiller在半导体工艺中的应用

    半导体产业的工艺制造环节中,温度控制的稳定性直接影响芯片的性能与良率。其中,半导体冷盘chiller作为温控设备之一,通过准确的流体温度调节,为半导体制造过程中的各类
    的头像 发表于 07-16 13:49 493次阅读
    高精度<b class='flag-5'>半导体</b>冷盘chiller在<b class='flag-5'>半导体</b><b class='flag-5'>工艺</b>中的应用

    从原理到应用,一文读懂半导体温控技术的奥秘

    制造、科研实验,到通信设备运行,半导体温控技术的应用为相关领域的发展提供了温控保障。随着技术的持续创新迭代,半导体温控技术有望在更多领域拓展应用边界。
    发表于 06-25 14:44

    苏州芯矽科技:半导体清洗机的坚实力量

    半导体产业的宏大版图中,苏州芯矽电子科技有限公司宛如一座默默耕耘的灯塔,虽低调却有着不可忽视的光芒,尤其在半导体清洗机领域,以其稳健的步伐和扎实的技术,为行业发展贡献着关键力量。 芯矽科技扎根于
    发表于 06-05 15:31

    半导体制冷机chiller在半导体工艺制程中的高精度温控应用解析

    半导体制造领域,工艺制程对温度控制的精度和响应速度要求严苛。半导体制冷机chiller实现快速升降温及±0.5℃精度控制。一、半导体制冷机chiller技术原理与核心优势
    的头像 发表于 05-22 15:31 1272次阅读
    <b class='flag-5'>半导体</b>制冷机chiller在<b class='flag-5'>半导体</b><b class='flag-5'>工艺</b>制程中的高精度温控应用解析

    揭秘半导体电镀工艺

    一、什么是电镀:揭秘电镀机理 电镀(Electroplating,又称电沉积 Electrodeposition)是半导体制造中的核心工艺之一。该技术基于电化学原理,通过电解过程将电镀液中的金属离子
    的头像 发表于 05-13 13:29 2125次阅读
    揭秘<b class='flag-5'>半导体</b>电镀<b class='flag-5'>工艺</b>

    提供半导体工艺可靠性测试-WLR晶圆可靠性测试

    随着半导体工艺复杂度提升,可靠性要求与测试成本及时间之间的矛盾日益凸显。晶圆级可靠性(Wafer Level Reliability, WLR)技术通过直接在未封装晶圆上施加加速应力,实现快速
    发表于 05-07 20:34

    最全最详尽的半导体制造技术资料,涵盖晶圆工艺到后端封测

    资料介绍 此文档是最详尽最完整介绍半导体前端工艺和后端制程的书籍,作者是美国人Michael Quirk。看完相信你对整个芯片制造流程会非常清晰地了解。从硅片制造,到晶圆厂芯片工艺的四大基本类
    发表于 04-15 13:52

    半导体贴装工艺大揭秘:精度与效率的双重飞跃

    随着半导体技术的飞速发展,芯片集成度不断提高,功能日益复杂,这对半导体贴装工艺和设备提出了更高的要求。半导体贴装
    的头像 发表于 03-13 13:45 1426次阅读
    <b class='flag-5'>半导体</b>贴装<b class='flag-5'>工艺</b>大揭秘:精度与效率的双重飞跃

    芯和半导体将参加重庆半导体制造与先进封测产业发展论坛

    芯和半导体科技(上海)股份有限公司(以下简称“芯和半导体”)将于3月13日参加在重庆举办的重庆半导体制造与先进封测产业发展论坛。作为国内Chiplet先进封装EDA的代表,芯和
    的头像 发表于 03-05 15:01 1088次阅读

    半导体芯片加工工艺介绍

    光刻是广泛应用的芯片加工技术之一,下图是常见的半导体加工工艺流程。
    的头像 发表于 03-04 17:07 1952次阅读
    <b class='flag-5'>半导体</b>芯片加工<b class='flag-5'>工艺</b>介绍

    走进半导体塑封世界:探索工艺奥秘

    半导体塑封工艺半导体产业中不可或缺的一环,它通过将芯片、焊线、框架等封装在塑料外壳中,实现对半导体器件的保护、固定、连接和散热等功能。随着半导体
    的头像 发表于 02-20 10:54 2287次阅读
    走进<b class='flag-5'>半导体</b>塑封世界:探索<b class='flag-5'>工艺</b>奥秘

    半导体封装革新之路:互连工艺的升级与变革

    半导体产业中,封装是连接芯片与外界电路的关键环节,而互连工艺则是封装中的核心技术之一。它负责将芯片的输入输出端口(I/O端口)与封装基板或外部电路连接起来,实现电信号的传输与交互。本文将详细介绍半导体封装中的互连
    的头像 发表于 02-10 11:35 1277次阅读
    <b class='flag-5'>半导体</b>封装革新之路:互连<b class='flag-5'>工艺</b>的升级与变革

    半导体固晶工艺深度解析

    ,固晶工艺及其配套设备构成了不可或缺的一环,对最终产品的性能表现、稳定性以及使用寿命均产生着直接且关键的影响。本文旨在深入剖析半导体固晶工艺及其相关设备的研究现状、未来的发展趋势,以及
    的头像 发表于 01-15 16:23 2325次阅读

    倒装封装(Flip Chip)工艺半导体封装的璀璨明星!

    半导体技术的快速发展中,封装技术作为连接芯片与外部世界的桥梁,其重要性不言而喻。其中,倒装封装(Flip Chip)工艺以其独特的优势和广泛的应用前景,成为当前半导体封装领域的一颗璀
    的头像 发表于 01-03 12:56 5168次阅读
    倒装封装(Flip Chip)<b class='flag-5'>工艺</b>:<b class='flag-5'>半导体</b>封装的璀璨明星!

    半导体行业工艺知识

    写在前面 本文将聚焦于半导体工艺这一关键领域。半导体工艺半导体行业中的核心技术,它涵盖了从原材料处理到最终产品制造的整个流程。
    的头像 发表于 12-07 09:17 2083次阅读
    <b class='flag-5'>半导体</b>行业<b class='flag-5'>工艺</b>知识