0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

使用虚拟实验设计加速半导体工艺发展

半导体芯科技SiSC 来源:半导体芯科技SiSC 作者:半导体芯科技SiS 2023-04-18 16:28 次阅读

作者:

Coventor(泛林集团旗下公司半导体工艺与整合(SPI)高级工程师王青鹏博士

摘要:虚拟DOE能够降低硅晶圆测试成本,并成功降低DED钨填充工艺中的空隙体积

实验设计(DOE)是半导体工程研发中一个强大的概念,它是研究实验变量敏感性及其对器件性能影响的利器。如果DOE经过精心设计,工程师就可以使用有限的实验晶圆及试验成本实现半导体器件的目标性能。然而,在半导体设计和制造领域,DOE(或实验)空间通常并未得到充分探索。相反,人们经常使用非常传统的试错方案来挖掘有限的实验空间。这是因为在半导体制造工艺中存在着太多变量,如果要充分探索所有变量的可能情况,需要极大的晶圆数量和试验成本。在这种情况下,虚拟工艺模型和虚拟DOE可谓是探索巨大潜在解空间、加速工艺发展的同时减少硅实验成本的重要工具。本文将说明我们在高深宽比通孔钨填充工艺中,利用虚拟DOE实现了对空隙的有效控制和消除。示例中,我们使用原位沉积-刻蚀-沉积 (DED) 法进行钨填充工艺。

基于硅的扫描电镜图像和每个填充步骤的基本行为,使用SEMulator3D®虚拟工艺建模,重建了通孔钨填充工艺。

建模工艺包括:

1. 前置沟槽刻蚀(初刻蚀、初刻蚀过刻蚀、主刻蚀、过刻蚀)

2. DED工艺(第一次沉积、第一次深度相关刻蚀、第二次沉积工艺)

3. 空隙定位和空隙体积的虚拟测量

为了匹配实际的硅剖面,工艺模型中的每个步骤都经过校准。

使用SEMulator3D生成的模拟3D输出结构与硅的图像进行对比,它们具有相似的空隙位置和空隙体积(见图1)。图1显示了SEMulator3D和实际硅晶圆中的相应工艺步骤。使用新校准的模型,完成了3次虚拟DOE和500多次模拟运行,以了解不同工艺变量对空隙体积和弯曲关键尺寸的影响。

poYBAGQ-VKCAVBvQAAIwnwmAFt8167.jpg

图1:DED工艺校准

l第一次DOE

在第一次DOE中,我们使用DED工艺步骤进行了沉积和刻蚀量的实验。在我们的测试条件下,空隙体积可以减小但永远不能化零,并且沉积层不应超过顶部关键尺寸的45%(见图 2)。

poYBAGQ-VKKAHozwAATv8NRovHw268.jpg

pYYBAGQ-VKOAWPxQAAKOTae2bO0057.jpg

图2:DED等高线图、杠杆图、DOE1的输出结构

l第二次DOE

在第二次DOE中,我们给校准模型(DEDED工艺流程的顺序)加入了新的沉积/刻蚀工艺步骤。这些新的沉积和刻蚀步骤被设置了与第一次 DOE相同的沉积和刻蚀范围(沉积1和刻蚀1)。沉积1(D1)/刻蚀1(E1)实验表明,在D1和E1值分别为47nm和52nm时可以获得无空隙结构(见图 3)。需要注意,与第一次DOE相比,DEDED工艺流程中加入了新的沉积和刻蚀步骤。与之前使用的简单DED工艺相比,这意味着工艺时间的增加和生产量的降低。

poYBAGQ-VKWAEKg3AAT0q2FS9rQ768.jpg

poYBAGQ-VKaAe5ZNAAKOs_mXqjo327.jpg

图3:DEDED等高线图、杠杆图、DOE2的输出结构

l第三次DOE

在第三次DOE中,我们通过调整BT(初刻蚀)刻蚀行为参数进行了一项前置通孔剖面的实验。在BT刻蚀实验中,使用SEMulator3D的可视性刻蚀功能进行了工艺建模。我们在虚拟实验中修改的是等离子体入射角度分布(BTA)和过刻蚀因子(Fact)这两个输入参数。完成虚拟通孔刻蚀后,使用虚拟测量来估测每次模拟运行的最大弯曲关键尺寸和位置。这个方法使用BTA(初刻蚀等离子体入射角度分布)和Fact(过刻蚀量)实验实验生成了虚拟结构,同时测量和绘制了弯曲关键尺寸和位置。第三次DOE的结果表明,当弯曲关键尺寸足够小时,可以获得无空隙的结构;当弯曲关键尺寸大于150nm时,空隙体积将急剧增加(见图4)。因此,可以利用最佳的第三次DOE结果来选择我们的制造参数并进行硅验证。

poYBAGQ-VKeAbCQ4AADl7Ozt-mI335.jpg

pYYBAGQ-VKiADzz9AAErxx2m2cc375.jpg

poYBAGQ-VKqADcIeAAIua10KEqM841.jpg

pYYBAGQ-VKuAfsvYAAMSHI4UmgM027.jpg

pYYBAGQ-VKuACxvsAAFtLfhS-wA322.jpg

pYYBAGQ-VKyAPQkcAADT2CEBL38413.jpg

图4:前置通孔剖面实验等高线图、杠杆图、DOE3的输出结构

通过将前置通孔弯曲规格设置在150nm以下(图5中的145nm),我们在最终的硅工艺中获得了无空隙结构。此次,硅结果与模型预测相符,空隙问题得到解决。

poYBAGQ-VK2Ab8rUAAJAVfUQ4Ig196.jpg

图5:当弯曲关键尺寸小于150nm时,SEMulator3D预测的结果与实际的硅结果

此次演示中,我们进行了SEMulator3D建模和虚拟DOE来优化DED钨填充,并生成无空隙结构,3次DOE都得到了空隙减小或无空隙的结构。我们用DOE3的结果进行了硅验证,并证明我们解决了空隙问题。硅结果与模型预测相匹配,且所用时间比试错验证可能会花费的短很多。该实验表明,虚拟DOE在加速工艺发展并降低硅晶圆测试成本的同时,也能成功降低DED钨填充工艺中的空隙体积。

审核编辑黄宇

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 半导体
    +关注

    关注

    328

    文章

    24506

    浏览量

    202121
  • 虚拟实验
    +关注

    关注

    0

    文章

    14

    浏览量

    7851
  • DOE
    DOE
    +关注

    关注

    0

    文章

    35

    浏览量

    12859
收藏 人收藏

    评论

    相关推荐

    半导体发展的四个时代

    的那样,半导体行业第四个时代的主旨就是合作。让我们来仔细看看这个演讲的内容。 半导体的第一个时代——IDM 最初,晶体管是在贝尔实验室发明的,紧接着,德州仪器 (TI)做出了第一个集成电路。当仙童
    发表于 03-27 16:17

    半导体发展的四个时代

    的那样,半导体行业第四个时代的主旨就是合作。让我们来仔细看看这个演讲的内容。 半导体的第一个时代——IDM 最初,晶体管是在贝尔实验室发明的,紧接着,德州仪器 (TI)做出了第一个集成电路。当仙童
    发表于 03-13 16:52

    半导体封装工艺的研究分析

    管控,能采用精细化管理模式,在细节上规避常规问题发生;再从新时代发展背景下提出半导体封装工艺面临的挑战,建议把工作重心放在半导体封装工艺质量
    的头像 发表于 02-25 11:58 458次阅读
    <b class='flag-5'>半导体</b>封装<b class='flag-5'>工艺</b>的研究分析

    纳微半导体与欣锐科技联合实验室揭牌

    纳微半导体,作为全球唯一全面专注于下一代功率半导体公司,氮化镓和碳化硅功率芯片的行业领导者,近日宣布与深圳欣锐科技股份有限公司联合打造的新型研发实验室正式揭牌。这一合作旨在加速全球新能
    的头像 发表于 01-30 11:08 363次阅读

    半导体工艺发展

    半导体工艺的历史可以追溯到20世纪40年代末至50年代初,当时的科学家们开始使用锗(Ge)和硅(Si)这类半导体材料来制造晶体管。1947年,贝尔实验室的威廉·肖克利、约翰·巴丁和沃尔
    的头像 发表于 01-15 14:02 314次阅读

    [半导体前端工艺:第二篇] 半导体制程工艺概览与氧化

    [半导体前端工艺:第二篇] 半导体制程工艺概览与氧化
    的头像 发表于 11-29 15:14 656次阅读
    [<b class='flag-5'>半导体</b>前端<b class='flag-5'>工艺</b>:第二篇] <b class='flag-5'>半导体</b>制程<b class='flag-5'>工艺</b>概览与氧化

    半导体后端工艺:】第一篇了解半导体测试

    半导体后端工艺:】第一篇了解半导体测试
    的头像 发表于 11-24 16:11 596次阅读
    【<b class='flag-5'>半导体</b>后端<b class='flag-5'>工艺</b>:】第一篇了解<b class='flag-5'>半导体</b>测试

    基于CC1100和MSP430的无线UART实验设计

    电子发烧友网站提供《基于CC1100和MSP430的无线UART实验设计.pdf》资料免费下载
    发表于 10-24 09:31 0次下载
    基于CC1100和MSP430的无线UART<b class='flag-5'>实验设计</b>

    华林科纳PFA管在半导体清洗工艺中的卓越应用

    随着科技的不断发展半导体技术在全球范围内得到了广泛应用。半导体设备在制造过程中需要经过多个工艺步骤,而每个步骤都需要使用到各种不同的材料和设备。其中,华林科纳的PFA管在
    的头像 发表于 10-16 15:34 305次阅读

    半导体封装工艺的四个等级

    半导体封装技术的发展一直都是电子行业持续创新的重要驱动力。随着集成电路技术的发展半导体封装技术也经历了从基础的封装到高密度、高性能的封装的演变。本文将介绍
    的头像 发表于 10-09 09:31 1065次阅读
    <b class='flag-5'>半导体</b>封装<b class='flag-5'>工艺</b>的四个等级

    半导体划片机工艺应用

    半导体划片工艺半导体制造过程中的重要步骤之一,主要用于将大尺寸的晶圆切割成小片,以便进行后续的制造和封装过程。以下是一些半导体划片工艺的应
    的头像 发表于 09-18 17:06 458次阅读
    <b class='flag-5'>半导体</b>划片机<b class='flag-5'>工艺</b>应用

    半导体制造工艺之光刻工艺详解

    半导体制造工艺之光刻工艺详解
    的头像 发表于 08-24 10:38 1306次阅读
    <b class='flag-5'>半导体</b>制造<b class='flag-5'>工艺</b>之光刻<b class='flag-5'>工艺</b>详解

    使用虚拟实验设计加速半导体工艺发展

    虚拟DOE能够降低硅晶圆测试成本,并成功降低DED钨填充工艺中的空隙体积
    的头像 发表于 07-10 10:18 250次阅读
    使用<b class='flag-5'>虚拟</b><b class='flag-5'>实验设计</b><b class='flag-5'>加速</b><b class='flag-5'>半导体</b><b class='flag-5'>工艺</b><b class='flag-5'>发展</b>

    半导体制备工艺发展历程及种类特性

    半导体工艺发展历程几乎与现代电子工业的发展历程一致。早在20世纪40年代,贝尔实验室的研究人员发明了第一个点接触式晶体二极管,标志着
    发表于 06-08 09:30 423次阅读
    <b class='flag-5'>半导体</b>制备<b class='flag-5'>工艺</b>的<b class='flag-5'>发展</b>历程及种类特性

    半导体工艺与制造装备技术发展趋势

    摘 要:针对半导体工艺与制造装备的发展趋势进行了综述和展望。首先从支撑电子信息技术发展的角度,分析半导体
    发表于 05-23 15:23 1050次阅读
    <b class='flag-5'>半导体</b><b class='flag-5'>工艺</b>与制造装备技术<b class='flag-5'>发展</b>趋势