0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

采用系统参考模式设计JESD 204B时钟

星星科技指导员 来源:TI 作者:TI 2023-04-18 09:25 次阅读

在本文中,将谈论抖动合成器与清除器的不同系统参考信号(SYSREF)模式,以及如何用它们来最大限度地提高JESD204B时钟方案的性能。

LMK04821系列器件为该话题提供了很好的范例研究素材,因为它们是高性能的双环路抖动清除器,可在具有器件和SYSREF时钟的子类1时钟方案里驱动多达七个JESD204B转换器或逻辑器件。图1是典型JESD204B系统(以LMK04821系列器件作为时钟解决方案)的高级方框图。

pYYBAGQ98YiAb10wAABphiYnbZU566.jpg

图1:典型的JEDEC JESD204B应用方框图

LMK04821凭借来自第二锁相环(PLL)电压控制振荡器的单个SYSREF时钟分频器来产生SYSREF信号。信号从分频器被分配到个别的输出路径。每个输出路径均包含数字和模拟延迟,以调节与器件时钟有关的SYSREF相位。

根据JESD204B标准,SYSREF可采用不同的模式,如图2所示。它可以是连续性(也称为周期性)、有间隙的周期性或一次性信号。连续性和有间隙的周期性SYSREF的周期必须是本地多帧时钟(LMFC)的整数倍,以避免多帧中间的SYSREF脉冲。

连续性模式允许连续性输出。由于从SYSREF至器件时钟存在串扰,因此许多开发人员不用连续性模式。但是,连续性模式使系统开发人员能在两个信号之间手动设置恰当的确定性相位关系。设置后,它可变为有间隙的周期性SYSREF。

在有间隙的周期性或一次性模式中,SYSREF时钟分频器的输出通过脉冲发生器被馈送给输出路径。脉冲发生器用门控制SYSREF信号,只让少数脉冲通过。脉冲数可被设定为一个、两个、四个或八个。因为没有周期性信号,所以从SYSREF至器件时钟的串扰被最大限度地减少。

LMK0482x中另一类有间隙的周期性SYSREF模式是请求模式,只要SYNC/SYSREF_REQ引脚为高电平,该模式就能输出SYSREF脉冲的连续流。

poYBAGQ98YmAdNCCAAB2hGqJY3M841.jpg

图2:LMK0482x的SYSREF模式是:a)连续性SYSREF;b)脉冲式SYSREF(一次性或有间隙的周期性模式);c)SYSREF请求(有间隙的周期性模式)

在LMK04821器件中,内部SYSREF分配路径与输出分频器同步路径共享。因此,它需要一个特定的寄存器写入序列,以支持同步输出和无干扰SYSREF脉冲的产生。在表1中,笔者描述的方法都与它们的寄存器写入序列一起列出。表1还展示了内容为十进制值的内部寄存器字段名。具有相同编号的步骤可以互换。

pYYBAGQ98YqAaNaVAAMlJ81sjig665.jpg

表1:能启用不同SYSREF模式的寄存器写入序列

JESD204B标准是减少布局工作量,同时在信号转换器和逻辑器件之间采用串行化数据传输。通过充分利用JESD204B致能时钟器件的SYSREF模式,您可在整个系统中轻松创建确定性的相位关系。

审核编辑:郭婷

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 转换器
    +关注

    关注

    27

    文章

    8206

    浏览量

    141828
  • 寄存器
    +关注

    关注

    30

    文章

    5028

    浏览量

    117723
  • 脉冲发生器
    +关注

    关注

    5

    文章

    162

    浏览量

    33798
收藏 人收藏

    评论

    相关推荐

    时序至关重要:怎么提高JESD204B时钟方案的性能

    中,笔者将谈论抖动合成器与清除器的不同系统参考信号(SYSREF)模式,以及如何用它们来最大限度地提高JESD204B时钟方案的性能。 LMK04821系列器件为该话题提供了很好的范例
    发表于 09-06 15:10

    JESD204B系统级优势

    的引脚数。因此它能获得工程师的青睐和关注也就不足为奇了,它具备如下系统级优势:更小的封装尺寸与更低的封装成本:JESD204B 不仅采用 8b10b 编码技术串行打包数据,而且还有助于
    发表于 09-18 11:29

    在Xilinx FPGA上快速实现JESD204B

    FPGA实现JESD204B发送器图5. 使用Xilinx FPGA实现JESD204B接收器采用Xilinx FPGA的JESD204B设计示例最新的Xilinx
    发表于 10-16 06:02

    JESD204接口简介

    JESD204B中,采用设备时钟作为JESD204系统每个元件的时间参照。每个转换器和接收器分别接收由
    发表于 05-29 05:00

    串行LVDS和JESD204B的对比

    匹配FPGA和转换器的引脚输出,迫使元件数增加,并使PCB复杂化。这加大了客户系统的成本支出以及复杂程度;而这些问题可通过采用更有效的JESD204B接口加以解决。雷达和安全通信目前高级雷达接收器的脉冲
    发表于 05-29 05:00

    JESD204标准解析

    不同路径之间的偏斜时,就会对系统设计产生不必要的复杂性。JESD204B中,采用设备时钟作为JESD204
    发表于 06-17 05:00

    JESD204B串行接口时钟的优势

    。2.2 通用的LVDS 时钟芯片 在某些应用中客户的系统上既有JESD204B 的数模转换器,也有LVDS 接口的数模转换器,或者客户需要用到连续模式的SYSREF,这时LMK048
    发表于 06-19 05:00

    jesd204b ip核支持的线速率

    因实际需求,本人想使用JESD204b的ip核接收ADC发送过来的数据,ADC发送的数据链路速率是15gbps, 厂家说属于204b标准。我看到jesd204b的ip核标准最大是12.5gbps,但是支持的支持高达16.375
    发表于 08-12 09:36

    如何去实现JESD204B时钟

    JESD204B数模转换器的时钟规范是什么?JESD204B数模转换器有哪些优势?如何去实现JESD204B时钟
    发表于 05-18 06:06

    如何采用系统参考模式设计JESD204B时钟

    JESD204B系统(以LMK04821系列器件作为时钟解决方案)的高级方框图。图1:典型的JEDEC JESD204B应用方框图 LMK04821凭借来自第二锁相环(PLL)电压控制
    发表于 11-18 06:36

    JESD204B协议介绍

    在使用我们的最新模数转换器 (ADC) 和数模转换器 (DAC) 设计系统时,我已知道了很多有关 JESD204B 接口标准的信息,这些器件使用该协议与 FPGA 通信。此外,我还在 E2E 上的该
    发表于 11-21 07:02

    JESD204B的优势

    的青睐和关注也就不足为奇了,它具备如下系统级优势:更小的封装尺寸与更低的封装成本:JESD204B 不仅采用 8b10b 编码技术串行打包数据,而且还有助于支持高达 12.5Gbps
    发表于 11-23 06:35

    采用系统参考模式设计JESD204B时钟

    在本文中,笔者将谈论抖动合成器与清除器的不同系统参考信号(SYSREF)模式,以及如何用它们来最大限度地提高JESD204B时钟方案的性能。 LMK04821系列器件为该话题提供了很好
    发表于 11-17 10:31 3030次阅读
    <b class='flag-5'>采用</b><b class='flag-5'>系统</b>参考<b class='flag-5'>模式</b>设计<b class='flag-5'>JESD204</b>B<b class='flag-5'>时钟</b>

    采用系统参考模式设计JESD 204B时钟

    中,笔者将谈论抖动合成器与清除器的不同系统参考信号(SYSREF)模式,以及如何用它们来最大限度地提高JESD204B时钟方案的性能。   LMK04821系列器件为该话题提供了很
    的头像 发表于 11-24 14:48 2335次阅读
    <b class='flag-5'>采用</b><b class='flag-5'>系统</b>参考<b class='flag-5'>模式</b>设计<b class='flag-5'>JESD</b> <b class='flag-5'>204B</b><b class='flag-5'>时钟</b>

    时序至关重要:采用系统参考模式设计JESD 204B时钟

    时序至关重要:采用系统参考模式设计JESD 204B时钟
    发表于 11-04 09:50 0次下载
    时序至关重要:<b class='flag-5'>采用</b><b class='flag-5'>系统</b>参考<b class='flag-5'>模式</b>设计<b class='flag-5'>JESD</b> <b class='flag-5'>204B</b><b class='flag-5'>时钟</b>