0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

产业观察:芯片绿色节能也是延续摩尔定律

半导体芯科技SiSC 来源:半导体芯科技SiSC 作者:半导体芯科技SiS 2023-04-13 16:41 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

来源:中国电子报

戈登•摩尔刚刚去世,业界关于摩尔定律未来如何演进的分析再次多了起来。当前主流观点集中在“延续摩尔More Moore”、“超越摩尔More than Moore”与扩充摩尔(Beyond Moore) 三个分支路径之上,即通过芯片的架构创新、异构集成或者新材料的引用,实现更高的芯片性能与更低的成本。

然而,值得注意的是,性能与成本并非集成电路技术发展的全部,功耗的降低同样极其重要。实际上,数十年以来指导芯片工艺技术演进的,除摩尔定律之外,还有一条“登纳德缩放比例定律”(Dennard Scaling),由IBM托马斯•沃森研究中心科学家罗伯特•登纳德于1974年提出。该定律指出,每平方毫米硅的功耗几乎是恒定的,随着晶体管密度的增加,每个晶体管的功耗会下降。根据登纳德缩放比例定律,随着芯片尺寸的缩小,所需的电压和电流会下降,芯片产生的功耗也会降低。

不过,登纳德定律从2007年就开始显著放缓,到2012年左右已接近失效。因为随着工艺线宽越来越接近物理极限,高制程的芯片,意味着晶体管中关键部件栅极的长度越来越小,越小的晶体管会使得晶体管漏电现象越严重,使得芯片在往更小工艺制作时,功耗不减反增,同时带来严重的散热问题。

摩尔定律减速叠加登纳德定律失效,使得芯片制程提升给芯片性能、节能带来的收益持续降低。芯片能耗的提高又给进入数字时代的人们巨大挑战。比如人们日常工作中经常用的个人电脑处理器已经占到电脑整机耗能的30%以上。手机作为芯片使用大户,历来对先进工艺的需求都走在行业前沿,但随着芯片功耗的代际收益逐渐减少,未来想通过工艺提升实现功耗大幅下降已经非常困难。

另一个令人警醒的案例来自于数据中心。据报道,在爱尔兰,70座数据中心就消耗了该国14%的能源,可见处理器运算当中能源消耗量巨大。人们目前正在建设位于海底,使用海水冷却的数据中心。随着ChatGPT热潮的持续,未来AI运行的算力需求将更加强烈,也将产生更加巨大的能源消耗,以至有学者预测2030年AI会消耗全球生产电力的30%~50%,用于计算和冷却。

正因如此,降低处理器运行中的能耗成为集成电路行业的主攻方向之一。多年之前,记者采访美国加州大学伯克利分校教授、FinFET技术发明人胡正明时,其便预测:“集成电路的发展路径并不一定非要把线宽越做越小,现在存储器已经朝三维方向发展了。当然我们希望把它做得更小,可是我们也可以采取其他方法推进集成电路技术的发展,比如减少芯片的能耗。这个方向芯片还有超过1000倍的能耗可以降低。”学术界很早已经预见到了问题所在,也有越来越多的公司与机构着手研究芯片节能的问题。

可是在失去工艺微缩降耗这一利器之后,人们该如何实现芯片的降耗节能呢?记者采访了多位专家,总结起来就是需要“抠细节”了——从架构、芯片设计、软件、功能硬件、电源管理等不同层面开展工作。这是一个系统性的工作。

英特尔研究院副总裁、英特尔中国研究院院长宋继强表示:“首先,我们得有一个能够监测处理器各项运行指标的方案。对处理器设计来讲,是要增加更多可以遥测的测试点,通过系统工具更清楚地查看处理器的工作状况,比如哪些运行比较饱满,哪些是在空转,数据阻塞多发生在什么地方。要做到对处理器的运行心中有数。”“在处理器设计的时候,可以更好的做好多核的协同,核与核之间的调度,包括多核之间做内存、缓存同步时,也有许多降低能耗的空间。因为除了计算之外,芯片很大部分能耗是发生在数据间的相互交换之上。如果CPUGPU之间能够用一个比较好的协议通道去沟通,能够降低许多能耗。”

除此之外,在单芯片之上的平台间多芯片协同,系统层的节能设计,都有大量可资挖掘的要素。ADI中国区销售副总裁赵传禹就指出,通过创新的电源管理技术,相比传统方式,可以帮客户实现更好的节能方案。再比如人们正在开发类脑计算技术,通过设备仿照生物大脑的方式来传递及处理信息,可以实现超低能量的消耗。

胡正明曾经指出:“线宽的微缩总有一个极限,到了某种程度,就没有经济效应驱动人们把这条路径继续走下去。但是我们并不一定非要一条路走到黑,我们也可以转换一个思路,同样可能实现我们想要达到的目的。”摩尔定律的演进正是如此,工艺线宽并非人们的终极追求,转换一个思路同样也可推进集成电路技术的发展。

审核编辑黄宇

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 芯片
    +关注

    关注

    463

    文章

    54379

    浏览量

    468988
  • 摩尔定律
    +关注

    关注

    4

    文章

    640

    浏览量

    81139
收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    长电科技邀您相约SEMICON CHINA 2026

    WSTS最新报告指出,2026年底全球半导体市场规模有望迈向万亿美元大关,人工智能应用爆发式增长。在全球半导体产业迈入后摩尔时代的今天,先进封装已成为延续摩尔定律、促进
    的头像 发表于 03-24 11:22 553次阅读

    华大九天Argus 3D重塑3D IC全链路PV验证新格局

    随着摩尔定律逐步逼近物理极限,半导体行业正转向三维垂直拓展的技术路径,以延续迭代节奏、实现“超越摩尔”目标。Chiplet为核心的先进封装技术,通过将不同工艺、功能的裸片(Die)异构集成,大幅提升
    的头像 发表于 12-24 17:05 3299次阅读
    华大九天Argus 3D重塑3D IC全链路PV验证新格局

    Chiplet,改变了芯片

    1965年,英特尔联合创始人戈登·摩尔提出了“摩尔定律”。半个多世纪以来,这一定律推动了集成电路(IC)性能的提升和成本的降低,并成为现代数字技术的基础。摩尔定律指出,半导体
    的头像 发表于 10-17 08:33 3315次阅读
    Chiplet,改变了<b class='flag-5'>芯片</b>

    【「AI芯片:科技探索与AGI愿景」阅读体验】+半导体芯片产业的前沿技术

    为我们重点介绍了AI芯片在封装、工艺、材料等领域的技术创新。 一、摩尔定律 摩尔定律是计算机科学和电子工程领域的一条经验规律,指出集成电路上可容纳的晶体管数量每18-24个月会增加一倍,同时
    发表于 09-15 14:50

    【「AI芯片:科技探索与AGI愿景」阅读体验】+工艺创新将继续维持着摩尔神话

    。那该如何延续摩尔神话呢? 工艺创新将是其途径之一,芯片中的晶体管结构正沿着摩尔定律指出的方向一代代演进,本段加速半导体的微型化和进一步集成,以满足AI技术及高性能计算飞速发展的需求。
    发表于 09-06 10:37

    芯片封装的功能、等级以及分类

    摩尔定律趋近物理极限、功率器件制程仍停留在百纳米节点的背景下,芯片“尺寸缩小”与“性能提升”之间的矛盾愈发尖锐。
    的头像 发表于 08-28 13:50 2170次阅读

    摩尔定律 “踩刹车” ,三星 、AP、普迪飞共话半导体制造新变革新机遇

    ,揭示行业正处于从“晶体管密度驱动”向“系统级创新”转型的关键节点。随着摩尔定律放缓、供应链分散化政策推进,一场融合制造技术革新与供应链数字化的产业变革正在上演。
    的头像 发表于 08-19 13:48 1504次阅读
    当<b class='flag-5'>摩尔定律</b> “踩刹车” ,三星 、AP、普迪飞共话半导体制造新变革新机遇

    AI狂飙, FPGA会掉队吗? (上)

    ,这与摩尔定律的速度高度相似,而通用GPU的算力增长更是惊人,达到了八年1000倍。「GPU算力八年1000倍增长」过去我做FAE的时候,客户经常会问,“你们芯片
    的头像 发表于 08-07 09:03 1507次阅读
    AI狂飙, FPGA会掉队吗? (上)

    Chiplet与3D封装技术:后摩尔时代的芯片革命与屹立芯创的良率保障

    摩尔定律逐渐放缓的背景下,Chiplet(小芯片)技术和3D封装成为半导体行业突破性能与集成度瓶颈的关键路径。然而,随着芯片集成度的提高,气泡缺陷成为影响封装良率的核心挑战之一。
    的头像 发表于 07-29 14:49 1381次阅读
    Chiplet与3D封装技术:后<b class='flag-5'>摩尔</b>时代的<b class='flag-5'>芯片</b>革命与屹立芯创的良率保障

    晶心科技:摩尔定律放缓,RISC-V在高性能计算的重要性突显

    运算还是快速高频处理计算数据,或是超级电脑,只要设计或计算系统符合三项之一即可称之为HPC。 摩尔定律走过数十年,从1970年代开始,世界领导厂商建立晶圆厂、提供制程工艺,在28nm之前取得非常大的成功。然而28nm之后摩尔定律在接近物理极限之前遇到大量的困
    的头像 发表于 07-18 11:13 4480次阅读
    晶心科技:<b class='flag-5'>摩尔定律</b>放缓,RISC-V在高性能计算的重要性突显

    以“节能增效,焕‘新’引领”推动产业绿色低碳转型

    今年全国节能宣传周,主题为“节能增效,焕‘新’引领”。这一主题不仅体现了我国在节能降碳领域的坚定决心,也为工业领域绿色低碳转型指明了方向。在工业和信息化部的引领下,结合工业物联网平台的
    的头像 发表于 07-10 11:23 823次阅读

    跨越摩尔定律,新思科技掩膜方案凭何改写3nm以下芯片游戏规则

    。 然而,随着摩尔定律逼近物理极限,传统掩模设计方法面临巨大挑战,以2nm制程为例,掩膜版上的每个图形特征尺寸仅为头发丝直径的五万分之一,任何微小误差都可能导致芯片失效。对此,新思科技(Synopsys)推出制造解决方案,尤其是
    的头像 发表于 05-16 09:36 6226次阅读
    跨越<b class='flag-5'>摩尔定律</b>,新思科技掩膜方案凭何改写3nm以下<b class='flag-5'>芯片</b>游戏规则

    电力电子中的“摩尔定律”(1)

    本文是第二届电力电子科普征文大赛的获奖作品,来自上海科技大学刘赜源的投稿。著名的摩尔定律中指出,集成电路每过一定时间就会性能翻倍,成本减半。那么电力电子当中是否也存在着摩尔定律呢?1965年,英特尔
    的头像 发表于 05-10 08:32 982次阅读
    电力电子中的“<b class='flag-5'>摩尔定律</b>”(1)

    从 Arm 行业报告看芯片产业应如何构建面向未来十年的技术基石

    半导体产业正经历一场由人工智能 (AI) 崛起以及传统摩尔定律放缓所驱动的关键转型。在此背景下,Arm于近日发布了《芯片新思维:人工智能时代的新根基》行业报告。在报告中,来自 Arm 与业界的专家
    的头像 发表于 04-25 14:40 2150次阅读

    玻璃基板在芯片封装中的应用

    上升,摩尔定律延续面临巨大挑战。例如,从22纳米工艺制程开始,每一代技术的设计成本增加均超过50%,3纳米工艺的总设计成本更是高达15亿美元。此外,晶体管成本缩放规律在28纳米制程后已经停滞。
    的头像 发表于 04-23 11:53 3612次阅读
    玻璃基板在<b class='flag-5'>芯片</b>封装中的应用