0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

对DFT数字设计流程的介绍

ruikundianzi 来源:处芯积律 2023-03-06 14:45 次阅读

相信很多ICer们在Light芯片的过程中无论前后端都听过DFT设计测试,DFT全称Design forTest(即可靠性设计),众所周知,测试的目的是为了保证芯片成品的质量以及功能逻辑的可靠性的必须措施。在十年前,芯片的测试还多为板级仿真波形测试,即用示波器硬件设备去勘测芯片的逻辑功能是否正常,但是随着芯片复杂性的提升以及功能逻辑数目的增加,基础的板级测试已经不能保证整体的覆盖率和最后的良率了,芯片测试也逐渐覆盖到设计制造的全流程当中。

小编将从设计流程以及verilog HDL,故障和缺陷模型的建立,故障仿真应用与方法,测试向量生成方法及算法,确定性测试生成算法,扫描法进行测试电路设计,逻辑内建自测试,测试压缩,MBIST测试存储器等11章出发,从理论以及实际上讲解DFT设计流程以及注意项。

首先要明白为什么要进行芯片测试,在数字系统中又到底在测试什么?答案是:测试是为了发现成品芯片或者器件的物理缺陷(如下图),数字系统中测试的为各逻辑单元的功能/PIN的完好性。

8ea67508-bbe8-11ed-bfe3-dac502259ad0.png

图1 晶圆上流片失败的物理缺陷图

不难看出,从左往右造成缺陷的原因依次为:第一个落了灰尘造成short,第二个金属线open,第三个也是短路,两根金属搭在一块,第四个下方金属/OD层的通孔断了,第五个缺陷光刻刻蚀错了。这种的缺陷在TO的过程中是致命的,也是需要DFT工程师提前去排除的。实际上在DFT测试过程中最常用的测试为全扫描测试,即将时序逻辑替换成带SI,SE端的SDFF(等效于在普通移位寄存器DFF的D端连一个MUX,即最基础的扫描单元SDFF),然后将时序逻辑串起来,以便对组合逻辑进行测试。

8f0c1caa-bbe8-11ed-bfe3-dac502259ad0.png

图2 串链通过Input&Out port来监测输出

全扫描测试可以显著的增加芯片的可测性,而DFT扫描链测试的基本原理就是可观可控,什么是可观可控呢?说的通俗一点就是“黑盒子”,在具体的芯片设计中不可能去调整具体logic的PIN的直接输入,也不能直接监测对应logic的直接输出,DFT工程师是通过调整测试/功能模式,在芯片的Input PIN控制输入,而在Output Pin控制输出,通过控制输入PIN的信号,监测输出PIN的信号,来达到“可控可观”的目的。

8f19233c-bbe8-11ed-bfe3-dac502259ad0.png

图3 通过控制芯片引脚的输入根据输出判断是否发生故障

可以看出在给定一串复杂多位二进制信号后,经过内部组合逻辑和时序逻辑的转换,在不同周期可以得到一个对应输出引脚的输出值,在理论上又有个期望值,若期望值和输出值不符,则可以通过在测试模式下调整输入准确的找到问题的所在。

这么解释可能有点宽泛,下面我们举个用来测试XOR的一个module的例子(并行串出结构),DFT扫描链是如何通过控制SI,SO,SE端来实现输入可观(SI)输出可测(SO)的,首先在SI第一周期输入信号1,此时第一个周期三拍的状态分别为100,然后这个时候第二拍传递给XOR上方的INPUT PIN的值为1,第一拍传递给下方的INPUT PIN的值为0,按照1^0 =1的异或逻辑来说,如果是功能模式状态下,第二个时钟周期应该会输出1,这样第三拍第三周期怎么都会输出1,无论是功能还是测试模式。但是假设XOR的Output Pin floating了的话,在第二周期切功能模式,则在第三周期第三拍会收到X态的信号,和预期的1值不符合,这就完成了一个简单的输入可观,输出可控的DFT扫描测试。

8f3c5ffa-bbe8-11ed-bfe3-dac502259ad0.png

图4 三扫描测试XOR的原理图

数字系统的制造流程,是以设计使用VHDL/Verilog HDL描述其设计开始,并以制造装运各部件交付客户为终点,接下来小编来讲解下DFT工程师在整个设计流程当中是如何参与测试,并在不同阶段进行仿真测试的:

RTL设计流程仿真:这一流程主要依赖一些前端工具如VCS,Verdi,MSIM等等,通过对输入的可综合的顶层verilog互连模型的仿真来检查设计的功能是否正常,为了方便分析设计行为,平台可以通过注入设计错误即激励来预测该设计在非预期环境下的行为。这一工作在fabless公司通常由验证工程师来实现完成,在基于Spec进行检查的时候,验证和基于断言的验证方法非常有效,各种验证方法可以是HDL仿真器的一部分,也可以作为独立程序使用

RTL综合:RTL综合实际上就是在APR之前,将可综合RTL代码转换为门级Netlist网表的过程(此过程也要插入DFT测试逻辑),在综合完成后,需要对生成的RTL代码进行Formal形式验证,并利用HDL仿真工具对Netlist进行后仿测试,在仿真的过程中,要检查delay问题,竞争与冒险,时钟速度以及综合工具对RTL设计错误判断所导致的综合错误。一般来说,需要保证综合过后的网表与综合前的RTL代码描述一致。

物理版图:后端APR完后吐出的GDS版图通过对IP以及std cell,dummy的merge后,引入spimod进行DRC,ANT,LVS check,当连线的长度,宽度以及晶体管的大小等DRC rule里规定的内容都通过仿真检查后,版图GDS就能用于制造芯片了。

芯片制造相对于图1-1中其他三种形式的测试而言,在生成测试中则有物理器件(要么硬件,要么测试设备)执行测试。但是,预期响应均全部或部分基于前几个设计阶段已完成测试所获得的经验。在理想状态下,用于流片后方框上面的三个方框的同一测试平台应转换为运行在测试成品部件的测试设备上的测试程序。

流片后测试:流片后测试主要包括测试机,应用测试结果,测试类型等等,DFT工程师将能获得的某个电路的预期响应的模型称为无故障模型/黄金模型。首先从ATE测试机台说起,无论何种机台,测试机均指将测试向量应用于被测器件,收集北侧器件响应并与预期数据进行比较的器件或设备。输入生成的测试向量给被测器件DUT,测试机台回收输出的响应,即测试机只管被测器件(DUT)的输入(测试向量),以及输出(测试响应)。应用测试结果即在发现制造缺陷后,对测试器件/芯片的处理,存在灾难型缺陷的芯片一般会被丢弃,性能或质量不行的则会当成残次品低价出售。测试类型多种多样:其中包括内外部测试,联机测试,脱机测试,并发测试,全速测试,DC测试等等,不同测试方法的区别在于对可测器件芯片测试速度测试频率测试模式的不同调整。

8fd5e198-bbe8-11ed-bfe3-dac502259ad0.png

图5 各阶段仿真测试流程

好了,到这里小编对DFT数字设计流程的介绍就讲到这里了。




审核编辑:刘清

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 示波器
    +关注

    关注

    111

    文章

    5661

    浏览量

    181788
  • HDL
    HDL
    +关注

    关注

    8

    文章

    324

    浏览量

    47104
  • DFT
    DFT
    +关注

    关注

    2

    文章

    219

    浏览量

    22469
  • PIN
    PIN
    +关注

    关注

    1

    文章

    298

    浏览量

    23676

原文标题:搞芯片不懂什么是DFT?

文章出处:【微信号:IP与SoC设计,微信公众号:IP与SoC设计】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    什么是数字信号处理DFT

    什么是数字信号处理DFT?貌似有很多DFT
    发表于 12-15 09:39

    个人总结的数字电路IC设计流程介绍

    非常清楚的, 下面就数字电路聊聊芯片设计的一些事情,就是芯片设计有哪些活做, 这并不是全面完整的系统介绍,只是个人的了解和总结, 希望抛砖引玉,也许不全面, 不正确, 欢迎同学们指正和补充  说到数字芯片
    发表于 01-04 17:07

    招聘数字ic设计工程师/数字集成电路工程师/DFT负责人/高级DFT工程师

    招聘三个人1、专做ic设计流程的高级工程师2、主要做pcie开发的高级工程师3、dft负责人,全模块都负责过的高级工程师(ATPG,MBIST,SCAN 等)招聘2-5年的数字ic设计工程师3人,主要是RTL代码编写能力,再加上
    发表于 09-07 17:04

    IC设计流程介绍

    。关于DFT,有些书上有详细介绍,对照图片就好理解一点。DFT工具Synopsys的DFT Compiler2. 布局规划(FloorPlan)布局规划就是放置芯片的宏单元模块,在总体
    发表于 08-13 17:05

    数字芯片设计流程

    数字芯片设计流程前端设计的主要流程:规格制定芯片规格: 芯片需要达到的具体功能和性能方面的要求详细设计就是根据规格要求,实施具体架构,划分模块功能。HDL编码使用硬件描述语言(vhdlVerilog
    发表于 02-12 16:09

    数字芯片设计流程

    数字芯片设计流程:功能验证之前与工艺库没多大联系,验证芯片设计的功能是否正确,针对抽象的代码进行功能验证理想值。一致性验证确保生成的网表和代码设计功能一致;DFT之后是数字后端。静态时
    发表于 11-10 06:14

    什么是DFT,DFT是什么意思

    DFT:数字电路(fpga/asic)设计入门之可测试设计与可测性分析,离散傅里叶变换,(DFT)Direct Fouriet Transformer 可测试性技术(Design For Testability-
    发表于 06-07 11:00 3w次阅读

    DFT的快速算法-FFT

    DFT数字信号处理中有很重要的作用,如频谱分析、FIR DF的实现、线性卷积等。一个重要的原因是DFT有高效算法。 为了了解高效算法的重要以及实现高效算法的思路,先介绍
    发表于 09-07 23:59 57次下载

    DFT_DFT设计概述

    本内容介绍DFT可测试性设计的相关知识,并列举了3中常见的可测性技术供大家学习
    发表于 05-30 16:42 7133次阅读

    数字信号处理第3章-离散傅里叶变换(DFT)

    数字信号处理第3章-离散傅里叶变换(DFT)
    发表于 12-28 14:23 0次下载

    数字信号处理--第3章--离散傅里叶变换(DFT)

    数字信号处理--第3章--离散傅里叶变换(DFT)
    发表于 12-28 14:23 0次下载

    分层 DFT 流程及步骤介绍

    的计算能力和相当多的时间。分层可测试性设计通过在区块或内核上完成了 DFT 插入和图案生成解决了这个问题。
    的头像 发表于 01-31 07:06 1.1w次阅读
    分层 <b class='flag-5'>DFT</b> <b class='flag-5'>流程</b>及步骤<b class='flag-5'>介绍</b>

    PADS DFT审核确保设计的可测试性

    通过此视频可快速浏览 PADS DFT 审核的一些主要功能、优点和易用性。在设计流程的早期使用 PADS DFT 审核可大幅降低 PCB 的批量投产时间,确保 100% 的测试点覆盖和制造前所有网络的可测试性。
    的头像 发表于 05-21 08:06 2972次阅读

    数字信号处理教程之DFT和FFT处理的学习课件免费下载

    本文档的主要内容详细介绍的是数字信号处理教程之DFT和FFT处理的学习课件免费下载包括了:1.离散傅里叶变换,2.与傅里叶变换的关系,3.与傅里叶级数的关系,4.DFT 窗效应,6.快
    发表于 11-13 17:08 12次下载
    <b class='flag-5'>数字</b>信号处理教程之<b class='flag-5'>DFT</b>和FFT处理的学习课件免费下载

    一个典型设计的DFT组件

    在本篇白皮书中,我们介绍了一个典型设计的 DFT 组件,并提出了多种可大幅改善 DFT 项目进度的智能 DFT 方法。我们展示了如何将结构化 DFT
    的头像 发表于 11-30 10:15 624次阅读