0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

Maxim可编程延迟线比较

星星科技指导员 来源:ADI 作者:ADI 2023-02-24 16:05 次阅读

Maxim生产多条延迟块。本应用笔记比较了每个可编程延迟块和非可编程延迟块,以帮助客户选择适合其应用的器件。由于这些器件的许多特性不容易分类到在线参数数据库中的字段中,因此本应用笔记旨在展示延迟块系列成员的并排比较,并消除在尝试选择器件时筛选大量数据手册的麻烦。

可编程延迟线比较

Maxim的可编程延迟块采用5.0V电源供电,提供SO或DIP封装 包。可编程延迟块使客户能够在器件使用后对延迟进行编程 安装在应用程序中。下面对每个器件进行描述,并在表1中比较了主要特性。一个 可编程延迟块的功能图如图1所示。

poYBAGP4b7CACRnKAAAQO1oCCKk936.gif


图1.可编程延迟块功能图。

DS1020

DS1020为8位延迟线。DS1020提供5种版本(虚线号),具有不同的步长(0.15ns、0.25ns、0.5ns、1ns和2ns)。延迟范围为 10ns 至 520ns,可使用 3 线串行接口或 8 位并行接口进行编程。

DS1021

DS1021与DS1020相同,只是只有两种步长(0.25ns和0.5ns),最小值抄送上电时间。延迟范围为 10ns 至 137.5ns,可使用 3 线串行接口或 8 位并行接口进行编程。

DS1023

DS1023与DS1020/1021类似,但增加了一些功能。该器件能够将信号延迟长达一整周期或更长时间,并且信号也可以反转。DS1023还可以输出脉宽调制信号。片内基准延迟产生0ns的阶跃零延迟。延迟范围为 0ns 至 1275ns,具有 5 种不同的步长(0.25ns、0.5ns、1ns、2ns 和 5ns),可使用 3 线串行接口或 8 位并行接口进行编程。

DS1040

DS1040为可调的单脉冲发生器。脉冲宽度范围为 5ns 至 500ns 和步进 可以使用并行接口在 2.5ns 至 100ns 范围内编程,具体取决于版本。

DS1045

DS1045为4位双通道延迟线。该器件具有两个独立可编程输出。延迟范围为 9ns 至 84ns,步长为 3ns、4ns 或 5ns(取决于版本),可使用并行接口进行编程。

表 1.可编程延迟块比较

DS1020 DS1021 DS1023 DS1040 DS1045
Vcc 5V 5V 5V 5V 5V
Package 16 引脚 DIP,16 引脚 SO 16 针 SO 16 引脚 DIP,16 引脚 SO 8 引脚 DIP,8 引脚 SO 16 引脚 DIP,16 引脚 SO
可用步长 (ns) 0.15, 0.25, 0.5, 1, 2 0.25, 0.5 0.25, 0.5, 1, 2, 5 2.5, 15, 20, 30, 40, 50, 100 3, 4, 5
程序步骤数 256 256 256 5 16
脉冲宽度的最小/最大延迟 (ns) 10/520 10/138 0/1275 5/500 9/84
使? 是的 是的 是的 是的
参考/PWM输出? 是(参考/PWM 引脚)
有源电源电流 30毫安 30毫安 60毫安 75毫安 35毫安
输出数量 1 1 1 2(输出、输出引脚) 2
编程接口 3 线或 8 位并行 3 线或 8 位并行 3 线或 8 位并行 3 位并行 4 位并行

注意

:此处提供了设备规格以供设备比较。如果本应用笔记与数据手册不一致,则以数据手册为准。

非可编程延迟线比较

2表3列出了每个非可编程延迟块的一些器件规格。有并行和抽头的不可编程延迟线。

并行延迟线

下面列出的器件是并行延迟块。平行延迟块具有多个独立的延迟单元。并行延迟块的功能图见图2

pYYBAGP4b7CAe94_AAAdsRsoZdU799.gif


图2.非可编程三合一并行延迟块功能图。

DS1013/DS1135/DS1135L

DS1013、DS1135和DS1135L为三合一硅延迟线。DS3为1.1135V高速版本,推荐替代DS5和DS0。DS1013L是DS1035的1135.3V版本,推荐替代DS3。所有这些器件都具有前沿和后沿精度。DS1135/DS1033L的标称延迟容限优于DS1135。DS1135的标称延迟容差为±1013.1013ns,DS2/DS0L的标称延迟容差为±1135.1135ns。DS1有0个版本(虚线号),延迟从1013ns到17ns不等。DS10有200个版本,延迟从1135ns到8ns。DS6L有30个版本,延迟从1135ns到6ns。

DS1033/DS1035

DS1033为3.3V器件,DS1035为5.0V器件。两款器件均具有 3 个独立的延迟,具有前沿和后沿精度。标称延迟容差为 ±1.5ns。DS1033有7个版本,延迟范围为8ns至30ns。DS1035有8个版本,延迟范围为6ns至30ns。DS1135是DS1035的推荐替代品,DS1135L是DS1033的推荐替代品。

DS1044

DS1044具有与DS1035相同的容差,但它具有4个延迟,而不是3个延迟。此外,可用的延迟略有不同。DS1044有10个版本,延迟范围为5ns至25ns。标称延迟容差为 ±1.5ns。

DS1007

DS1007具有7个延迟。前 4 个延迟(1 至 4)可以设置在 3ns 到 10ns 之间,并且仅具有前沿精度。最后 3 个延迟(5 至 7)可以设置在 9ns 和 40ns 之间,并具有前沿和后沿精度。标称延迟容差为 ±2.0ns。

表 2.非可编程并行延迟线比较

DS1013 DS1033 DS1035 DS1135 DS1135L DS1044 DS1007
Vcc 5V 3.3V 5V 5V 3.3V 5V 5V
Package 14 引脚 DIP,16 引脚 SO,8 引脚 DIP 8 引脚 DIP,8 引脚 SO 8 引脚 DIP,8 引脚 SO 8 引脚 DIP、8 引脚 SO、8 引脚 μSOP 8 引脚 SO,8 引脚 μSOP 14 引脚 DIP,14 引脚 SO 16 引脚 DIP,16 引脚 SO
独立延迟数 3 3 3 3 3 4 7
可用延迟总数 (ns) 10 到 200 8 到 30 6 到 30 6 到 30 10 到 30 5 到 25 3 至 10、9 至 40
标称公差 ±2.0纳秒 ±1.5纳秒 ±1.5纳秒 ±1.0纳秒 ±1.0纳秒 ±1.5纳秒 ±2.0纳秒

注意

:此处提供了设备规格以供设备比较。如果本应用笔记与数据手册不一致,则以数据手册为准。

抽头延迟线

下面列出的器件是具有前沿和后沿精度的分接延迟块。抽头延迟线具有多个串联的延迟单元。当应用需要具有一个输入和多个延迟输出的延迟线(例如多相时钟)时,分接延迟非常有用。有关抽头延迟块功能图,请参见图3

pYYBAGP4b7GAWKhWAAAe7soXu9Q520.gif


图3.非可编程5抽头延迟线功能图。

DS1000

DS1000已经过时,但已被引脚对引脚兼容的DS1100取代。请参见下面的DS1100/DS1110L部分。

DS1004

DS1004为5抽头延迟线。延迟范围为 5ns 至 25ns。步长从 2ns 到 5ns 不等,具体取决于器件的版本。输入到抽头的标称延迟容差为 ±1.5ns。DS1004还具有±0.75ns的抽头到抽头标称容差。

DS1005

DS1005也是5抽头延迟线,但延迟和步长都比DS1004大。延迟范围为 12ns 至 250ns。步长从 12ns 到 50ns 不等,具体取决于器件的版本。输入到抽头的标称延迟容差为 ±2ns。

DS1100/DS1100L

DS1100和DS1100L为5抽头延迟线。DS1100和DS1100L是改进型,分别是DS1000的5V和3.3V版本的直接替代品。延迟范围为 4ns 至 500ns。步长从 4ns 到 100ns 不等,具体取决于器件的版本。输入到抽头的标称延迟容差为 ±2ns。

DS1010

DS1010为10抽头延迟线。延迟范围为 5ns 至 500ns。步长从 5ns 到 50ns 不等,具体取决于器件的版本。输入到抽头的标称延迟容差为 ±2ns。

DS1110/DS1110L

DS1110和DS1110L为10抽头延迟线。DS1110和DS1110L分别是DS1010的改进型和5V和3.3V版本的直接替代品。DS5的延迟范围为500ns至1110ns,步长为5ns至50ns,具体取决于器件的版本。DS10L的延迟范围为500ns至1110ns,步长为10ns至50ns,具体取决于器件的版本。DS2/DS1110L的输入抽头标称延迟容差为±1110ns。

表 3.非可编程抽头延迟线比较

DS1004 DS1005 DS1100 DS1100L DS1010 DS1110 DS1110L
Vcc 5V 5V 5V 3.3V 5V 5V 3.3V
Package 8 引脚 DIP,8 引脚 SO 14 引脚 DIP,16 引脚 SO,8 引脚 DIP 8 引脚 DIP、8 引脚 SO、8 引脚 μSOP 8 引脚 DIP、8 引脚 SO、8 引脚 μSOP 14 引脚 DIP,16 引脚 SO 14 引脚 DIP,16 引脚 SO,14 引脚 TSSOP 14 针 TSSOP
抽头数量 5 5 5 5 10 10 10
Delat to First Tap (ns) 5 12 到 50 4 到 60 4 到 60 5 到 100 5 到 50 5 到 50
点按递增(步长)(纳秒) 2、3、4 或 5 12 到 50 4 到 100 4 到 100 5 到 100 5 到 50 5 到 50
可用延迟总数 (ns) 5 到 25 12 到 250 4 到 500 4 到 500 5 到 500 5 到 500 5 到 500
标称公差 ±1.5纳秒 ±2纳秒 ±5纳秒 ±5纳秒 ±5纳秒 ±5纳秒 ±5纳秒

注意:此处提供了设备规格以供设备比较。如果本应用笔记与数据手册不一致,则以数据手册为准。

结论

本应用笔记比较了Maxim的延迟块,以帮助客户选择适合其应用的器件。这种比较将防止客户筛选多个数据表和在线参数数据库。

审核编辑:郭婷

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 电源
    +关注

    关注

    182

    文章

    16544

    浏览量

    244673
  • Maxim
    +关注

    关注

    8

    文章

    859

    浏览量

    86636
  • DIP
    DIP
    +关注

    关注

    0

    文章

    236

    浏览量

    29768
收藏 人收藏

    评论

    相关推荐

    Dallas Semiconductor的延迟线如何工作

    Dallas Semiconductor的延迟线如何工作
    发表于 03-27 15:52

    有谁使用过延迟线······

    ·····我对延迟线不太了解·那位大虾能够介绍一下·和使用方法·我要对一个信号进行几微秒的延迟·····用哪款型号的比较好·最好能够有使用方法·先谢谢了·
    发表于 09-05 09:16

    856717延迟线滤波器

    856717延迟线滤波器产品介绍856717报价856717代理856717咨询热线856717现货,王先生 深圳市首质诚科技有限公司856717是一个延迟线滤波器设计为一个极宽带设备与中心频率为
    发表于 07-16 10:18

    SY89297U,GB以太网交换机延迟线评估板

    SY89297U,GB以太网交换机延迟线评估板。 SY89297U,2.5 / 3.3V 3.2Gbps双通道CML可编程延迟线评估板
    发表于 01-30 15:24

    通过数字控制和模拟控制延迟输入信号的SY89296L可编程延迟线评估板

    SY89295L评估板,用于SY89295L,2.5V / 3.3V,2.5 GHz可编程延迟线的评估板,可使用数字控制信号延迟输入信号。 SY89295L是一个可编程
    发表于 03-05 08:20

    SY89296L 2.5V/3.3V 2.5GHz可编程延迟线评估板

    SY89296L评估板,用于SY89296L,2.5V / 3.3V,2.5 GHz可编程延迟线的评估板,可使用数字控制信号延迟输入信号。 SY89296L是一个可编程
    发表于 03-05 09:14

    如何计算延迟线的最大工作频率

    算出最大频率(f IN_MAX)。表2列出了Maxim提供的各种非可编程器件的最大允许频率示例。对于其他供应商提供的延迟线,可以执行类似的计算。表2.非可编程
    发表于 06-03 13:48

    关于延迟线的问题

    如图所示,两个射频信号要在混频器里面混频,但是那个信号到达混频器的时间不一样,国内有这种延迟线系统,可以调节射频信号的延迟吗?
    发表于 06-07 14:14

    基于CARRY4延迟线的设计怎么实现?

    你好朋友,我想与您分享我当前的问题并得到您的建议。我正在研究基于CARRY4延迟线的设计,以便对其输出进行采样,并且在每个时钟上升沿,我想将采样输出与CARRY4延迟线链的旧锁存输出进行比较。我配置
    发表于 06-19 12:44

    计数比较器和延迟线混合结构生成PWM信号的verilog代码

    11位的输入信号,低5位用延迟线和多选器实现,高6位用计数器和比较器实现,有木有大神会写这个的,其中那个延迟线怎么实现啊,直接用D触发器可以吗
    发表于 11-28 20:44

    电视机的亮度延迟线的制作方法分享

    检测时,可通过测量亮度延迟线输入端与输出端之间的电阻值是否正常来判断其是否损坏。用万用表R×10 kΩ档测量亮度延迟线输入端与输出端之间的电阻值(正常值为30~40 Ω)。若测得阻值为无穷大,则表明
    发表于 05-24 07:43

    Data Delay Device, Inc模拟和数字延迟线以及延迟线应用模块和滤波器的设计者

    (数字可编程脉冲发生器、动态记忆定时器、门控振荡器和脉冲控制器)。Data Delay Device, Inc数字延迟线与最常用的半导体系列(如 TTL、FAST、ECL、100K ECL、CMOS
    发表于 06-04 17:02

    延迟线,延迟线是什么意思

    延迟线,延迟线是什么意思  延迟线  delay line  用于将电信号延迟一段时间的元件或器件称为延迟线
    发表于 03-09 11:33 7846次阅读

    基于CPLD的数字可编程延迟单元的设计

    本内容提供了基于CPLD的数字可编程延迟单元的设计,希望对大家有所帮助
    发表于 09-20 14:40 30次下载
    基于CPLD的数字<b class='flag-5'>可编程</b><b class='flag-5'>延迟</b>单元的设计

    DS1045双通道4位可编程延迟线的器件特性

    DS1045为4位双通道可编程延迟线,支持两个可编程输出,从 单输入。该CMOS器件能够以二进制步进产生输出,最大延迟 高达 84 ns。选择四个标准器件之一将允许2、3、4或5 ns
    的头像 发表于 02-21 09:46 1142次阅读
    DS1045双通道4位<b class='flag-5'>可编程</b><b class='flag-5'>延迟线</b>的器件特性