0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

12纳米后,DRAM怎么办?

旺材芯片 来源:半导体行业观察 2023-02-07 15:08 次阅读

追求更小的 DRAM 单元尺寸(cell size)仍然很活跃并且正在进行中。对于 D12 节点,DRAM 单元尺寸预计接近 0.0013 um²。无论考虑使用 DUV 还是 EUV 光刻,图案化挑战都是重大的。特别是,ASML 报告说,当中心到中心(center-to-center)值达到 40 nm 时,即使对于 EUV ,也不推荐使用单一图案化。在本文中,我们将展示对于 12 纳米及更高节点的 DRAM 节点,电容器中心到中心预计将低于 40 纳米,因此需要多重图案化。

存储电容器的 DRAM 单元布局

存储电容器排列成六边形阵列(图 1)。有源区设计规则由位线间距和字线间距决定。

4eeeb426-9748-11ed-bfe3-dac502259ad0.png

图 1. DRAM 单元网格上的存储节点(黄色)。BLP=位线间距,WLP=字线间距。

对于 0.001254 um²的单元尺寸和略低于 12 nm 的有源区设计规则,38 nm 的位线间距和 33 nm 的字线间距将导致 38 nm 的中心到中心和 32.9 nm 的对角线间距。

对于 0.33 NA EUV 系统,六边形阵列将使用六极照明(hexapole illumination),其中每个极产生三光束干涉图案(图 2)。四个象限极产生与其他两个水平极不同的模式。这导致具有独立随机性的两个独立剂量分量。这些被添加到最终的复合模式中。

4ef7dea2-9748-11ed-bfe3-dac502259ad0.png

图 2. DRAM 存储模式的六极照明由 4 个象限极(灰色)和两个水平极(黄色)组成。根据照明方向,生成的三光束干涉图案具有特定方向。

由于特征边缘处大量吸收的光子散粒噪声,图案放置误差的随机效应非常显着,正如参考文献中已经公开的那样。1,很容易超过 1 nm 的覆盖规格。较低的吸收剂量似乎明显更差(图 3)。

4f01a0b8-9748-11ed-bfe3-dac502259ad0.png

图 3. 38 nm x 66 nm cell(字线间距 = 33 nm)中中心柱的随机放置误差(仅 X),在 0.33 NA EUV 系统中具有预期的六极照明。这里显示了两个吸收剂量的一系列 25 个不同实例。

转到 0.55 NA 会增加焦点深度严重降低的问题。NA 为 0.55 会导致 15 nm 散焦,导致最内层和最外层衍射级之间的相移 >50 度(图 4),这会由于褪色严重降低图像对比度。

4f181d20-9748-11ed-bfe3-dac502259ad0.png

图 4. 0.55 NA EUV 系统上的 15 nm 散焦导致最内层和最外层衍射级之间的相移 >50 度。

因此,存储节点图案很可能需要由两个交叉线图案形成(图 5)。每个交叉线图案可以通过 EUV 单次曝光或 DUV SAQP(自对准四重图案)形成。两种选择都是单掩模工艺。SAQP 工艺更成熟(早于 EUV)并且没有 EUV 的二次电子随机问题,因此它应该是首选。尽管如此,对于 SAQP 情况,间隔线必须在布局和线宽粗糙度方面得到很好的控制。

4f232b02-9748-11ed-bfe3-dac502259ad0.png

图 5. 存储节点图案可以由两个交叉线图案的交叉点形成。

三星还展示了一种二维间隔蜂窝图案,而不是线型 SAQP,它使用具有起始蜂窝图案的单个掩膜,而不是具有起始线图案的两个掩膜。

虽然上述情况考虑了 38 nm 位线间距和 33 nm 字线间距,但由于六边形对称性,它也适用于交换间距的情况(33 nm 位线间距和 38 nm 字线间距)。

审核编辑:汤梓红

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 电容器
    +关注

    关注

    63

    文章

    5813

    浏览量

    96775
  • DRAM
    +关注

    关注

    40

    文章

    2177

    浏览量

    182028
  • 工艺
    +关注

    关注

    3

    文章

    540

    浏览量

    28587
  • 存储
    +关注

    关注

    12

    文章

    3859

    浏览量

    84664
  • EUV
    EUV
    +关注

    关注

    8

    文章

    577

    浏览量

    85579

原文标题:12纳米后,DRAM怎么办?

文章出处:【微信号:wc_ysj,微信公众号:旺材芯片】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    *** 制板5V和12V是隔离开的,这时覆铜怎么办

    各位朋友,我的PCB上有5V单片机供电,然后光耦隔离控制DC12V继电器,所以5V地和12V地是分开的。那我要覆铜怎么办呢?
    发表于 11-22 12:28

    没有积分怎么办?登录了也看不到附件怎么办

    没有积分怎么办?登录了也看不到附件怎么办
    发表于 12-31 13:06

    中值滤波器设置左右秩,又恢复默认值怎么办

    中值滤波器设置左右秩,又恢复默认值怎么办
    发表于 11-25 21:17

    keil里面没有STC12C2052ad相关的芯片选项,怎么办?大神求帮助

    keil里面没有STC12C2052ad相关的芯片选项,怎么办?大神求帮助
    发表于 10-19 19:21

    multisim里面想要添加saw传感器怎么办啊,谁有12的元件库吗,求

    multisim里面想要添加saw传感器怎么办啊,谁有12的元件库吗
    发表于 03-21 14:09

    MULTISIM12 没有74LS122和74LS07怎么办

    MULTISIM12 没有74LS122和74LS07怎么办
    发表于 07-27 21:53

    手机很卡,怎么办

    安卓智能手机很卡,然后恢复出厂设置,好用了几天,现在又很卡了,怎么办?安装的APP不多,软件也不大
    发表于 10-19 15:16

    电脑这样怎么办

    电脑这样怎么办才能开启
    发表于 04-03 22:16

    请问IQ计算IQ12范围小导致结果溢出怎么办?

    我想计算0.5*1500,0.5用IQ12表示则结果为_IQtoF(_IQ(O.5)*1500),因为IQ12范围小,导致结果溢出,怎么办?
    发表于 09-28 14:39

    请问keil进入显示如下怎么办

    求问该怎么办
    发表于 10-12 08:45

    华秋DFM 导入Gerber文件,怎么导入坐标文件、SMT文件,坐标不对怎么办

    华秋DFM导入Gerber文件,怎么导入坐标文件、SMT文件,坐标不对怎么办
    发表于 02-17 16:53

    树莓派烧录死机怎么办

    树莓派烧录死机怎么办
    发表于 10-24 08:06

    三星首款12纳米级DDR5 DRAM开发成功

    -三星电子新款DRAM将于2023年开始量产,以优异的性能和更高的能效,推动下一代计算、数据中心和AI应用的发展 官方发布    2022年12月21日,三星电子宣布,已成功开发出其首款采用12
    发表于 12-21 11:08 573次阅读

    三星电子首款12纳米级DDR5 DRAM开发成功

    出其首款采用12纳米(nm)级工艺技术打造的16 Gb DDR5 DRAM,并与AMD一起完成了兼容性方面的产品评估。 三星电子首款12纳米
    的头像 发表于 12-21 21:19 773次阅读
    三星电子首款<b class='flag-5'>12</b><b class='flag-5'>纳米</b>级DDR5 <b class='flag-5'>DRAM</b>开发成功

    美光科技: 纳米印刷助降DRAM成本

    近期的演示会上,美光详细阐述了其针对纳米印刷与DRAM制造之间的具体工作模式。他们提出,DRAM工艺的每一个节点以及浸入式光刻的精度要求使得物理流程变得愈发复杂。
    的头像 发表于 03-05 16:18 260次阅读