0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

求一种PCI Express(PCIe)5.0规范的完整时钟解决方案

核芯互联 来源:核芯互联 2023-01-11 10:18 次阅读

核芯互联日前推出了满足PCI Express(PCIe)5.0规范的完整时钟解决方案,全系列产品完全兼容 PCIe Gen 5 通用时钟、分离参考无展频(SRNS)和分离参考独立展频(SRIS)架构,整体方案能够提供同类产品领先的抖动性能,留有显著的设计余量,同时向下兼容PCIe Gen1/2/3/4。

核芯互联日前推出了满足PCI Express(PCIe)5.0规范的完整时钟解决方案,全系列产品完全兼容 PCIe Gen 5 通用时钟、分离参考无展频(SRNS)和分离参考独立展频(SRIS)架构,整体方案能够提供同类产品领先的抖动性能,留有显著的设计余量,同时向下兼容PCIe Gen1/2/3/4。

方案的所有器件全面支持SSC扩频技术以显著地降低EMI。方案的所有器件都可以工作在-40~125℃温度范围,并在AEC-Q100认证中。

其中时钟生成器CLG52147 PCIe可以提供9路100MHz独立的LP-HCSL时钟输出,在PCIe Gen 5.0 Common Clock架构下,RMS Jitter典型值仅为10fs;时钟Buffer CLB53156可以提供6路PCIe 5.0兼容输出,在PCIe Gen 5.0 Common Clock架构下附加抖动仅为6fs;时钟Buffer CLB53302/53305可以提供多达10路任意形式差分或者20路任意形式单端输出,并且提供两组独立的1/2/4分频,在100MHz输入时钟的条件下,可以独立地输出两组(每组5个差分或者10个单端)100MHz、50MHz或者25MHz时钟,充分简化了了PCB设计

550b293e-90d6-11ed-bfe3-dac502259ad0.png

CLG52147

CLG52147是一颗高性能的PCIe参考时钟发生器,使用25MHz晶振或时钟输入,采用3.3V供电,符合PCIe Gen1/2/3/4/5规范,支持SRNS和Common Clock架构,支持SSC以降低EMI。CLG52147具有业界领先的抖动指标,PCIe Gen 5 CC的RMS Jitter 典型值为10fs。CLG52147有9个独立的控制引脚用来开启或关断输出以降低功耗。

552997c0-90d6-11ed-bfe3-dac502259ad0.png

CLG52147功能框图

553fcd9c-90d6-11ed-bfe3-dac502259ad0.png

CLG52147差分输出波形

5570b47a-90d6-11ed-bfe3-dac502259ad0.png

CLG52147 SSC展频

558acc16-90d6-11ed-bfe3-dac502259ad0.png

CLG52147 SSC展频频谱

55bf7970-90d6-11ed-bfe3-dac502259ad0.png

CLG52147典型相噪测试

CLB53156

CLB53156是一颗6路LP-HCSL输出的,满足PCIe 5.0规范的低抖动时钟Buffer芯片,该芯片同时也提供PCIe Gen 1/2/3/4的前向兼容性。CLB53156在PCIe Gen 5.0时附加抖动仅为6 fs,优秀的性能可以为设计人员提供更多的冗余而使整机获得更高的性能。

56a2ea3e-90d6-11ed-bfe3-dac502259ad0.png

CLB53156功能框图

56bd2cc8-90d6-11ed-bfe3-dac502259ad0.png

CLB53156差分输出波形

CLB53302/53305

CLB53302是一颗支持1/2/4分频的时钟通用时钟Buffer,可以支持20路任意形式单端输出或者10路任意形式差分输出,同时输入输出可以支持1.8V/2.5V/3.3V任意电压转换,可以用在包括PCIe 1/2/3/4/5、基站、存储、服务器、汽车等在内的任意场合,该芯片具有以下特性:

支持PCIeGen1/2/3/4/5

支持1–750MHz工作频率

支持任意输入输出格式:LVPECL, High Swing

CML,LVDS,CML,HCSL,LVCMOS

内置LDO以提高电源抑制比

支持20路单端或者10路差分输出

输出支持1/2/4分频

输入输出支持任意电压转换:1.8V/2.5V/3.3V

56d2ba20-90d6-11ed-bfe3-dac502259ad0.png

CLB53302功能框图

56fe7174-90d6-11ed-bfe3-dac502259ad0.png

CLB53302 HCSL输出波形





审核编辑:刘清

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • emi
    emi
    +关注

    关注

    53

    文章

    3448

    浏览量

    125525
  • PCB设计
    +关注

    关注

    392

    文章

    4572

    浏览量

    83240
  • 时钟发生器
    +关注

    关注

    1

    文章

    169

    浏览量

    66966
  • PCIE总线
    +关注

    关注

    0

    文章

    57

    浏览量

    13279

原文标题:核芯互联推出满足PCIe 5.0规范的完整时钟方案

文章出处:【微信号:gh_0dbe96735e9d,微信公众号:核芯互联】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    硬盘开启PCIe 5.0时代

    2019年年初,PCI-SIG组织对外发布PCIe 5.0 0.9版规范。随后,2019年5月29日,PCI-SIG正式宣布完成
    的头像 发表于 09-29 08:48 4435次阅读

    泰克推出PCI Express® 5.0收发机和参考时钟解决方案

     PCI EXPRESS通过每三年带宽就会翻一番,并积极引入5.0基本规范(128 GB/s)来超越目标,从而继续扩展其在高速串行计算机总线中的领导地位。
    发表于 02-26 11:06 1968次阅读

    如何进行PCI-Express致性测试和分析

    (扩频时钟)来减少EMI,但是SSC如果使用不当的话也可能会影响接口互联的可靠性。本文介绍如何根据PCIE的标准及其众多的子标准定义的测试规范和分析方法进行致性测试,同时讨论如何对S
    发表于 04-08 08:32

    国外PCIE的书籍《pci express system architecture》

    `国外PCIE的书籍《pci express system architecture》写的很不错,受益匪浅,分享给大家是200页的精简版本,完整版的也有,不过太多不值得看,精华的200
    发表于 06-06 13:18

    PCI Express的市场趋势及相关应用

    和应用的互联 在主流的应用中实现低成本的串行解决方案 PCI ExpressPCIe) 是一种主流的串行标准,它是2002年问世的第三代
    发表于 05-08 07:00

    怎么使用个多点信号来分配PCIe时钟

    PCI ExpressPCIe)是嵌入式和其它系统类型的背板间通信的个非常理想的协议。然而,在嵌入式环境中,背板连接器引脚通常很昂贵。因此,采用点对点连接的星型结构的
    发表于 08-30 06:54

    PCI Express电源和迷你卡解决方案

    DN346-PCI Express电源和迷你卡解决方案
    发表于 09-03 08:54

    怎么使用个多点信号分配PCIe时钟

    PCI ExpressPCIe)是嵌入式和其它系统类型的背板间通信的个非常理想的协议。然而,在嵌入式环境中,背板连接器引脚通常很昂贵。因此,采用点对点连接的星型结构的
    发表于 09-26 07:56

    一种PCIe接口的视频采集解决方案

    一种PCIe接口的视频采集解决方案
    发表于 04-30 06:29

    如何去设计一种PCI Express接口?

    PCI Express总线是什么?如何去设计一种PCI Express接口?如何对PCI
    发表于 05-21 06:54

    LSI推出PCI Express固态存储解决方案样片

    LSI推出PCI Express固态存储解决方案样片 LSI 公司 日前宣布面向OEM客户提供PCI Express (
    发表于 03-23 10:09 845次阅读

    PCI Express解决方案的介绍

    本视频介绍了在使用AXI Bridge for PCI Express Gen3子系统时创建使用Tandem with Field Updates流程的PCI Express
    的头像 发表于 11-29 06:12 2783次阅读

    Cadence PCIe 5.0技术通过PCI-SIG®认证测试

    楷登电子(美国 Cadence 公司,NASDAQ:CDNS)今日宣布,其面向 TSMC N7、N6 和 N5 工艺技术 PCI Express®(PCIe®) 5.0
    的头像 发表于 06-23 10:17 1514次阅读

    VIAVI公司PCIe 5.0分析仪助力Cadence解决方案通过测试

    近日,Cadence Design Systems宣布,其 PHY 和控制器 IP 用于 TSMC N7、N6 和 N5 工艺中的 PCI Express® (PCIe®) 5.0
    的头像 发表于 06-23 11:10 1469次阅读

    PCI Express卡机电规格

    此卡机电(CEM)规范PCI Express®Base的配套规范规范,版本5.0。其主要重点是
    发表于 03-13 13:43 0次下载