电子发烧友网报道(文/周凯扬)在今年的RISC-V峰会正式开展前日,数家厂商先在RISC-V国际基金会举办的Futurewatch(未来展望)会议上展示了他们对RISC-V未来的期待,以及各自做出的努力。比如Microchips的Mi-V生态系统已经覆盖了90%以上的商用和开源软件开发,SiFive和晶心科技都在今年不遗余力地扩展RISC-V的应用市场等等。不过,在这样的前瞻会议上,一些厂商已经抖出了不少猛料,为RISC-V在这些市场的表现做了一个示范。
Mobileye所用RISC-V核心揭晓
此前Mobileye在CES上公开信息的EyeQ Ultra处理器,已经确认其CPU将采用RISC-V设计了,但Mobileye当时并没有透露更多的核心细节。EyeQ Ultra所用RISC-V核心究竟是自研,还是授权自其他IP厂商我们不得而知。而在RISC-V峰会的前瞻会议上,终于由MIPS揭晓了这一秘密。

EyeQ Ultra处理器 / Mobileye
EyeQ Ultra用到的居然是来自MIPS的eVocore P8700核心,这是MIPS转向RISC-V架构后推出的首个超高性能RISC-V核心,采用了多发射、乱序和16级流水线的设计,最大可以扩展到64个簇512个核心,MIPS更是声称可以用于数据中心。鉴于Mobileye未来的路线是视觉、雷达和激光雷达三线并行,一个强大的高性能自动驾驶处理器是必不可少的。
何况16级流水线的配置在当下的RISC-V IP市场里也是数一数二的存在,更不用说MIPS在微处理器架构设计的经验积累上绝对是丰富的。根据Mobileye方面的说法,P8700让他们更容易运行第三方软件的同时,也对Mobileye的AI引擎的接口做了优化,因为CSM的内存设计简化了整个编程环境,也优化了CPU与AI引擎之间的数据移动。
不过,MIPS提供的P8700是专门针对汽车开发的版本,是基于ISO 26262 ASIL-B和ASIL-D系统开发,同时采用了SEooC设计,可以实现内部错误检测和报告,快速系统恢复等等安全特性,加快了上市时间。
RISC-V陆续进军数据中心
在这个ISA混战的时代,除了汽车市场以外,最被人所看重的另一大市场就是数据中心了,RISC-V要想真正标榜高性能,服务器级别的CPU是必经之路。专注于开发高性能RISC-V处理器并坚定走Chiplet路线的Ventana Micro Systems,也终于在会上发布了最新的服务器级别RISC-V CPU前瞻情报,这个名为Veyron V1的处理器,有着与x86和Arm正面抗衡的打算。
Veyron V1的配置可谓极其豪华,3.6GHz的主频,每簇16个核心的配置,最高192个核心的扩展性,48MB的共享L3缓存,同时还用上了5nm的制造工艺。在Ventana Micro Systems给出的SPECint2017测试结果中,128核配置的Veyron V1跑分已经超过了英特尔的Xeon Ice Lake 8380处理器、AMD的Milan 7763处理器,以及基于Arm Neoverse V1的亚马逊Graviton 3处理器,值得一提的是,这里对比的单插槽的性能。根据Ventana Micro Systems的说法,Veyron V1已经成功流片,预计2023年中就可以出货了。

Veyron V1硬件开发平台 / Ventana Micro Systems
与此同时,为了不让Veyron V1成为那种有硬件基础没软件生态的产品,同时要能从交付的第一天起就处于可用状态,Ventana Micro Systems已经准备好了开发者SDK,将必要的软件移植到了Veyron V1上。Ventana Micro Systems还基于Veyron V1打造了开发平台,既有桌面级的形态,也有符合OCP标准的2U机柜形态,均采用了3.6GHz的16核配置,这些开发平台也会同样会在明年下半年交付给合作伙伴。
结语
今年的RISC-V峰会在还未正式开始之前就已经公布了不少喜人的情报,而在后续的几天中,英特尔、阿里巴巴、Imagination、Cadence等诸多大厂还会继续公开他们在RISC-V上所做的努力。哪怕仅仅从会议的规模和参与厂商数量来看,RISC-V无疑已经成了现在最活跃的开发生态系统。
Mobileye所用RISC-V核心揭晓
此前Mobileye在CES上公开信息的EyeQ Ultra处理器,已经确认其CPU将采用RISC-V设计了,但Mobileye当时并没有透露更多的核心细节。EyeQ Ultra所用RISC-V核心究竟是自研,还是授权自其他IP厂商我们不得而知。而在RISC-V峰会的前瞻会议上,终于由MIPS揭晓了这一秘密。

EyeQ Ultra处理器 / Mobileye
EyeQ Ultra用到的居然是来自MIPS的eVocore P8700核心,这是MIPS转向RISC-V架构后推出的首个超高性能RISC-V核心,采用了多发射、乱序和16级流水线的设计,最大可以扩展到64个簇512个核心,MIPS更是声称可以用于数据中心。鉴于Mobileye未来的路线是视觉、雷达和激光雷达三线并行,一个强大的高性能自动驾驶处理器是必不可少的。
何况16级流水线的配置在当下的RISC-V IP市场里也是数一数二的存在,更不用说MIPS在微处理器架构设计的经验积累上绝对是丰富的。根据Mobileye方面的说法,P8700让他们更容易运行第三方软件的同时,也对Mobileye的AI引擎的接口做了优化,因为CSM的内存设计简化了整个编程环境,也优化了CPU与AI引擎之间的数据移动。
不过,MIPS提供的P8700是专门针对汽车开发的版本,是基于ISO 26262 ASIL-B和ASIL-D系统开发,同时采用了SEooC设计,可以实现内部错误检测和报告,快速系统恢复等等安全特性,加快了上市时间。
RISC-V陆续进军数据中心
在这个ISA混战的时代,除了汽车市场以外,最被人所看重的另一大市场就是数据中心了,RISC-V要想真正标榜高性能,服务器级别的CPU是必经之路。专注于开发高性能RISC-V处理器并坚定走Chiplet路线的Ventana Micro Systems,也终于在会上发布了最新的服务器级别RISC-V CPU前瞻情报,这个名为Veyron V1的处理器,有着与x86和Arm正面抗衡的打算。
Veyron V1的配置可谓极其豪华,3.6GHz的主频,每簇16个核心的配置,最高192个核心的扩展性,48MB的共享L3缓存,同时还用上了5nm的制造工艺。在Ventana Micro Systems给出的SPECint2017测试结果中,128核配置的Veyron V1跑分已经超过了英特尔的Xeon Ice Lake 8380处理器、AMD的Milan 7763处理器,以及基于Arm Neoverse V1的亚马逊Graviton 3处理器,值得一提的是,这里对比的单插槽的性能。根据Ventana Micro Systems的说法,Veyron V1已经成功流片,预计2023年中就可以出货了。

Veyron V1硬件开发平台 / Ventana Micro Systems
与此同时,为了不让Veyron V1成为那种有硬件基础没软件生态的产品,同时要能从交付的第一天起就处于可用状态,Ventana Micro Systems已经准备好了开发者SDK,将必要的软件移植到了Veyron V1上。Ventana Micro Systems还基于Veyron V1打造了开发平台,既有桌面级的形态,也有符合OCP标准的2U机柜形态,均采用了3.6GHz的16核配置,这些开发平台也会同样会在明年下半年交付给合作伙伴。
结语
今年的RISC-V峰会在还未正式开始之前就已经公布了不少喜人的情报,而在后续的几天中,英特尔、阿里巴巴、Imagination、Cadence等诸多大厂还会继续公开他们在RISC-V上所做的努力。哪怕仅仅从会议的规模和参与厂商数量来看,RISC-V无疑已经成了现在最活跃的开发生态系统。
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。
举报投诉
-
adas
+关注
关注
311文章
2300浏览量
211539 -
RISC-V
+关注
关注
48文章
2804浏览量
51945
发布评论请先 登录
相关推荐
热点推荐
2025 RISC-V产业发展大会 | 赛昉科技全景展示规模化商用成果
2025年11月24日,RISC-V产业发展大会在珠海开幕。赛昉科技以“推动RISC-V规模化商用”为核心主题,重点展示了面向数据中心、边缘计算及智能终端的全栈产品与成熟应用,全面呈现其领先的商用
赛昉科技重磅发布新产品,RISC-V实现数据中心规模化商用突破
2025年11月14日,中国香港——赛昉科技隆重发布首款基于RISC-V架构的数据中心管理芯片“狮子山芯”。作为一款具有里程碑意义的产品,“狮子山芯”成功实现了RISC-V在数据中心领
赛昉科技RISC-V“狮子山芯”打入数据中心市场,超聚变、英特尔顶力支持
2025年11月14日,中国香港——赛昉科技隆重发布首款基于RISC-V架构的数据中心管理芯片 “狮子山芯”。作为一款具有里程碑意义的产品,“狮子山芯”成功实现了RISC-V在数据中心
RISC-V创新中心与达摩院合作签约
10月30日,RISC-V创新中心与达摩院合作签约暨创新发展交流会在苏州市集成电路创新中心隆重举行,来自全国各地的重点企业、科研机构、行业协会、投资机构等代表出席活动,共话RISC-V
RISC-V DPU,重塑数据中心算力格局?
虚拟化、存储加速和安全加密等,释放核心算力用于关键业务处理。这种专用处理器在 AI 推理、云计算和边缘计算场景中展现出高速带宽、低延迟的显著优势,成为数据洪流时代的关键基础设施。 近年来,RISC-V 架构凭借开源特性和技术灵活性获得
赛昉科技徐滔:以精准场景牵引,RISC-V抢滩数据中心百万颗市场
7月16-19日,第五届RISC-V中国峰会在上海张江科学会堂成功举办。国内领先的RISC-V厂商赛昉科技携多款重磅产品亮相,集中展示自研创新技术和成果。峰会期间,赛昉科技创始人、董事长兼CEO徐滔
RISC-V 在数据中心软件生态系统中的机遇与挑战
RISC-V 作为一种开源指令集架构,凭借其灵活性、可扩展性和开源特性,在数据中心领域的应用正从探索阶段逐步向实际落地推进。目前,RISC-V 在数据中心的应用处于 “能跑通但需优化”
发表于 07-18 13:38
•5131次阅读
FPGA与RISC-V浅谈
。 Semico Research预测2025年 RISC-V 芯片市场规模将突破 450 亿美元,年复合增长率达 58%,国家战略采购占比超 35%。RISC-V International在报告中预测,搭载
发表于 04-11 13:53
•549次阅读
端侧AI、数据中心,RISC-V已“上桌”
电子发烧友网报道(文/梁浩斌)从低功耗、低成本应用,迈向高性能、高算力,是RISC-V发展过程中的必经之路。随着RISC-V生态的发展,包括工具链、IP核的进一步完善,RISC-V正在加速冲击高性能
芯来科技亮相RISC-V Day Tokyo 2025
RISC-V Day Tokyo 2025春季会议于日前在东京大学ITO国际研究中心顺利举行。The RISC-V Day Tokyo作为日本最大的RISC-V活动,汇集了众多优秀的
关于RISC-V芯片的应用学习总结
开发者可以更容易地实现数据加密和隐私保护。在汽车电子方面,RISC-V芯片的高性能和低功耗特性使其适用于车载信息娱乐系统、高级驾驶辅助系统(ADAS)和自动驾驶等功能。
综上所述,RISC-V
发表于 01-29 08:38
贸泽电推出RISC-V技术资源中心
Mouser推出内容丰富的RISC-V资源中心,为设计工程师提供新技术和新应用的相关知识。随着开源架构日益普及,RISC-V从众多选项中脱颖而出,成为开发未来先进软硬件的新途径。从智能手机和IoT设备,再到高性能计算,
RISC-V MCU技术
嘿,咱来聊聊RISC-V MCU技术哈。
这RISC-V MCU技术呢,简单来说就是基于一个叫RISC-V的指令集架构做出的微控制器技术。RISC-V这个啊,2010年的时候,是加州大
发表于 01-19 11:50
RISC-V架构及MRS开发环境回顾
PowerPC以及现在统治嵌入式市场的ARM。
2. 什么是RISC-V
RISC全名Reduced Instruction Set Computer,即精简指令集计算机;V是罗马字
发表于 12-16 23:08
RISC-V 与 ARM 架构的区别 RISC-V与机器学习的关系
在现代计算机架构中,RISC-V和ARM是两种流行的处理器架构。它们各自具有独特的特点和优势,适用于不同的应用场景。 1. RISC-V架构 RISC-V(读作“risk-five”)是一种开源

ADAS和数据中心,RISC-V仍在开拓更多市场
评论