电子发烧友网报道(文/周凯扬)在今年的RISC-V峰会正式开展前日,数家厂商先在RISC-V国际基金会举办的Futurewatch(未来展望)会议上展示了他们对RISC-V未来的期待,以及各自做出的努力。比如Microchips的Mi-V生态系统已经覆盖了90%以上的商用和开源软件开发,SiFive和晶心科技都在今年不遗余力地扩展RISC-V的应用市场等等。不过,在这样的前瞻会议上,一些厂商已经抖出了不少猛料,为RISC-V在这些市场的表现做了一个示范。
Mobileye所用RISC-V核心揭晓
此前Mobileye在CES上公开信息的EyeQ Ultra处理器,已经确认其CPU将采用RISC-V设计了,但Mobileye当时并没有透露更多的核心细节。EyeQ Ultra所用RISC-V核心究竟是自研,还是授权自其他IP厂商我们不得而知。而在RISC-V峰会的前瞻会议上,终于由MIPS揭晓了这一秘密。
EyeQ Ultra处理器 / Mobileye
EyeQ Ultra用到的居然是来自MIPS的eVocore P8700核心,这是MIPS转向RISC-V架构后推出的首个超高性能RISC-V核心,采用了多发射、乱序和16级流水线的设计,最大可以扩展到64个簇512个核心,MIPS更是声称可以用于数据中心。鉴于Mobileye未来的路线是视觉、雷达和激光雷达三线并行,一个强大的高性能自动驾驶处理器是必不可少的。
何况16级流水线的配置在当下的RISC-V IP市场里也是数一数二的存在,更不用说MIPS在微处理器架构设计的经验积累上绝对是丰富的。根据Mobileye方面的说法,P8700让他们更容易运行第三方软件的同时,也对Mobileye的AI引擎的接口做了优化,因为CSM的内存设计简化了整个编程环境,也优化了CPU与AI引擎之间的数据移动。
不过,MIPS提供的P8700是专门针对汽车开发的版本,是基于ISO 26262 ASIL-B和ASIL-D系统开发,同时采用了SEooC设计,可以实现内部错误检测和报告,快速系统恢复等等安全特性,加快了上市时间。
RISC-V陆续进军数据中心
在这个ISA混战的时代,除了汽车市场以外,最被人所看重的另一大市场就是数据中心了,RISC-V要想真正标榜高性能,服务器级别的CPU是必经之路。专注于开发高性能RISC-V处理器并坚定走Chiplet路线的Ventana Micro Systems,也终于在会上发布了最新的服务器级别RISC-V CPU前瞻情报,这个名为Veyron V1的处理器,有着与x86和Arm正面抗衡的打算。
Veyron V1的配置可谓极其豪华,3.6GHz的主频,每簇16个核心的配置,最高192个核心的扩展性,48MB的共享L3缓存,同时还用上了5nm的制造工艺。在Ventana Micro Systems给出的SPECint2017测试结果中,128核配置的Veyron V1跑分已经超过了英特尔的Xeon Ice Lake 8380处理器、AMD的Milan 7763处理器,以及基于Arm Neoverse V1的亚马逊Graviton 3处理器,值得一提的是,这里对比的单插槽的性能。根据Ventana Micro Systems的说法,Veyron V1已经成功流片,预计2023年中就可以出货了。
Veyron V1硬件开发平台 / Ventana Micro Systems
与此同时,为了不让Veyron V1成为那种有硬件基础没软件生态的产品,同时要能从交付的第一天起就处于可用状态,Ventana Micro Systems已经准备好了开发者SDK,将必要的软件移植到了Veyron V1上。Ventana Micro Systems还基于Veyron V1打造了开发平台,既有桌面级的形态,也有符合OCP标准的2U机柜形态,均采用了3.6GHz的16核配置,这些开发平台也会同样会在明年下半年交付给合作伙伴。
结语
今年的RISC-V峰会在还未正式开始之前就已经公布了不少喜人的情报,而在后续的几天中,英特尔、阿里巴巴、Imagination、Cadence等诸多大厂还会继续公开他们在RISC-V上所做的努力。哪怕仅仅从会议的规模和参与厂商数量来看,RISC-V无疑已经成了现在最活跃的开发生态系统。
Mobileye所用RISC-V核心揭晓
此前Mobileye在CES上公开信息的EyeQ Ultra处理器,已经确认其CPU将采用RISC-V设计了,但Mobileye当时并没有透露更多的核心细节。EyeQ Ultra所用RISC-V核心究竟是自研,还是授权自其他IP厂商我们不得而知。而在RISC-V峰会的前瞻会议上,终于由MIPS揭晓了这一秘密。
EyeQ Ultra处理器 / Mobileye
EyeQ Ultra用到的居然是来自MIPS的eVocore P8700核心,这是MIPS转向RISC-V架构后推出的首个超高性能RISC-V核心,采用了多发射、乱序和16级流水线的设计,最大可以扩展到64个簇512个核心,MIPS更是声称可以用于数据中心。鉴于Mobileye未来的路线是视觉、雷达和激光雷达三线并行,一个强大的高性能自动驾驶处理器是必不可少的。
何况16级流水线的配置在当下的RISC-V IP市场里也是数一数二的存在,更不用说MIPS在微处理器架构设计的经验积累上绝对是丰富的。根据Mobileye方面的说法,P8700让他们更容易运行第三方软件的同时,也对Mobileye的AI引擎的接口做了优化,因为CSM的内存设计简化了整个编程环境,也优化了CPU与AI引擎之间的数据移动。
不过,MIPS提供的P8700是专门针对汽车开发的版本,是基于ISO 26262 ASIL-B和ASIL-D系统开发,同时采用了SEooC设计,可以实现内部错误检测和报告,快速系统恢复等等安全特性,加快了上市时间。
RISC-V陆续进军数据中心
在这个ISA混战的时代,除了汽车市场以外,最被人所看重的另一大市场就是数据中心了,RISC-V要想真正标榜高性能,服务器级别的CPU是必经之路。专注于开发高性能RISC-V处理器并坚定走Chiplet路线的Ventana Micro Systems,也终于在会上发布了最新的服务器级别RISC-V CPU前瞻情报,这个名为Veyron V1的处理器,有着与x86和Arm正面抗衡的打算。
Veyron V1的配置可谓极其豪华,3.6GHz的主频,每簇16个核心的配置,最高192个核心的扩展性,48MB的共享L3缓存,同时还用上了5nm的制造工艺。在Ventana Micro Systems给出的SPECint2017测试结果中,128核配置的Veyron V1跑分已经超过了英特尔的Xeon Ice Lake 8380处理器、AMD的Milan 7763处理器,以及基于Arm Neoverse V1的亚马逊Graviton 3处理器,值得一提的是,这里对比的单插槽的性能。根据Ventana Micro Systems的说法,Veyron V1已经成功流片,预计2023年中就可以出货了。
Veyron V1硬件开发平台 / Ventana Micro Systems
与此同时,为了不让Veyron V1成为那种有硬件基础没软件生态的产品,同时要能从交付的第一天起就处于可用状态,Ventana Micro Systems已经准备好了开发者SDK,将必要的软件移植到了Veyron V1上。Ventana Micro Systems还基于Veyron V1打造了开发平台,既有桌面级的形态,也有符合OCP标准的2U机柜形态,均采用了3.6GHz的16核配置,这些开发平台也会同样会在明年下半年交付给合作伙伴。
结语
今年的RISC-V峰会在还未正式开始之前就已经公布了不少喜人的情报,而在后续的几天中,英特尔、阿里巴巴、Imagination、Cadence等诸多大厂还会继续公开他们在RISC-V上所做的努力。哪怕仅仅从会议的规模和参与厂商数量来看,RISC-V无疑已经成了现在最活跃的开发生态系统。
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。
举报投诉
-
adas
+关注
关注
307文章
2056浏览量
207851 -
RISC-V
+关注
关注
41文章
1901浏览量
45045
发布评论请先 登录
相关推荐
RISC-V 基础学习:RISC-V 基础介绍
文章来源于漫谈嵌入式 ,作者Vinson
在谈到 RISC-V 之前,我们先梳理几个概念
1. 芯片
芯片 是所有半导体元器件的统称,它是把一定数量的常用电子元件(如电阻,电容,晶体管等
发表于 03-12 10:25
RISC-V的迷人之处
都必须由两个或更多付费的RISC-V成员提出,然后由该成员组成一个委员会“拥有”该扩展,并通过批准程序进行扩展。这个较小的障碍可防止随机的公民向每个新想法发送垃圾邮件。(他们仍然可以自由地自行实施扩展
发表于 02-12 20:58
【RISC-V开放架构设计之道|阅读体验】 RISC-V设计必备之案头小册
。在书中,特别提到了汇编器对于RISC-V中的作用,包括当讲寄存器硬连线为0时,可以使用伪指令来简化常规操作,如跳转、返回和等于零时分支等。
浮点运算和压缩指令数据集的知识则是放在下一次的帖子中说。
发表于 01-22 16:24
256核!赛昉发布全新RISC-V众核子系统IP平台
RISC-V技术,不断创新,为业界带来更多更成熟的RISC-V软硬件解决方案。”
未来,赛昉科技将依托自研CPU Core IP、Interconnect Fabric IP等核心产品和技术,不断推出满足
发表于 11-29 13:37
谈一谈ARM上市与RISC-V
,消费电子市场的收缩就意味着Arm营收的收缩。
替代Arm,中国厂商普遍将目光望向了RISC-V。
如果将时间调回2020年,彼时RISC-V基金会总部刚从美国搬迁到瑞士,RISC-V
发表于 09-30 12:22
RISC-V强势崛起为芯片架构第三极
计划“RISE”,其主要的目的是加速RISC-V的软件生态建设及应用商业化进程,将进一步加速RISC-V在移动通信、数据中心、边缘计算及自动驾驶等领域的技术和商业化进程。
当前RISC-V
发表于 08-30 13:53
RISC-V产业论坛召开,专利联盟正式成立
受欢迎的架构之一。据芯原股份介绍,全球RISC-V芯片超过100亿颗芯片出货量中,中国RISC-V芯片的出货量占据一半市场。芯原股份创始人、董事长兼总裁戴伟民表示,往届滴水湖论坛所推介的产品中已有国产
发表于 08-30 10:40
2023 RISC-V中国峰会:RISC-V深圳技术分享会(同期会议)
本届峰会将以“RISC-V生态共建”为主题,结合当下全球新形势,把握全球新时机,呈现RISC-V全球新观点、新趋势。
由电子发烧友主办的RISC-V技术分享会(深圳站)将于8月26日在深圳举办
发表于 08-15 17:27
两大架构RISC-V 和 ARM 的各种关系
一、RISC-V 和 ARM 的相似之处
RISC-V 和 ARM 基本上都是 RISC(精简指令集计算机)。RISC-V 和 ARM 都使用加载-存储架构。意思是
发表于 06-21 20:31
RISC-V软件生态计划“RISE”启动,平头哥成中国大陆唯一董事会成员
RISC-V处理器在移动通信、数据中心、边缘计算及自动驾驶等领域的市场化落地。全球RISC-V软件生态计划“RISE”启动灵活开放的精简指令集RIS
发表于 06-02 15:29
谈一谈RISC-V架构的优势和特点
人工智能、移动和工业应用在内的许多应用定制芯片。随着智能互联的到来,RISC-V架构迸发出新的活力,在IoT(物联网)、AI等领域探索出了广阔的发展潜力和市场,逐渐与x86、ARM形成了三足鼎立的局面
发表于 05-14 09:05
RISC-V入云!赛昉科技联合中国电信完成首个RISC-V云原生轻量级虚拟机验证
构建RISC-V云计算生态领先优势的关键一环,有助于推动中国电信引领RISC-V上云,实现数据中心基础设施自主可控、降低算力成本等目标。中国电信将深耕云计算领域,依托云计算技术策源地,携手伙伴共同推动
发表于 05-11 14:08
中国电信自研 RISC-V 云原生轻量级虚拟机 TeleVM 成功运行,内存开销降低约 90%
的 RISC-V CPU Core IP—— 昉・天枢,在数据中心场景方面,已自研高拓展多核片内总线和 LLC 内存系统,并储备高性能同构、异构 Chiplet 技术。
发表于 05-05 09:46
评论