0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

FPGA 结构分析 -IO 资源

FPGA设计论坛 来源:未知 2022-12-13 13:20 次阅读

关于 FPGA 的 IO资源分析共分为三个系列进行具体阐述,分别为:

IO资源:分析FPGA IO资源的电气特性;

IO逻辑资源:分析FPGA的输入输出数据寄存器DDR工作方式、可编程输入延时工作方式;

IO串并转换资源:分析IO资源如何实现串并转换。

其中第二、三系列是对第一系列中的部分内容进行更进一步的详细描述。本篇是对于第一个系列——IO资源进行部分描述,共分为几个章节进行具体阐述。

FPGA IO资源的基本单元架构为一个个 IO tile ,下图为 IO tile 的结构概略图:

一个 IO tile 包含两个 IOB、两个 ILOGIC 和 两个 OLOGIC。本篇主要描述 IOB 的结构。


IOB的基本结构如下图所示,包含了输入缓冲、输出缓冲和三态控制三种驱动。

一、FPGA的开发软件提供了 IOB 不同功能的原语(primitives):

对于单端信号

IBUF (input buffer)

IBUFG (clock input buffer)

OBUF (output buffer)

OBUFT (3-state output buffer)

IOBUF (input/output buffer)

对于差分信号:

IBUFDS (input buffer)

IBUFGDS (clock input buffer)

OBUFDS (output buffer)

OBUFTDS (3-state output buffer)

IOBUFDS (input/output buffer)

注意:一对差分信号作为输入输出时必须使用同一 tile 的 P/N 管脚,如下图的 L31P 和 L31N 为同一tile上的一对差分管脚。

二、定义好 IOB 输入输出特性后,FPGA开发软件还提供对 IOB 的管脚约束、IO接口电气标准、输出压摆率、输出驱动能力、低容性IO、IO上下拉、差分100欧姆匹配电阻使能的设置。可以参考相关FPGA的数据手册,查看具体参数设置。

三、以上原语及设置如何实现?拿IOBUF举个例子:





精彩推荐



至芯科技12年不忘初心、再度起航12月17日北京中心FPGA工程师就业班开课、线上线下多维教学、欢迎咨询!
详解浮点运算的定点编程
FPGA需要跑多快?影响FPGA计算性能的几大因素
扫码加微信邀请您加入FPGA学习交流群




欢迎加入至芯科技FPGA微信学习交流群,这里有一群优秀的FPGA工程师、学生、老师、这里FPGA技术交流学习氛围浓厚、相互分享、相互帮助、叫上小伙伴一起加入吧!


点个在看你最好看




原文标题:FPGA 结构分析 -IO 资源

文章出处:【微信公众号:FPGA设计论坛】欢迎添加关注!文章转载请注明出处。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • FPGA
    +关注

    关注

    1602

    文章

    21320

    浏览量

    593206

原文标题:FPGA 结构分析 -IO 资源

文章出处:【微信号:gh_9d70b445f494,微信公众号:FPGA设计论坛】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    FPGA的时钟电路结构原理

    FPGA 中包含一些全局时钟资源。以AMD公司近年的主流FPGA为例,这些时钟资源由CMT(时钟管理器)产生,包括DCM、PLL和MMCM等。
    发表于 04-25 12:58 53次阅读
    <b class='flag-5'>FPGA</b>的时钟电路<b class='flag-5'>结构</b>原理

    如何评估选型FPGA开发板的资源

    如何评估选型FPGA开发板的资源
    发表于 03-30 11:29

    FPGA资源使用如何评估

    请问FPGA资源使用如何评估?
    发表于 02-22 09:55

    FPGA资源与AISC对应关系

    )是两种不同的硬件实现方式。 FPGA是一种可编程逻辑器件,其内部资源可以根据需要进行配置和重新配置。这些资源包括但不限于: 逻辑单元(Logic Cells):这些是FPGA的核心计
    发表于 02-22 09:52

    FPGA好的学习资源有哪些

    FPGA学习好的资源有哪些?从入门到精通,大家可以分享一起学习呀
    发表于 01-28 17:00

    FPGAIO

    关键内容提要: (1)FPGA IO命名方式; (2)FPGA的上电时序 今天想和大家一起聊聊FPGAIO。 先说说我当年入门的经历吧。国
    发表于 11-03 11:08

    7系列FPGA Select IO资源用户指南

    电子发烧友网站提供《7系列FPGA Select IO资源用户指南.pdf》资料免费下载
    发表于 09-15 10:26 1次下载
    7系列<b class='flag-5'>FPGA</b> Select <b class='flag-5'>IO</b><b class='flag-5'>资源</b>用户指南

    Xilinx 7系列FPGA的时钟结构解析

    ,以满足各种设计需求,并提供时钟驱动逻辑资源的灵活性和可扩展性。那今天我们一起解剖Xilinx 7系列FPGA的时钟结构,看看它到底如何实现如此丰富的时钟资源并能够做到完美平衡。
    发表于 08-31 10:44 1271次阅读
    Xilinx 7系列<b class='flag-5'>FPGA</b>的时钟<b class='flag-5'>结构</b>解析

    FPGA的BRAM资源使用优化策略

    FPGA的BRAM和LUT等资源都是有限的,在FPGA开发过程中,可能经常遇到BRAM或者LUT资源不够用的情况。
    的头像 发表于 08-30 16:12 1114次阅读
    <b class='flag-5'>FPGA</b>的BRAM<b class='flag-5'>资源</b>使用优化策略

    fpga内部主要结构及其功能分析(Kintex-7FPGA内部结构

    Kintex-7 FPGA的内部结构相比传统FPGA的内部结构嵌入了DSP48E1,PCIE,GTX,XADC,高速IO口等单元,大大提升了
    发表于 08-24 09:26 1564次阅读
    <b class='flag-5'>fpga</b>内部主要<b class='flag-5'>结构</b>及其功能<b class='flag-5'>分析</b>(Kintex-7<b class='flag-5'>FPGA</b>内部<b class='flag-5'>结构</b>)

    FPGA中常用的存储器资源

    本文主要介绍FPGA中常用的RAM、ROM、CAM、SRAM、DRAM、FLASH等资源,包括特性、工作原理、应用场景等。
    发表于 08-15 15:41 1464次阅读

    Xilinx FPGA时钟资源概述

    “全局时钟和第二全局时钟资源”是FPGA同步设计的一个重要概念。合理利用该资源可以改善设计的综合和实现效果;如果使用不当,不但会影响设计的工作频率和稳定性等,甚至会导致设计的综合、实现过程出错
    发表于 07-24 11:07 709次阅读
    Xilinx <b class='flag-5'>FPGA</b>时钟<b class='flag-5'>资源</b>概述

    MCU的IO资源表在哪里下载?

    请问一下,MCU的IO资源表在哪里下载
    发表于 06-13 06:38

    多片FPGA原型验证系统互连拓扑分析

    多片FPGA的原型验证系统的性能和容量通常受到FPGA间连接的限制。FPGA中有大量的资源,但IO引脚的数量受封装技术的限制,通常只有100
    发表于 05-23 17:12 1245次阅读
    多片<b class='flag-5'>FPGA</b>原型验证系统互连拓扑<b class='flag-5'>分析</b>

    基于TXS0108实现FPGA IO Bank接不同外设IO接口电压转换

    引言:上一篇文章我们介绍了通过添加电阻器、场效应晶体管(FET)开关、电平转换器甚至其他Xilinx FPGA等选项实现HP Bank IO与2.5V/3.3V外设对接的方法。本文介绍利用TI公司TXS0108实现FPGA
    的头像 发表于 05-16 09:02 2327次阅读
    基于TXS0108实现<b class='flag-5'>FPGA</b> <b class='flag-5'>IO</b> Bank接不同外设<b class='flag-5'>IO</b>接口电压转换