0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

FPGA 结构分析 -IO 资源

FPGA设计论坛 来源:未知 2022-12-13 13:20 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

关于 FPGA 的 IO资源分析共分为三个系列进行具体阐述,分别为:

IO资源:分析FPGA IO资源的电气特性;

IO逻辑资源:分析FPGA的输入输出数据寄存器DDR工作方式、可编程输入延时工作方式;

IO串并转换资源:分析IO资源如何实现串并转换。

其中第二、三系列是对第一系列中的部分内容进行更进一步的详细描述。本篇是对于第一个系列——IO资源进行部分描述,共分为几个章节进行具体阐述。

FPGA IO资源的基本单元架构为一个个 IO tile ,下图为 IO tile 的结构概略图:

一个 IO tile 包含两个 IOB、两个 ILOGIC 和 两个 OLOGIC。本篇主要描述 IOB 的结构。


IOB的基本结构如下图所示,包含了输入缓冲、输出缓冲和三态控制三种驱动。

一、FPGA的开发软件提供了 IOB 不同功能的原语(primitives):

对于单端信号

IBUF (input buffer)

IBUFG (clock input buffer)

OBUF (output buffer)

OBUFT (3-state output buffer)

IOBUF (input/output buffer)

对于差分信号:

IBUFDS (input buffer)

IBUFGDS (clock input buffer)

OBUFDS (output buffer)

OBUFTDS (3-state output buffer)

IOBUFDS (input/output buffer)

注意:一对差分信号作为输入输出时必须使用同一 tile 的 P/N 管脚,如下图的 L31P 和 L31N 为同一tile上的一对差分管脚。

二、定义好 IOB 输入输出特性后,FPGA开发软件还提供对 IOB 的管脚约束、IO接口电气标准、输出压摆率、输出驱动能力、低容性IO、IO上下拉、差分100欧姆匹配电阻使能的设置。可以参考相关FPGA的数据手册,查看具体参数设置。

三、以上原语及设置如何实现?拿IOBUF举个例子:





精彩推荐



至芯科技12年不忘初心、再度起航12月17日北京中心FPGA工程师就业班开课、线上线下多维教学、欢迎咨询!
详解浮点运算的定点编程
FPGA需要跑多快?影响FPGA计算性能的几大因素
扫码加微信邀请您加入FPGA学习交流群




欢迎加入至芯科技FPGA微信学习交流群,这里有一群优秀的FPGA工程师、学生、老师、这里FPGA技术交流学习氛围浓厚、相互分享、相互帮助、叫上小伙伴一起加入吧!


点个在看你最好看




原文标题:FPGA 结构分析 -IO 资源

文章出处:【微信公众号:FPGA设计论坛】欢迎添加关注!文章转载请注明出处。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • FPGA
    +关注

    关注

    1655

    文章

    22287

    浏览量

    630334

原文标题:FPGA 结构分析 -IO 资源

文章出处:【微信号:gh_9d70b445f494,微信公众号:FPGA设计论坛】欢迎添加关注!文章转载请注明出处。

收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    NVMe高速传输之摆脱XDMA设计45:上板资源占用率分析

    Block Design 设计后进行综合与实现, NoP 逻辑加速引擎的在不同 FPGA 平台中的资源占用率分别如表 1 和表 2 所示。 从表中可以看到, 本课题设计的 NoP逻辑加速引擎资源
    发表于 11-13 08:36

    在MCU200t板子上蜂鸟E203核的io口的控制方法

    ://www.nucleisys.com/upload/files/fpga/doc/Nuclei_MCU200T.pdf 根据原理图即可控制对应io。 而io口的配置函数
    发表于 10-31 07:17

    如何在资源受限型应用中使用 FPGA

    的性能需求,同时在严格的功耗、尺寸和成本限制内运行。现代现场可编程门阵列 (FPGA) 可以满足这些相互竞争的需求。 本文回顾了为资源受限型应用选择 FPGA 时需要考虑的关键设计标准。然后,以 [Altera] 经过[功率和成
    的头像 发表于 10-03 17:31 1494次阅读
    如何在<b class='flag-5'>资源</b>受限型应用中使用 <b class='flag-5'>FPGA</b>

    GraniStudio:IO初始化以及IO资源配置例程

    1.文件运行 导入工程 双击运行桌面GraniStudio.exe。 通过引导界面导入IO初始化以及IO资源配置例程,点击导入按钮。 打开IO初始化以及
    的头像 发表于 08-22 17:34 748次阅读
    GraniStudio:<b class='flag-5'>IO</b>初始化以及<b class='flag-5'>IO</b><b class='flag-5'>资源</b>配置例程

    GraniStudio:IO写入例程

    说明 实现输出IO控制以及读取。 2.1通过初始化IO算子连接格拉尼控制器IO块,导入工程自动进行连接。 2.2 通过IO配置算子输出配置的IO
    的头像 发表于 08-22 16:47 615次阅读
    GraniStudio:<b class='flag-5'>IO</b>写入例程

    一文详解Advanced IO wizard异步模式

    ,其中包含9个nibbles,每个nibbles包含6个IO;每个bank包含2个XPLL、1个DPLL和1个MMCM时钟资源
    的头像 发表于 07-11 09:52 1211次阅读
    一文详解Advanced <b class='flag-5'>IO</b> wizard异步模式

    推进电机端盖结构的抗冲击分析及优化

    摘要:高转矩密度、强抗冲击性和低噪声已经成为舰船用推进电机三大特征,以某推进电机的端盖结构分析研究对象,以有限元数值仿真分析为手段,分析了该结构
    发表于 06-23 07:12

    FPGA的定义和基本结构

    专用集成电路( ASIC)领域中的一种半定制电路而出现的,既解决了定制电路的不足,又克服了原有可编程器件门电路数有限的缺点。 简而言之, FPGA 就是一个可以通过编程来改变内部结构的芯片。
    的头像 发表于 05-15 16:39 2283次阅读
    <b class='flag-5'>FPGA</b>的定义和基本<b class='flag-5'>结构</b>

    FPGA芯片的概念和结构

    FPGA(Field Programmable Gate Array,现场可编程门阵列),是一种可在出厂后由用户根据实际需求进行编程配置的集成电路。与专用集成电路(如ASIC)不同,FPGA在硬件层面具备高度的可重构性,能够灵活实现各类数字逻辑电路和复杂系统方案。
    的头像 发表于 05-12 09:30 2409次阅读

    Xilinx Ultrascale系列FPGA的时钟资源与架构解析

    Ultrascale是赛灵思开发的支持包含步进功能的增强型FPGA架构,相比7系列的28nm工艺,Ultrascale采用20nm的工艺,主要有2个系列:Kintex和Virtex
    的头像 发表于 04-24 11:29 2098次阅读
    Xilinx Ultrascale系列<b class='flag-5'>FPGA</b>的时钟<b class='flag-5'>资源</b>与架构解析

    Why FPGA开发板喜欢FMC?

    插槽,使用母座FMC连接器。载卡连接器引脚与具有可配置IO资源的芯片例如FPGA引脚通过PCB设计连接在一起。FMC子板模块:子板模块上使用公座FMC连接器。子卡通过设计不同的IO接口
    的头像 发表于 04-14 09:52 1228次阅读
    Why <b class='flag-5'>FPGA</b>开发板喜欢FMC?

    有没有对appsfpga_io模块输入端功能时序的控制的资料?

    由于项目中需要在fpga中进行一些关键运算,原来的V5改为K7,通讯接口也有USB2该为10Gmac,在研究原来的VHDL代码后我们认为对于DMD控制部分只要用appsfpga_io模块可以满足
    发表于 02-27 07:02

    请问AFE5801的输入输出可以直接和FPGAIO连吗?

    请问AFE5801的输入输出可以直接和FPGAIO连吗?FPGA的bank电压标准是LVDS25,AFE5801的输出信号标准是差分LVDS信号。这样连会不会导致信号采集不到? 还有,AFE5801如果在差分输出端没有外接1
    发表于 02-05 06:00

    fpga和cpu的区别 芯片是gpu还是CPU

    型的芯片,它们在结构、功能、应用场景等方面存在显著差异。 结构与灵活性 FPGAFPGA是一种可编程逻辑器件,其内部由大量的可编程逻辑单元(CLB)、输入/输出模块(IOB)、可编
    的头像 发表于 02-01 14:57 3019次阅读

    xilinx FPGA IOB约束使用以及注意事项

    xilinx FPGA IOB约束使用以及注意事项 一、什么是IOB约束 在xilinx FPGA中,IOB是位于IO附近的寄存器,是FPGA上距离
    的头像 发表于 01-16 11:02 1494次阅读
    xilinx <b class='flag-5'>FPGA</b> IOB约束使用以及注意事项