0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

PCIe总线标准演进

泰克科技 来源:泰克科技 作者:泰克科技 2022-11-29 14:08 次阅读

PCIe总线标准演进

自从PCIe 1.0规范以来,在不到20年里,业界已经为迎接PCIe Gen 6.0规范作好准备。由于每一代新标准较上一代的数据速率都会翻一番,PCIe Gen 6.0的速度要比2003年问世的最初PCIe Gen 1.0规范快25倍。数据速率每三年翻一番,给负责物理层性能的验证工程师带来了无尽的挑战,包括PHY、芯片、插件和系统,因为当前市场上的测试设备并不能完全满足这些器件的测试需求。

产品开发周期挑战:

在PCIe测试中对加快洞见能力的需求

由于最新PCIe标准必须支持以前各代PCIe标准,所以对验证团队来说,每一代新的PCIe标准的测试矩阵都会呈指数级增长。再加上标准发展导致的测试复杂度增加,这明显提高了实现最新PCIe标准所用的整体测试时间。而用户预期这些团队会以与前几代类似的产品开发周期窗口推出新一代产品,则使形势变得更加复杂。

评估链路性能和调试问题要用更长的时间,当前市场上的设备无法为工程师提供支撑,让他们节省几天或几周的调试和性能评测时间,以满足产品开发时间表。除了示波器和BERT这样的高性能工具,现代工程师需要一种新的测试测量设备品类,这种设备设置和使用起来要更简便,能够加快洞见能力,可以在设计和验证过程中支持更频繁的测试,在开发周期中更早地发现问题。

预计劳动力缺口:

在PCIe测试中对简便易用性的需求

随着数字世界更深入地渗透到人们的日常生活中,对半导体和半导体器件的需求呈指数级态势持续增长。这种抛物线增长最显著的结果,是在供应链和物流方面给行业带来了明显挑战。业界很少提及但可能最严重的问题,是预计支撑增长的工程师队伍会出现短缺。据2022年SemiCon west大会演示,到2030年,预计支撑半导体行业增长所需的工程师缺口约为30万。

预计这种劳动力短缺将给业内的公司带来明显的并发症,而且由于HSIO (高速I/O)器件开发和验证的技术特点,这个问题解决起来并不容易。随着标准更新换代,PCIe将变得越来越复杂。支撑器件开发和验证的人力缺口,预计将给业内的工程团队的开发时间表和测试工作流程带来进一步压力。

为解决业内预计的人力缺口,各公司可能要比以前更宽泛地分配工程设计任务,这对测试设备提出了需求,测试设备要比现有解决方案设置和操作起来更简便。随着这种大趋势显现,越来越重要的一点是,测试设备需要的培训和操作经验必须更少,同时仍能有效洞见HSIO器件的健康状况和性能。

重新审视资金支出:

在PCIe测试中对优化资本预算的需求

随着后续PCIe标准的数据速率提高,业内对更高性能的设备的需求也在提高。支持这一设备所需的带宽在不断增长,这种性能增长则使得整套测试设备的购买成本明显提高。即使是大型公司通常也只会购买几套完整系统,小型公司的压力就更大了,他们通常买不起完整验证测试所需的设备,必须租赁设备或利用第三方测试机构才能进行验证和调试。

由于性能对整个PCIe评估和一致性测试至关重要,如果拥有的设备能够提高测试设置数量,缩短整体测试时间,加快测试速度,而又不会给计划预算带来明显压力,那么工程团队就可以在需要时有效使用更高性能的设备。

满足市场需求:

全新PCIe测试测量解决方案现已上市

业内一直需要高性能验证和一致性测试设备,但只有能够加快洞见速度、简便易用、价格经济的设备,才能为当今PCIe测试工作流程中的现有工具提供关键的补充方案。

泰克TMT4裕度测试仪

泰克专注了解行业需求,评估大趋势,与客户持续沟通,开发突破性的创新方案,解决实际问题。

泰克最新创新产品TMT4裕度测试仪是市场上第一个,也是唯一把重点放在PCIe Gen 3和Gen 4测试速度和易用性,同时又考虑行业资本预算限制的解决方案。TMT4裕度测试仪再次证明泰克不断深入理解行业和客户需求,持续开发突破性产品。泰克致力重塑测试测量领域,解决客户痛点,与时俱进,改善客户工作流程。

审核编辑 :李倩

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 总线
    +关注

    关注

    10

    文章

    2706

    浏览量

    87214
  • PCIe
    +关注

    关注

    13

    文章

    1083

    浏览量

    80836
  • 半导体器件
    +关注

    关注

    12

    文章

    529

    浏览量

    31525

原文标题:加快洞见能力等多重需求推动,全新裕度测试解决方案重塑PCIe测试

文章出处:【微信号:泰克科技,微信公众号:泰克科技】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    PCIE与上位机调试流程

    PCIE是一种用于连接计算机内部各个组件的总线标准,而上位机是指与设备进行通信和控制的计算机。
    的头像 发表于 04-22 12:50 144次阅读

    PCIE的BAR空间介绍

    PCIE是一种高速串行总线接口标准,用于连接计算机内部的各种外设和组件。在PCIe架构中,BAR(Base Address Register)空间是用于映射I/O端口或内存地址空间的一
    的头像 发表于 04-22 11:00 164次阅读

    PCIE是啥?PCIe结构及应用

    PCIExpress(PCIe)的发展历史可以追溯到PCI(Peripheral Component Interconnect)的起源。PCI是Intel于1991年提出的一种计算机总线标准,主要用于计算机连接其外围设备,如硬盘
    发表于 04-18 14:13 111次阅读
    <b class='flag-5'>PCIE</b>是啥?<b class='flag-5'>PCIe</b>结构及应用

    什么是PCIePCIe有什么用途?什么是PCIe通道

    interconnect express)是一种高速串行计算机扩展总线标准,它原来的名称为“3GIO”,是由英特尔在2001年提出的,旨在替代旧的PCI,PCI-X和AGP总线标准
    的头像 发表于 01-30 16:09 766次阅读

    PCIe串行总线发展历史及工作原理

    PCIe是一种高速串行计算机扩展总线标准,自2003年推出以来,已经成为服务器(Server)和PC上的重要接口。今天为大家简单介绍一下PCIe的发展历史以及它的工作原理。
    发表于 12-20 10:00 668次阅读
    <b class='flag-5'>PCIe</b>串行<b class='flag-5'>总线</b>发展历史及工作原理

    矽力杰高性能20路PCIe时钟缓冲器

    高性能20路PCIe时钟缓冲器新品推介SQ82100PCI-Express(PCIe)是一种高速串行计算机扩展总线标准,主要用于扩充计算机系统总线
    的头像 发表于 12-20 08:19 321次阅读
    矽力杰高性能20路<b class='flag-5'>PCIe</b>时钟缓冲器

    PCIe标准演进历史 各代PCIe标准之间的主要差异

    自2003年推出以来,PCIe发展至今已经从最初的1.0升级到了6.0,本文则为大家简单介绍一下PCIe标准演进历史以及各代PCIe
    的头像 发表于 12-14 16:38 2133次阅读
    <b class='flag-5'>PCIe</b><b class='flag-5'>标准</b>的<b class='flag-5'>演进</b>历史 各代<b class='flag-5'>PCIe</b><b class='flag-5'>标准</b>之间的主要差异

    PCIe简介、发展历史及架构

    PCIe(Peripheral Component Interconnect Express)是一种应用广泛高速串行计算机扩展总线标准,主要用于扩充计算机系统总线数据吞吐量以及提高设备
    的头像 发表于 12-11 18:19 1248次阅读
    <b class='flag-5'>PCIe</b>简介、发展历史及架构

    应用指南 | 使用LTSSM功能表征PCIe设备性能 (附直播回顾)

    PCIe标准几经迭代。PCIe最初作为一种串行接口引入,用于替代众多主板架构使用的并行总线, 但PCIe拥有一项独特特性:通道数量可从1个
    的头像 发表于 11-30 12:15 395次阅读
    应用指南 | 使用LTSSM功能表征<b class='flag-5'>PCIe</b>设备性能 (附直播回顾)

    基于PCIE总线的多DSP系统接口设计和驱动开发

    电子发烧友网站提供《基于PCIE总线的多DSP系统接口设计和驱动开发.pdf》资料免费下载
    发表于 10-24 09:36 0次下载
    基于<b class='flag-5'>PCIE</b><b class='flag-5'>总线</b>的多DSP系统接口设计和驱动开发

    PCIe®标准演进历史

    自2003年推出以来,PCIe发展至今已经从最初的1.0升级到了6.0,在上一篇文章中为大家介绍了PCIe基础知识:《什么是PCIe?》 ,本文则为大家简单介绍一下 PCIe
    的头像 发表于 07-26 08:05 926次阅读
    <b class='flag-5'>PCIe</b>®<b class='flag-5'>标准</b><b class='flag-5'>演进</b>历史

    汽车的电子电气架构 (EEA)的分布式模型演进

    汽车正在向信息化、智能化不断演进,汽车越来越成为移动的数据中心。PCIe是数据中心和客户端应用中使用的主要新兴高性能存储和串行总线,实现了外设之间的数据通信。
    的头像 发表于 07-14 14:50 1144次阅读
    汽车的电子电气架构 (EEA)的分布式模型<b class='flag-5'>演进</b>

    什么是PCIe

    PCIe是一种高速串行计算机扩展总线标准,自2003年推出以来,已经成为服务器(Server)和PC上的重要接口。今天为大家简单介绍一下PCIe的发展历史以及它的工作原理。 一、
    的头像 发表于 07-04 18:15 1.1w次阅读

    浅析PCIe标准和布线的开发

    PCIe 7.0规范的数据传输速率将再次倍增,达到128 GT/s,大幅度高于PCIe 6.0的64 GT/s和PCIe 5.0的32 GT/s。一个PCIe 7.0 x16通道可以支
    发表于 06-21 11:32 538次阅读
    浅析<b class='flag-5'>PCIe</b><b class='flag-5'>标准</b>和布线的开发

    PCIe PIPE 4.4.1:PCIe Gen4的推动者

    PCIe 是一种多层串行总线协议,可实现双单工链路。由于其专用的点对点拓扑,它提供高速数据传输和低延迟。为了加快基于 PCIe 的子系统的验证和设备开发时间,英特尔定义了 PIPE(PCI
    的头像 发表于 05-26 11:43 2249次阅读
    <b class='flag-5'>PCIe</b> PIPE 4.4.1:<b class='flag-5'>PCIe</b> Gen4的推动者