0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

PCIe总线标准演进

泰克科技 来源:泰克科技 作者:泰克科技 2022-11-29 14:08 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

PCIe总线标准演进

自从PCIe 1.0规范以来,在不到20年里,业界已经为迎接PCIe Gen 6.0规范作好准备。由于每一代新标准较上一代的数据速率都会翻一番,PCIe Gen 6.0的速度要比2003年问世的最初PCIe Gen 1.0规范快25倍。数据速率每三年翻一番,给负责物理层性能的验证工程师带来了无尽的挑战,包括PHY、芯片、插件和系统,因为当前市场上的测试设备并不能完全满足这些器件的测试需求。

产品开发周期挑战:

在PCIe测试中对加快洞见能力的需求

由于最新PCIe标准必须支持以前各代PCIe标准,所以对验证团队来说,每一代新的PCIe标准的测试矩阵都会呈指数级增长。再加上标准发展导致的测试复杂度增加,这明显提高了实现最新PCIe标准所用的整体测试时间。而用户预期这些团队会以与前几代类似的产品开发周期窗口推出新一代产品,则使形势变得更加复杂。

评估链路性能和调试问题要用更长的时间,当前市场上的设备无法为工程师提供支撑,让他们节省几天或几周的调试和性能评测时间,以满足产品开发时间表。除了示波器和BERT这样的高性能工具,现代工程师需要一种新的测试测量设备品类,这种设备设置和使用起来要更简便,能够加快洞见能力,可以在设计和验证过程中支持更频繁的测试,在开发周期中更早地发现问题。

预计劳动力缺口:

在PCIe测试中对简便易用性的需求

随着数字世界更深入地渗透到人们的日常生活中,对半导体和半导体器件的需求呈指数级态势持续增长。这种抛物线增长最显著的结果,是在供应链和物流方面给行业带来了明显挑战。业界很少提及但可能最严重的问题,是预计支撑增长的工程师队伍会出现短缺。据2022年SemiCon west大会演示,到2030年,预计支撑半导体行业增长所需的工程师缺口约为30万。

预计这种劳动力短缺将给业内的公司带来明显的并发症,而且由于HSIO (高速I/O)器件开发和验证的技术特点,这个问题解决起来并不容易。随着标准更新换代,PCIe将变得越来越复杂。支撑器件开发和验证的人力缺口,预计将给业内的工程团队的开发时间表和测试工作流程带来进一步压力。

为解决业内预计的人力缺口,各公司可能要比以前更宽泛地分配工程设计任务,这对测试设备提出了需求,测试设备要比现有解决方案设置和操作起来更简便。随着这种大趋势显现,越来越重要的一点是,测试设备需要的培训和操作经验必须更少,同时仍能有效洞见HSIO器件的健康状况和性能。

重新审视资金支出:

在PCIe测试中对优化资本预算的需求

随着后续PCIe标准的数据速率提高,业内对更高性能的设备的需求也在提高。支持这一设备所需的带宽在不断增长,这种性能增长则使得整套测试设备的购买成本明显提高。即使是大型公司通常也只会购买几套完整系统,小型公司的压力就更大了,他们通常买不起完整验证测试所需的设备,必须租赁设备或利用第三方测试机构才能进行验证和调试。

由于性能对整个PCIe评估和一致性测试至关重要,如果拥有的设备能够提高测试设置数量,缩短整体测试时间,加快测试速度,而又不会给计划预算带来明显压力,那么工程团队就可以在需要时有效使用更高性能的设备。

满足市场需求:

全新PCIe测试测量解决方案现已上市

业内一直需要高性能验证和一致性测试设备,但只有能够加快洞见速度、简便易用、价格经济的设备,才能为当今PCIe测试工作流程中的现有工具提供关键的补充方案。

泰克TMT4裕度测试仪

泰克专注了解行业需求,评估大趋势,与客户持续沟通,开发突破性的创新方案,解决实际问题。

泰克最新创新产品TMT4裕度测试仪是市场上第一个,也是唯一把重点放在PCIe Gen 3和Gen 4测试速度和易用性,同时又考虑行业资本预算限制的解决方案。TMT4裕度测试仪再次证明泰克不断深入理解行业和客户需求,持续开发突破性产品。泰克致力重塑测试测量领域,解决客户痛点,与时俱进,改善客户工作流程。

审核编辑 :李倩

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 总线
    +关注

    关注

    10

    文章

    3014

    浏览量

    91304
  • PCIe
    +关注

    关注

    16

    文章

    1420

    浏览量

    87546
  • 半导体器件
    +关注

    关注

    12

    文章

    800

    浏览量

    33854

原文标题:加快洞见能力等多重需求推动,全新裕度测试解决方案重塑PCIe测试

文章出处:【微信号:泰克科技,微信公众号:泰克科技】欢迎添加关注!文章转载请注明出处。

收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    PCIe 5.0市场加速渗透,PCIe 6.0研发到来

    电子发烧友网报道(文/黄晶晶)PCIe 5.0作为新一代高速接口标准,其带宽大幅提升至32 GT/s,相较于PCIe 4.0翻了一番。这种高效的数据传输能力使得PCIe 5.0在处理高
    的头像 发表于 01-27 00:03 6209次阅读

    PCIE737】青翼凌云科技基于全高PCIe x8总线的KU115 FPGA高性能硬件加速卡

    PCIE737是一款基于PCIE总线架构的KU115 FPGA的12路光纤通道处理平台,该板卡具有1个PCIe Gen3x8主机接口、3个QSFP+ 40G光纤接口,可以实现3路QS
    的头像 发表于 11-03 16:31 449次阅读
    【<b class='flag-5'>PCIE</b>737】青翼凌云科技基于全高<b class='flag-5'>PCIe</b> x8<b class='flag-5'>总线</b>的KU115 FPGA高性能硬件加速卡

    PCIE总线卡助力工控机精准对时

    gps总线
    西安同步电子科技有限公司
    发布于 :2025年10月14日 19:00:25

    PCIe总线时钟同步卡

    gps总线
    西安同步电子科技有限公司
    发布于 :2025年10月14日 18:58:49

    JEDSD204B标准verilog实现-协议演进

    JEDSD204B标准verilog实现3-协议演进 本文对204协议的演进、子类的差异进行简要说明,后续将直接开始数据流的处理和实现,对协议要求的电器特性感兴趣的小伙伴自行查看协议第四章
    发表于 09-05 21:18

    PCIE731】青翼科技基于 PCIe 总线架构 XC7K325T FPGA 的 2 路 10G SFP+光纤处理平台

    PCIE731 是一款基于 PCIE 总线架构的 2 路 10Gbps 光纤通道适 配器,该产品为半高全长 PCIe 卡,适合于目前主流半高机箱的服务器 或者工作站。
    的头像 发表于 08-27 15:06 709次阅读
    【<b class='flag-5'>PCIE</b>731】青翼科技基于 <b class='flag-5'>PCIe</b> <b class='flag-5'>总线</b>架构 XC7K325T FPGA 的 2 路 10G SFP+光纤处理平台

    嵌入式接口通识知识之PCIe接口

    1.1 基础概念PCIe的全称是Peripheral Component Interconnect Express,译为外设组件互连扩展总线,是一种高速串行计算机扩展总线标准,用于连接
    发表于 08-21 16:51

    NVMe高速传输之摆脱XDMA设计18:PCIe请求模块设计(上)

    Cfg_mgmt接口发送给PCIE硬核,当配置请求的总线号不为0时,请求以PCIe配置请求TLP的格式从axis_rq接口发送到PCIE硬核,然后由硬核驱动数据链路层和物理层通过
    发表于 08-09 14:37

    NVMe高速传输之摆脱XDMA设计之12:PCIe请求模块设计(上)

    Cfg_mgmt接口发送给PCIE硬核,当配置请求的总线号不为0时,请求以PCIe配置请求TLP的格式从axis_rq接口发送到PCIE硬核,然后由硬核驱动数据链路层和物理层通过
    发表于 08-03 22:00

    PCIe协议分析仪能测试哪些设备?

    PCIe协议分析仪能测试多种依赖PCIe总线进行高速数据传输的设备,其测试范围覆盖计算、存储、网络及异构计算等多个领域,具体设备类型及测试场景如下:一、核心计算设备 GPU(图形处理器) 测试
    发表于 07-25 14:09

    基于巨霖SIDesigner实现PCIe仿真的步骤

    PCIe是一种高速串行计算机扩展总线标准,用于连接主板与外部硬件设备(如显卡、固态硬盘、网卡等),其设计目标是取代传统的PCI、AGP和PCI-X总线,通过高带宽、低延迟和点对点架构满
    的头像 发表于 06-12 16:16 1095次阅读
    基于巨霖SIDesigner实现<b class='flag-5'>PCIe</b>仿真的步骤

    nvme IP开发之PCIe

    数据,Posted类型的事务请求不需要使用 完成报文。 PCIe总线协议定义了基于地址的路由、基于ID的路由和隐式路由三种TLP路由 方式。其中,存储器读写和I/O读写TLP采用基于地址的路由,该类
    发表于 05-18 00:48

    nvme IP开发之PCIe

    PCIe 体系结构 常见的PCIe总线系统结构如图1所示,其中主要包含三种设备,分别是根复合体(RootComplex,RC)、Switch 和终端设备(EndPoint,EP)。 图1 PC
    发表于 05-17 14:54

    PCIe插槽开始,ICY DOCK重塑 U.2/U.3 硬盘存储模式 #pcie #硬盘盒

    PCIe
    ICY DOCK硬盘盒
    发布于 :2025年01月17日 17:24:37