0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

几种简单CMOS逻辑门电路原理图

谷泰微 来源:谷泰微 作者:谷泰微 2022-11-04 15:11 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

PART.1

MOS管

MOS管又分为两种类型:N型和P型。如下图所示:

b9918f10-5c0b-11ed-a3b6-dac502259ad0.jpg

以N型管为例,2端为控制端,称为“栅极”;3端通常接地,称为“源极”;源极电压记作Vss,1端接正电压,称为“漏极”,漏极电压记作VDD。要使1端与3端导通,栅极2上要加高电平。

对P型管,栅极、源极、漏极分别为5端、4端、6端。要使4端与6端导通,栅极5要加低电平。

在CMOS工艺制成的逻辑器件或单片机中,N型管与P型管往往是成对出现的。同时出现的这两个CMOS管,任何时候,只要一只导通,另一只则不导通(即“截止”或“关断”),所以称为“互补型CMOS管”。

PART.2

CMOS逻辑电平

高速CMOS电路的电源电压VDD通常为+5V;Vss接地,是0V。

高电平视为逻辑“1”,电平值的范围为:VDD的65%~VDD(或者VDD-1.5V~VDD)

低电平视作逻辑“0”,要求不超过VDD的35%或0~1.5V。

+1.5V~+3.5V应看作不确定电平。在硬件设计中要避免出现不确定电平。

近年来,随着亚微米技术的发展,单片机的电源呈下降趋势。低电源电压有助于降低功耗。VDD为3.3V的CMOS器件已大量使用。在便携式应用中,VDD为2.7V,甚至1.8V的单片机也已经出现。将来电源电压还会继续下降,降到0.9V,但低于VDD的35%的电平视为逻辑“0”,高于VDD的65%的电平视为逻辑“1”的规律仍然是适用的。

PART.3

非门

b9a471fc-5c0b-11ed-a3b6-dac502259ad0.jpg

非门(反向器)是最简单的门电路,由一对CMOS管组成。其工作原理如下:

A端为高电平时,P型管截止,N型管导通,输出端C的电平与Vss保持一致,输出低电平;A端为低电平时,P型管导通,N型管截止,输出端C的电平与VDD一致,输出高电平。

PART.4

与非门

b9bdc2d8-5c0b-11ed-a3b6-dac502259ad0.jpg

与非门工作原理:

①、A、B输入均为低电平时,1、2管导通,3、4管截止,C端电压与VDD一致,输出高电平。

②、A输入高电平,B输入低电平时,1、3管导通,2、4管截止,C端电位与1管的漏极保持一致,输出高电平。

③、A输入低电平,B输入高电平时,情况与②类似,亦输出高电平。

④、A、B输入均为高电平时,1、2管截止,3、4管导通,C端电压与地一致,输出低电平。

PART.5

或非门

b9d0042a-5c0b-11ed-a3b6-dac502259ad0.jpg

或非门工作原理:

①、A、B输入均为低电平时,1、2管导通,3、4管截止,C端电压与VDD一致,输出高电平。

②、A输入高电平,B输入低电平时,1、4管导通,2、3管截止,C端输出低电平。

③、A输入低电平,B输入高电平时,情况与②类似,亦输出低电平。

④、A、B输入均为高电平时,1、2管截止,3、4管导通,C端电压与地一致,输出低电平。

注:

将上述“与非”门、“或非”门逻辑符号的输出端的小圆圈去掉,就成了“与”门、“或”门的逻辑符号。而实现“与”、“或”功能的电路图则必须在输出端加上一个反向器,即加上一对CMOS管,因此,“与”门实际上比“与非”门复杂,延迟时间也长些,这一点在电路设计中要注意。

PART.6

三态门

b9e2d05a-5c0b-11ed-a3b6-dac502259ad0.jpg

三态门的工作原理:

当控制端C为“1”时,N型管3导通,同时,C端电平通过反向器后成为低电平,使P型管4导通,输入端A的电平状况可以通过3、4管到达输出端B。

当控制端C为“0”时,3、4管都截止,输入端A的电平状况无法到达输出端B,输出端B呈现高电阻的状态,称为“高阻态”。

这个器件也称作“带控制端的传输门”。带有一定驱动能力的三态门也称作“缓冲器”,逻辑符号是一样的。

注:

从CMOS等效电路或者真值表、逻辑表达式上都可以看出,把“0”和“1”换个位置,“与非”门就变成了“或非”门。对于“1”有效的信号是“与非”关系,对于“0”有效的信号是“或非”关系。

上述图中画的逻辑器件符号均是正逻辑下的输入、输出关系,即对“1”(高电平)有效而言。而单片机中的多数控制信号是按照负有效(低电平有效)定义的。例如片选信号CS(Chip Select),指该信号为“0”时具有字符标明的意义,即该信号为“0”表示该芯片被选中。因此,“或非”门的逻辑符号也可以画成下图。

b9fb1ed0-5c0b-11ed-a3b6-dac502259ad0.jpg

PART.7

组合逻辑电路

“与非”门、“或非”门等逻辑电路的不同组合可以得到各种组合逻辑电路,如译码器、解码器、多路开关等。

组合逻辑电路的实现可以使用现成的集成电路,也可以使用可编程逻辑器件,如PAL、GAL等实现。

审核编辑 :李倩

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • CMOS
    +关注

    关注

    58

    文章

    6185

    浏览量

    241572
  • 逻辑门电路
    +关注

    关注

    2

    文章

    68

    浏览量

    12442

原文标题:几种简单CMOS逻辑门电路原理图

文章出处:【微信号:谷泰微,微信公众号:谷泰微】欢迎添加关注!文章转载请注明出处。

收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    奇美32寸液晶屏CM1682A芯片逻辑电路原理图资料

    奇美32寸液晶屏CM1682A芯片逻辑电路原理图
    发表于 11-12 16:40 0次下载

    TYPEC电路原理图资料

    电子发烧友网站提供《TYPEC电路原理图资料.pdf》资料免费下载
    发表于 10-10 14:38 15次下载

    咨询符合国标GB/T 4728.12-2022的逻辑门电路设计软件

    背景 在大学教授《数字逻辑》,总是遇到绘逻辑电路图的问题,想适配国家标准GB/T 4728.12-2022的逻辑门电路,培养学生的家国情怀,但目前的软件好像使用的都是IEEE标准,
    发表于 09-09 09:46

    苹果iphone 11电路原理图

    苹果iphone 11电路原理图
    发表于 07-02 16:33 22次下载

    CMOS逻辑门如何应用在电路

    CMOS逻辑门如何应用在电路中 前言 在如今的电子电路中,CMOS逻辑门有着接近零静态功耗和超
    的头像 发表于 06-19 16:07 1359次阅读
    <b class='flag-5'>CMOS</b>的<b class='flag-5'>逻辑</b>门如何应用在<b class='flag-5'>电路</b>中

    中微爱芯推出可配置多功能逻辑门电路AiP74LVC1G99

    中微爱芯推出可配置多功能逻辑门电路AiP74LVC1G99,该电路可配置为多种三态逻辑门,如“与门”、“与非门”、“或门”、“或非门”、“异或门”、“同或门”、“反相器”、“缓冲器”以
    的头像 发表于 06-17 10:52 930次阅读
    中微爱芯推出可配置多功能<b class='flag-5'>逻辑</b><b class='flag-5'>门电路</b>AiP74LVC1G99

    实用电子电路设计(全6本)——数字逻辑电路的ASIC设计

    门电路逻辑压缩、组合电路、Johnson计数器、定序器设计及应用等,并介绍了实现最佳设计的各种工程设计方法。 纯分享贴,有需要可以直接下载附件获取完整资料! (如果内容有帮助可以关注、点赞、评论支持一下哦~)
    发表于 05-15 15:22

    SMA 接头与 PCB 原理图连接的底层逻辑

    SMA插头与PCB原理图连接的底层逻辑涵盖连接结构、信号传输和电磁兼容性等多个方面。德索精密工业凭借深厚的技术积累和丰富的实践经验,为电子工程师在设计和制造过程中提供有力的技术支持,助力确保信号的稳定传输,提升电子设备的性能。
    的头像 发表于 04-23 08:53 914次阅读
    SMA 接头与 PCB <b class='flag-5'>原理图</b>连接的底层<b class='flag-5'>逻辑</b>

    电子电路实用原理图300例(PDF版)

    电子电路实用原理图300例(PDF版),都是些常见的电路,从简单到复杂,且元器件名称大小都标识清楚。非常适合电子爱好者参考使用。
    发表于 04-09 13:47

    辅助协作的简单原理图文档

    电子设备的原理图作为PCB设计的基础用于显示电路图。除了定义器件和电路之间的电气连接之外,原理图还有更深层次的作用:展示理解设计所需的文档。这是一种前端文档,要充分理解设计的核心功能、
    的头像 发表于 04-03 21:32 663次阅读
    辅助协作的<b class='flag-5'>简单</b><b class='flag-5'>原理图</b>文档

    CMOS逻辑IC是如何构成的

    电子设备正常运转离不开“逻辑”的精密驱动。例如,当我们在手机上滑动屏幕时,背后就有无数个CMOS逻辑电路在默默工作,它们通过复杂的逻辑运算,将我们的触摸信号转化为手机能够理解的指令,从
    的头像 发表于 03-10 10:33 937次阅读
    <b class='flag-5'>CMOS</b><b class='flag-5'>逻辑</b>IC是如何构成的

    软件工程师学习硬件原理图--第一讲看懂GPIO和门电路

    开篇引言:开这个的原因是因为,对于一个从小搞软件,除了电容,电阻,还有用过蓝福电池、奥迪双钻电池的我,真一直都搞求不懂这些硬件原理图,所以对于FPGA工程师来说,至少你得会看原理图吧,原理图都不会
    的头像 发表于 03-05 19:33 963次阅读
    软件工程师学习硬件<b class='flag-5'>原理图</b>--第一讲看懂GPIO和<b class='flag-5'>门电路</b>

    CMOS逻辑IC应用中的噪声问题和解决对策

    前面两期的芝识课堂,我们介绍了大量关于CMOS逻辑IC应用的一些细节事项,本期课堂让我们进入实际的应用案例,解决电路设计中的噪声问题。
    的头像 发表于 01-13 10:30 1898次阅读
    <b class='flag-5'>CMOS</b><b class='flag-5'>逻辑</b>IC应用中的噪声问题和解决对策

    如何优化CMOS逻辑IC的性能

    在上期的芝识课堂中,我们介绍了一部分CMOS逻辑IC设计的常见问题以及处理办法。本期课堂将继续探讨如何优化CMOS逻辑IC的性能,特别是负载电容连接技巧和功耗计算,这些因素对于
    的头像 发表于 12-24 18:12 1744次阅读
    如何优化<b class='flag-5'>CMOS</b><b class='flag-5'>逻辑</b>IC的性能

    CMOS逻辑IC的使用注意事项

    当今的电子设计领域,CMOS逻辑IC因其低功耗、高集成度和良好的噪声抑制能力而得到广泛应用。然而,要充分发挥CMOS逻辑IC的性能优势,确保系统的稳定可靠运行,必须严格遵守一系列使用注
    的头像 发表于 12-09 15:47 1525次阅读
    <b class='flag-5'>CMOS</b><b class='flag-5'>逻辑</b>IC的使用注意事项