0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

向SiP过渡,EDA大有可为

eeDesigner 来源:物联网评论 作者:物联网评论 2022-08-25 11:21 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

芯片设计可谓是人类历史上最细微也是最宏大的工程。它要求把上千亿的晶体管集成到不到指甲盖大小的面积上,这其中 EDA 工具的作用不可或缺。它于芯片设计就如同编辑文档需要的 Office 软件,是电子工程师设计电路、分析电路和生成电路的重要途径。

如今,在电子产品愈发小型化、集成化的趋势下,芯片正在从系统芯片(SoC)向系统级封装(SiP)的设计方法过渡,以往只在消费电子中应用的封装技术,现已逐渐渗透拓展至工业控制、智能汽车、云计算医疗电子等诸多新兴领域。对于 SiP 市场的迅速崛起,Cadence 公司产品市场总监孙自君在接受《半导体行业观察》采访的时候发表了自己的观点。

SiP是趋势也是挑战

采用 SiP 的封装形式,固然满足了厂商对于产品集成化、开发成本以及研发周期之间的权衡,但同时也给芯片设计带来了全新的挑战。在这种情况下,如何简化 SiP 的设计过程将成为推动对系统级封装(SiP)芯片技术需求的关键能力。

从整体流程来看,SiP 于 EDA 而言,其最重要的影响是设计方法的改变。一个完整的设计流程与工具支持是简化产品开发工作的重要条件。因此,工具对于未来技术可扩展性、向下兼容性以及数据交换的标准化都是必要的考量点。

由于电子产品小型化、紧凑化需求迫切,工程师在进行芯片设计时,不再仅需要考虑电性设计,电与热的交互设计也要被重视,这包括了热感知设计方法,E-T Co-simulation 工具的使用。Cadence 针对目前 SiP 设计方式所存在的固有局限性,提供了一套自动化、整合的、可信赖并可反复采用的工艺以满足无线和消费产品不断提升的性能需求。

标准化的商业模型是SiP发展的前提

SiP的封装形式对标准化提出了新的要求。SiP 的封装形式对标准化提出了新的要求。与传统的硬 Hard IP layout 或 Soft IP netlist 相比,Chiplet 凭借更高的灵活度、更高性能以及更低的成本成为集成封装的最佳选择。然而在设计方案中采用多个 Chiplet 进行布局和验证,这对于 IC 设计团队和封装设计人员来说都是不可忽视的难题。在这种情况下,扩展以支持多个 Chiplet 的设计工具和方法对于项目的成败变得举足轻重。

目前虽然已经有许多用 Chiplet 来构建和设计的产品,但是其中的大部分工作还是要依靠人工完成。也就是说在现在的条件下,几乎所有基于 Chiplet 的设计还都需要在垂直集成 IDM (垂直整合制造)的公司中完成。而若想让基于 Chiplet 的架构向主流市场扩展,使 Chiplet 变得广泛可用,业界还需要制定一个标准化的商业模型,并且建立 Chiplet 标准的开发技术和设计文档编制。包括 I-O 间距、通信接口和相应的产业技术标准的适用性、low power/low BER、low latency 还有 Tool kit 与设计参考 PDK。

当设计一个系统级芯片时,传统的方法需要通过从不同的 IP 供应商中购买一些 IP,软核(代码)或硬核(版图),然后结合自研的模块,集成为一个 SoC,最后在某个芯片工艺节点上完成芯片设计和生产的完整流程。而未来,这种基于标准化的 Chiplet 架构允许设计人员直接应用 IP,而无需考虑其不同的工艺节点或技术,如模拟、数字或混合信号。这意味着设计师可以专注于设计所带来的功能实现或价值提升。

EDA—SiP产业的关键一环

设计与仿真流程的进一步融合将是产业抓住市场机会的重要先机。一套经过多个业界领先的厂商共同探讨的完整设计流程,将从数字 IC、模拟和混合信号设计、先进封装三个方向切入的设计体系。

目前在整个 IC 封装生态系统方面,几乎所有大型半导体代工厂都提供了先进封装的版本。这种通过采用参考流程和 PDK 的新方式可以用合理的成本推动新的产业的升级,为芯片封装市场打开了新的思路。Cadence 自 2007 就已洞察到这一趋势,并推出了业界第一套完整的 3D IC 全流程设计工具,协助业界进行 3D IC 设计。当前已经有许多知名厂商借助 Cadence 所提供的 EDA 工具设计和制造的产品被广泛应用于消费电子领域。

随着全球电子化进程的开展,市场对于 SiP 封装需求必将呈现爆发式增长,而 EDA 工具作为芯片设计的重要工具,其在功能支持方面也亟待创新与迭代。

具体而言,Cadence 认为未来 EDA 工具的升级将围绕三个方面展开:

一、系统架构:设计规划,局部优化,全局最佳化、功能管理

二、设计互连:顶层 Netlist、布局规划、RDL、Interposer、Die Stackplanning and Layout

三、功能验证:On/off chip SI、PI、EM、IR、Electrical-Thermal、CMP、Step Height、Local Planarity、Physical Verificationand Test,and DRC

当然,作为业界领先的 EDA 企业,Cadence 也将顺应主流趋势,从产品性能出发,进一步帮助客户解决在芯片设计方面的难题,以加速产品上市时间。


审核编辑 黄昊宇

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 芯片
    +关注

    关注

    462

    文章

    53537

    浏览量

    459153
  • SiP
    SiP
    +关注

    关注

    5

    文章

    537

    浏览量

    107468
  • 封装
    +关注

    关注

    128

    文章

    9141

    浏览量

    147894
  • 芯片设计
    +关注

    关注

    15

    文章

    1128

    浏览量

    56452
  • eda
    eda
    +关注

    关注

    72

    文章

    3054

    浏览量

    181518
收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    软智赋能,功放大有可为!Aigtek安泰电子亮相软体机器人大会!

    会议回顾2025年11月14-11月16日,第十届软体机器人大会——基础理论与关键技术研讨暨软体机器人创新设计竞赛于在山东青岛圆满召开。本次大会旨在推动软体机器人技术的发展,为解决现实问题开辟新的技术途径,汇聚先进研究成果,促进软体机器人前沿创新技术的发展和应用落地,为国内软体机器人领域的专家学者、青年学生、业内人士提供一个自由、开放、多元的交流平台。展台互
    的头像 发表于 11-20 19:03 305次阅读
    软智赋能,功放<b class='flag-5'>大有可为</b>!Aigtek安泰电子亮相软体机器人大会!

    意法半导体图像传感器的崛起之路

    从Yole提供的数据我们可以看到,摄像头传感图像传感器在未来大有可为。手机、工业以及汽车等应用是目前2D成像所关注的主要市场,成像技术也正在围绕这些市场实现有机增长。与此同时,3D深度感知市场,也迎来了大爆发。
    的头像 发表于 08-01 09:44 1150次阅读

    SIP 广播对讲与华为视频会议融合解决方案

    SIP 广播对讲与华为视频会议融合解决方案 SIP 广播对讲与华为视频会议融合解决方案,是基于 SIP 协议将广播对讲系统与华为视频会议系统进行整合,实现通信资源共享与业务流程联动,可提升应急响应
    发表于 07-12 10:57

    SiP 封装与锡膏等焊料协同进化之路​

    锡粉微球化、助焊剂高活性化等技术,匹配 SiP 的细间距、低温、高可靠需求。未来,超低温、自修复、多功能焊材将助力 SiP 跨域集成突破。
    的头像 发表于 07-09 11:01 1008次阅读
    <b class='flag-5'>SiP</b> 封装与锡膏等焊料协同进化之路​

    EDA是什么,有哪些方面

    集成:基于云计算的EDA服务降低中小企业使用门槛。 总的来说,EDA技术贯穿电子设计的全生命周期,是现代芯片研发的核心支撑。其应用范围从纳米级集成电路到系统级硬件设计,持续推动电子产品高性能、小型化方向发展。
    发表于 06-23 07:59

    SIP广播对讲与IP电话融合

    sip协议的广播对讲系统与IP网络电话的融合解决方案
    的头像 发表于 05-30 10:48 690次阅读
    <b class='flag-5'>SIP</b>广播对讲与IP电话融合

    突发!美国EDA或全面断供中国

    特朗普政府正采取行动限制中国出售芯片设计软件,目前美国政府正在评估有关该问题的更广泛的政策声明。 日前,包括铿腾电子(Cadence)、新思科技(Synopsys)和西门子 EDA(Siemens
    的头像 发表于 05-29 18:10 891次阅读

    轻量化、低功耗,边缘计算芯片在储能中大有可为

    电子发烧友网报道(文 / 黄山明)随着储能系统日趋复杂,储能产品的种类与数量持续攀升。储能系统需要实时采集电池电压、温度、电流等关键参数,这就要求具备专门的数据处理功能,以降低云端延迟,提高响应速度。   在此背景下,边缘计算芯片应运而生。在一些本地化智能决策场景中,例如电网通信中断的情况,或者在偏远地区(如无基站覆盖的储能电站),边缘计算芯片能够支持离线自主控制(如虚拟同步机惯量支撑、离网模式切换),确保
    的头像 发表于 04-17 00:22 2717次阅读

    上能电气推出430kW液冷组串式PCS

    创新,突破上限;未来,大有可为。4月10日,备受瞩目的2025储能国际峰会暨展览会ESIE在北京拉开帷幕。上能电气在展会现场隆重召开储能新品发布会,匹配600+Ah大电芯的「真」液冷430kW组串式PCS强势来袭,以七大真硬核基因全面推动产业升维,开启6MW+储能大时代。
    的头像 发表于 04-10 17:32 1216次阅读

    华为数字政府商业市场论坛成功举办

    此前,3月20日-21日,以“因聚而生,众智有为”为主题的华为中国合作伙伴大会2025在深圳隆重举行。期间,“政府商业大有可为”——华为数字政府商业市场论坛成功举办。华为与伙伴齐聚一堂,围绕行业政策
    的头像 发表于 03-28 13:47 886次阅读

    全新一代S32K5 MCU系列发布,助力汽车制造商软件定义汽车(SDV)过渡

    全新一代MCU可以满足各种区域控制架构和电气化系统需求,助力汽车制造商软件定义汽车(SDV)过渡将出色的高运算性能与嵌入式MRAM内存相结合,在实现多个ECU整合的同时,不影响低延迟性和高效性
    的头像 发表于 03-14 09:45 1975次阅读

    SiP蓝牙芯片在项目开发及应用中具有什么优势?

    昇润科技推出的BLE蓝牙SiP芯片是一种通过先进封装技术将多个功能组件集成到单一封装中的解决方案,在市场应用中,其设计、性能在不同应用场景中都具有一定优势,高集成度使得外围电路设计更简单;小体积使其
    发表于 02-19 14:53

    解析DeepSeek MoE并行计算优化策略

    本期Kiwi Talks将从集群Scale Up互联的需求出发,解析DeepSeek在张量并行及MoE专家并行方面采用的优化策略。DeepSeek大模型的工程优化以及国产AI 产业链的开源与快速部署预示着国产AI网络自主自控将大有可为
    的头像 发表于 02-07 09:20 2701次阅读
    解析DeepSeek MoE并行计算优化策略

    炬芯科技:混合AI架构大有可为,2025端侧AI是IoT设备关键

    又到了岁末年初之际,回顾过去的2024年,半导体产业有增长也有阵痛,复盘2024年的半导体产业状况,有哪些长足的进展又有哪些短板?展望2025年,半导体市场又有哪些机会,该如何发展?为此,电子发烧友网策划了《2025年半导体产业展望》专题,收到数十位国内外半导体创新领袖企业高管的前瞻观点。其中,电子发烧友特别采访了炬芯科技市场推广部总监马大行,以下是他对2025年半导体市场的分析与展望。   炬芯科技市场推广部总监马大行   近年来
    发表于 12-30 14:38 1432次阅读
    炬芯科技:混合AI架构<b class='flag-5'>大有可为</b>,2025端侧AI是IoT设备关键

    芯和半导体:国产EDA大有可为

    随着AI、5G、IoT、云计算等技术和应用的不断发展,全球半导体行业正在加速2030年的万亿规模突进。然而,要匹配AI大模型算力增长的惊人需求,传统的摩尔定律的路径已经举步维艰,半导体行业急需在
    的头像 发表于 12-24 11:15 1210次阅读