0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

如何防止频率混叠以及Delta-Sigma (Σ-Δ) ADC抗混叠模拟前端设计

得捷电子DigiKey 来源:得捷电子DigiKey 作者:得捷电子DigiKey 2022-05-12 11:45 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

有时我们会发现,通过ADC测出来的信号,在实际PCB电路上找不到源头。这有可能是你的ADC抗混叠模拟前段设计出了问题。

本文从频率混叠的发生机制出发,总结出如何防止频率混叠以及Delta-Sigma (Σ-Δ) ADC抗混叠模拟前端设计上需要注意的要点。

频率混叠

我们举一个实例来看什么是频率混叠: 如下图,fs为采样频率,fin为信号频率。当fs<2fin,fs=1.3fin时,黑色虚线是实际的信号波形,红色实线为采样得到的波形。我们可以看到采样得到的波形已经脱离实际波形。这就发生了混叠现象。  

c51b1bbc-d1a5-11ec-bce3-dac502259ad0.png

图1:当fs<2fin, 频率混叠发生

假定信号频率fin=900kHz,采样频率fs=1MHz。下图红色正弦波是实际信号,蓝色正弦波是通过ADC采样之后的信号。我们实际看到的混叠频率falias=100kHz。

c5384142-d1a5-11ec-bce3-dac502259ad0.png

图2:时域中,信号频率与混叠频率的关系 (图片来源:TI

根据奈奎斯特采样定律,采样频率至少是信号频率的两倍以上。如果采样频率小于信号频率的两倍就会发生混叠现象。 我们切换到频域,更容易看清这个问题。

c555314e-d1a5-11ec-bce3-dac502259ad0.png

图3:频域中,信号频率与混叠频率的关系 (图片来源于TI)

在频域图里,根据奈奎斯特采样定律,任何大于fs/2的频率信号将会镜像折叠到0到fs/2的频率范围内。当采样频率fs=1MHz时,所有大于500kHz(fs/2)的信号,将会折叠到0到500kHz频率范围内。当信号频率fin=900kHz,这时读取到的混叠信号fa=fs-fin=1MHz-900kHz=100kHz。

如何防止频率混叠?

加一些外围电路(滤波器),可以把产生频率混叠的一些频率滤除,从而防止频率混叠。

c5a5c30c-d1a5-11ec-bce3-dac502259ad0.png

图4:频域中的目标信号与噪声信号 (图片来源:TI)

如上图,在频域范围内,蓝色是我们想要采集的信号频率,绿色和红色都是我们不希望的噪声信号频率。 我们以Σ-Δ ADC举例,Σ-Δ ADC是一种目前使用最为普遍的高精度ADC结构。(什么是Σ-Δ ADC?请参考下面文章:浅谈Delta-Sigma(Σ-Δ) ADC原理) 一般Σ-Δ ADC会自带数字滤波。理论上讲,数字滤波器可以滤除截止频率到fs/2内的噪声。如下图灰色部分的频率,将会被数字滤波器滤除。因此,下图绿色部分的噪声信号将被滤除。 根据奈奎斯特采样定律,任何大于fs/2的频率信号将会镜像折叠到0到fs/2的频率范围内。如下图红色部分的噪声会避开数字滤波器,折叠到信号频率附件。

c5c53af2-d1a5-11ec-bce3-dac502259ad0.png

图5:设计数字滤波,滤除不希望的噪声信号 (图片来源:TI)

所以,还要在实际电路中,我们还需要一个外部模拟防混叠滤波器(比如简单的RC滤波器)。如下图红色部分的频率,将会被外部模拟滤波器滤除。当模拟滤波器截止频率=采样频率fs减去数字滤波器截止频率时,那么后面红色部分的噪音信号也会被滤除。

c5e70be6-d1a5-11ec-bce3-dac502259ad0.png

图6:设计外部模拟防混叠滤波器,滤除不希望的噪声信号 (图片来源:TI)

经过数字滤波和模拟滤波双重过滤,在检测范围内,只剩下我们要的目标信号。 对于Σ-Δ ADC,内部有数字滤波器。这个数字滤波器有助于降低外部模拟滤波器的设计要求。在Digi-Key网站上查找Σ-Δ ADC产品,请点击这里>>。

Σ-Δ ADC抗混叠模拟前端设计

真正考虑Σ-Δ ADC抗混叠模拟前端设计的时候,我们不仅要考虑滤波器带宽的问题,还要考虑实际电路中的各种噪声,以及噪声源的特性。比如共模噪声,差模噪声等。

滤除共模噪声与差模噪声

如下图,每根差分线上我们都会有一个一摸一样的RC滤波器结构,用来滤除共模噪声的干扰。

c60a53bc-d1a5-11ec-bce3-dac502259ad0.png

图7:滤除共模噪声与差模噪声 (图片来源于TI)

两个差分线不可能完全一致,电容电阻会有微小的差异,从而引入差模噪声。为了解决这个差模干扰,我们一般会在两路差分信号中跨接一个电容Cdiff。一般Cdiff的容值时Cdm的10倍以上,来降低差模噪声。

差分输入Δ-Σ ADC,抗混叠滤波器如何设计?

低速Δ-Σ ADC通常需要一个简单的单滤波器来减少混叠效应。对于差分信号,滤波器结构通常由两个滤波路径组成:一个差分滤波器(源自两个滤波器电阻RFILTER和差分电容器CDIFF的组合);和一个共模滤波器(源自一个滤波器电阻RFILTER和共模电容器CCM的组合)

c64183a0-d1a5-11ec-bce3-dac502259ad0.png

图8:Delta-Sigma ADC的抗混叠滤波器结构

注意:如果您有一个单端输入,其中 AINN 是接地参考,则滤波器将由RFILTER和CCM组成。但是,设计指南将与下面描述的差分滤波器的设计指南相同。 为了确定上图中每个组件的值,我们将分析分为三个部分会有所帮助:

差分滤波器截止频率应该是多少?

我应该选择多大阻值的滤波电阻器

我应该选择多大容值的差分和共模电容器?

这里不多展开,更详细的资料可以查看下面这篇帖子:

Δ-Σ ADC抗混叠滤波器组件选择

更多ADC模拟前端设计的技术资料,可参考:

模拟基知识 - 第 5 部分:处理SAR ADC输入驱动难题

本文小结

抗混叠设计是ADC模拟前端设计里非常重要的一部分。抗混叠设计,并不能孤立去考虑,而是应该结合ADC类型、实际电路中的各种噪声,系统地去设计。了解频率混叠的发生机制,掌握防止频率混叠方法,才能设计出良好的ADC抗混叠模拟前端。

审核编辑 :李倩

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • adc
    adc
    +关注

    关注

    100

    文章

    7392

    浏览量

    553798
  • PCB电路
    +关注

    关注

    1

    文章

    37

    浏览量

    11499

原文标题:Σ-Δ ADC模拟前端抗混叠设计:应该注意的要点,本文总结全了!

文章出处:【微信号:得捷电子DigiKey,微信公众号:得捷电子DigiKey】欢迎添加关注!文章转载请注明出处。

收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    深入解析ADS1202:高性能Delta-Sigma调制器的全面指南

      在电子工程领域,模数转换器(ADC)是连接模拟世界和数字世界的关键桥梁。而德州仪器(TI)的ADS1202作为一款高性能的Delta-Sigma调制器,在众多应用中展现出了卓越的性能。今天,我们
    的头像 发表于 12-05 11:19 342次阅读
    深入解析ADS1202:高性能<b class='flag-5'>Delta-Sigma</b>调制器的全面指南

    层电容是如何实现高频噪声抑制的?

    主题:求解层电容的高频秘诀:其层工艺是如何实现极低ESL和高自谐振频率的? 我们了解到超低ESR层固态电容能有效抑制MHz噪声。其宣传的
    发表于 12-04 09:19

    深入剖析ADS1203:高性能Delta-Sigma调制器的设计与应用

      在电子设计领域,模数转换器(ADC)是连接模拟世界和数字世界的关键桥梁。而Delta-Sigma调制器作为一种特殊的ADC架构,以其高分辨率、低噪声等优势,在众多应用场景中得到了广
    的头像 发表于 12-03 11:21 214次阅读
    深入剖析ADS1203:高性能<b class='flag-5'>Delta-Sigma</b>调制器的设计与应用

    深度剖析ADS1205:高性能Delta-Sigma调制器的卓越之选

      在电子设计领域,模数转换器(ADC)的性能对系统的整体表现起着关键作用。TI的ADS1205作为一款高性能的双通道Delta-Sigma调制器,凭借其出色的特性和广泛的应用场景,成为了众多工程师
    的头像 发表于 12-01 14:26 271次阅读
    深度剖析ADS1205:高性能<b class='flag-5'>Delta-Sigma</b>调制器的卓越之选

    AFE5401-EP 四通道雷达基带接收模拟前端(AFE)产品文档总结

    AFE5401-EP 是一款模拟前端 (AFE),面向集成度至关重要的应用。该器件包括四个通道,每个通道包括一个低噪声放大器 (LNA)、一个可编程均衡器 (EQ)、一个可编程增益放大器 (PGA) 和一个
    的头像 发表于 10-23 11:26 423次阅读
    AFE5401-EP 四通道雷达基带接收<b class='flag-5'>模拟</b><b class='flag-5'>前端</b>(AFE)产品文档总结

    什么是频率?数据采集中的如消除?

    频率是指当最高信号频率高于采样频率的一半(即不满足奈奎斯特定理)时,高频分量会被错误地映射到低频区,导致重建后的波形出现虚假低频分量,信
    的头像 发表于 07-29 17:56 586次阅读
    什么是<b class='flag-5'>频率</b><b class='flag-5'>混</b><b class='flag-5'>叠</b>?数据采集中的<b class='flag-5'>混</b><b class='flag-5'>叠</b>如消除?

    Texas Instruments AFE5401-EP四通道模拟前端 (AFE)数据手册

    (LNA)、一个可编程均衡器 (EQ) 和一个滤波器,以及一个高速 12 位模数转换器 (ADC),每个通道的速度为 25 MSPS
    的头像 发表于 07-07 09:30 600次阅读
    Texas Instruments AFE5401-EP四通道<b class='flag-5'>模拟</b><b class='flag-5'>前端</b> (AFE)数据手册

    Analog Devices Inc. AD4134四通道模数转换器数据手册

    Σ-Δ (CTSD) 调制方案。AD4134消除了Σ-Δ调制器之前传统上所需的开关电容器电路采样,从而放宽了ADC的输入驱动要求。此外, CTSD架构还固有地抑制ADC频段周围的信
    的头像 发表于 06-25 14:31 734次阅读
    Analog Devices Inc. AD4134四通道模数转换器数据手册

    PCB层设计避坑指南

    与FR4压时,对称位置使用相同热膨胀系数材料 5、可制造性设计避免翻车 PP片选择: 每层介质不超过3张PP层 厚度控制: 两层间PP介质厚度≤21mil(过厚导致加工困难) 铜箔选型: 外层优选
    发表于 06-24 20:09

    LTC1564 10kHz至150kHz数字控制式滤波器和4位P.G.A技术手册

    LTC1564 是一款新型连续时间滤波器,适用于、重构和其他频带限制应用。使用该器件无需具备其他模拟组件或滤波器专门知识。LTC1564 具有一个
    的头像 发表于 04-22 11:47 754次阅读
    LTC1564 10kHz至150kHz数字控制式<b class='flag-5'>抗</b><b class='flag-5'>混</b><b class='flag-5'>叠</b>滤波器和4位P.G.A技术手册

    求助,关于ADXL382和ODR=32Khz时的输出噪声问题求解

    1、ODR=16KHz参数配置。 当振动台频率为8100Hz时,发生频率为7900H
    发表于 04-16 08:10

    使用AD9122四倍插值的情况下,输出20MHz的宽带信号偶尔会出现频谱,怎么解决?

    你好,在使用AD9122四倍插值的情况下,输出20MHz的宽带信号偶尔会出现频谱,这种该怎么解决呢
    发表于 04-15 06:50

    CM2248完美替代兼容AD760

    CM2248 是一款 16 位、8 通道同步采样模拟数据采集系统(DAS)。各通道均内置模拟输入钳位保护、二阶滤波器、跟踪保持放大器、
    发表于 04-01 10:51

    使用DLP4500投影8张8bit的光栅图片遇到的几个问题求解

    ;100ms 会出现图像现象; 2.周期-曝光时间&gt;230μs 会出现丢帧和图像现象; 3.周期=曝光时间 投影正常,但会出现灰阶跳变现象(ramp图像投影)。
    发表于 02-25 06:03

    低通频率选多少为好?

    范围,AD采集频率10kHz。 问题1:低通频率选多少为好? 问题2:有什么合适的四运放可以用? 问题3:低通
    发表于 12-20 10:12