继台积电宣布今年下半年将开启3nm芯片量产之后,三星3nm制程芯片已经开始试产。
据报道,三星基于GAA晶体管的3nm工艺良率远低于预期,三星电子3nm制程工艺的良品率,才到10%-20%,远不及公司期望的目标,在提升3nm工艺的良品率方面,也陷入了挣扎。
这或许意味着公司需要更多的时间才能投入量产。所谓GAA晶体管即环绕栅极晶体管,它取代的是FinFET(鳍式场效应晶体管),前者可以实现四边充当电流通道,二者则只有三边。
三星本来想着通过抢占技术制高点“降维”打击台积电,没想到后者坚持在3nm使用FinFET后,结果更务实。
值得注意的是,在今年2月份曾有报道称,三星重要客户高通明年将推出的3nm工艺应用处理器,将交由台积电代工。
文章综合闽南网,人民资讯、ICGOO在线商城
编辑:黄飞
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。
举报投诉
-
三星电子
+关注
关注
34文章
15891浏览量
182875 -
台积电
+关注
关注
44文章
5787浏览量
174757 -
3nm
+关注
关注
3文章
236浏览量
14975
发布评论请先 登录
相关推荐
热点推荐
三星公布首批2纳米芯片性能数据
三星公布了即将推出的首代2nm芯片性能数据;据悉,2nm工艺采用的是全栅极环绕(GAA)晶体管技术,相比第二代3nm工艺,性能提升5%,功耗效率提高8%,芯片面积缩小5%。
曝三星S26拿到全球2nm芯片首发权 三星获特斯拉千亿芯片代工大单
我们来看看三星的最新消息: 曝三星S26拿到全球2nm芯片首发权 数码博主“刹那数码”爆料称,三星Exynos 2600芯片已进入质量测试阶段,计划在今年
三星在4nm逻辑芯片上实现40%以上的测试良率
方式来改进电容器表现,但稳定性尚未达到预期水平,很可能会拖慢 1c nm 进度。
半导体业内人士表示,“从三星电子的角度来看,剩下的任务是稳定搭载在HBM上的DRAM以及封装技术。”
发表于 04-18 10:52
千亿美元打水漂,传三星取消1.4nm晶圆代工工艺
在先进制程领域目前面临重重困难。三星 3nm(SF3)GAA 工艺自 2023 年量产以来,由于良率未达预期,至今尚未
千亿美元打水漂,传三星取消1.4nm晶圆代工工艺
在先进制程领域目前面临重重困难。三星 3nm(SF3)GAA 工艺自 2023 年量产以来,由于良率未达预期,至今尚未获得大客户订单。
三星电子第四季度净利润超预期
近日,三星电子发布了其2024年第四季度的财务报告。数据显示,该季度三星电子的销售额达到了75.79万亿韩元,表现强劲。同时,其净利润也达到了7.58万亿韩元,这一数字超出了市场此前的
三星电子否认1b DRAM重新设计报道
据报道,三星电子已正式否认了有关其将重新设计第五代10nm级DRAM(即1b DRAM)的传闻。这一否认引发了业界对三星电子内存产品策略的新
三星2025年晶圆代工投资减半
工厂和华城S3工厂。尽管投资规模有所缩减,但三星在这两大工厂的项目推进上并未止步。 平泽P2工厂方面,三星计划将部分3nm生产线转换到更为先进的2n
三星否认重新设计1b DRAM
据DigiTimes报道,三星电子对重新设计其第五代10nm级DRAM(1b DRAM)的报道予以否认。 此前,ETNews曾有报道称,三星电子
三星电子1c nm内存开发良率里程碑推迟
据韩媒报道,三星电子已将其1c nm DRAM内存开发的良率里程碑时间推迟了半年。原本,三星计划在2024年底将1c nm制程DRAM的良率
三星1c nm DRAM开发良率里程碑延期
据韩媒MoneyToday报道,三星电子已将其1c nm(1-cyano nanometer)DRAM内存开发的良率里程碑时间从原定的2024年底推迟至2025年6月。这一变动可能对三星
三星重启1b nm DRAM设计,应对良率与性能挑战
近日,据韩媒最新报道,三星电子在面对其12nm级DRAM内存产品的良率和性能双重困境时,已于2024年底作出了重要决策。为了改善现状,三星决定在优化现有1b
三星电子第四季度财报公布:营业利润低于预期
第四季度的销售额也略低于市场预期,达到了75万亿韩元,而市场预估的销售额为77.46万亿韩元。这一财报数据的公布,无疑给市场带来了一定的意外和关注。 对于营业利润低于预期的原因,
消息称台积电3nm、5nm和CoWoS工艺涨价,即日起效!
)计划从2025年1月起对3nm、5nm先进制程和CoWoS封装工艺进行价格调整。 先进制程2025年喊涨,最高涨幅20% 其中,对3nm、5nm

三星电子3nm良品率才10%-20%,大大低于预期
评论