0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

一种面向2nm-CMOS和新兴存储器的先进工艺和器件技术

旺材芯片 来源:半导体行业观察 作者:半导体行业观察 2021-07-04 17:26 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

在 2021 年 6 月的 VLSI 技术和电路研讨会上,举办了一个关于“面向 2nm-CMOS 和新兴存储器的先进工艺和器件技术”的短期课程。在本文中,我将回顾前两个介绍前沿逻辑器件的演讲。这两个演示文稿是互补的,并提供了对逻辑技术可能发展的出色概述。

台积电:未来十年的 CMOS 器件技术

平面 MOSFET 的栅极长度 (Gate length:Lg) 缩放限制在大约 25nm,因为单表面栅极(single surface gate)对亚表面泄漏( sub surface leakage)的控制很差。 添加更多的栅极(例如在 FinFET 中),将使其中的沟道被限制在三个栅极之间,从而能够将 Lg 缩放到沟道厚度的大约 2.5 倍。FinFET 已经从英特尔最初采用的高度倾斜鳍壁(highly sloped fin walls )的 22 纳米发展到今天更加垂直的壁(vertical walls)和台积电为其 5 纳米工艺实施的高迁移率沟道 FinFET。

更高的鳍会增加有效沟道宽度 (effective channel width:Weff),Weff = 2Fh + Fth,其中 Fh 是鳍(Fin)高度,Fth 是鳍(Fin)厚度。增加 Weff 会增加重载电路(heavily loaded circuits)的驱动电流,但过高的鳍会浪费有源功率(active power)。直而薄的鳍片有利于短沟道效应(short channel effects),但 Fw 受到迁移率降低和阈值电压可变性(threshold voltage variability)增加的限制。在他们的 5nm 技术中实施高迁移率沟道(作者指出,用于 pFET 鳍片的 SiGe)使 TSMC 的驱动电流提高了约 18%。

随着器件按比例缩小,寄生电阻电容又将成为一个新问题。CPP(Contacted Poly Pitch)决定标准cell宽度(见图 1),它是由 Lg、接触宽度 (Contact Width :Wc) 和垫片厚度 ( Spacer Thickness:Tsp) 组成,CPP = Lg + Wc + 2Tsp。减少 Wc 会增加寄生电阻,除非进行工艺改进以改善接触,而减少 tsp 会增加寄生电容,除非使用较慢的介电常数间隔物。

Fin depopulation 减少了单元尺寸,增加了逻辑密度并提供了更高的速度和更低的功率,但它确实降低了驱动电流。

从 FinFET 过渡到堆叠的水平纳米片 (stacked Horizontal Nanosheets:HNS),通过改变片宽(sheet width:见图 3)和通过堆叠更多片来增加 Weff 的能力来提高灵活性。

添加sheets与 Weff 相加,Wee = N*2(W+H),其中 N 为sheets的数量,W 为sheets的宽度,H 为sheets的高度(厚度)。最终,sheets的数量受到底部sheets性能的限制。sheets之间的间距随着寄生电阻和电容的减小而降低,但必须足够大以使栅极金属(gate metals)和电介质(dielectric)进入间隙(gap)。在 HNS 堆栈下方有一个底部寄生台面器件( bottom parasitic mesa device),可以通过注入或介电层进行控制。

在 FinFET 中,nFET 电子迁移率高于 pFET 空穴迁移率。在 HNS 中,迁移率更加不平衡,电子迁移率更高,空穴迁移率更低。可以通过用 SiGe 包覆沟道(cladding the channel )或使用应变松弛缓冲器( Strain Relaxed Buffer)来提高空穴迁移率,但这两种技术都会增加工艺复杂性。

Imec 引入了一个称为 Forksheet (FS) 的概念,其中在 nFET 和 pFET 之间放置了一个介电层,从而减少了 np 间距,从而形成了更紧凑的标准单元。

除了具有 FS 的 HNS,还有CFET(Complementary FET ),后者堆叠 nFET 和 pFET,从而无需水平 np 间距。

CFET 选项包括单片集成(monolithic integration),其中的 nFET 和 pFET 器件都制造在同一晶圆上。此外还有顺序集成(equential integration),其中的 nFET 和 pFET 制造在单独的晶圆上,然后结合在一起,这两种选择都有多个挑战仍在研究中。

除了 CFET,演讲者还谈到了将晶体管集成到后端 (Back End Of Line:BEOL) 互连中的 3D 集成。这些选项需要具有多晶硅沟道(polysilicon channels )或氧化物半导体的低温晶体管,这会带来各种性能和集成挑战。 在前端 (Front End Of Line:FEOL) 中,正在探索 CFET 之外的选项,例如高迁移率材料、隧道 FET (Tunnel FETs:TFET)、负电容 FET (Negative Capacitance FETs:NCFET)、低温 CMOS (Cryogenic CMOS)和低维材料(dimensional materials)。

低维材料采用纳米管或二维材料的形式,这些材料提供比 HNS 更短的 Lg 和更低的功率,但仍处于早期研究阶段。低维材料也适用于 HNS/CFET 方法,可选择堆叠许多层。

IMEC:HNS/FS/CFET 选项

随着 FinFET 达到极限,鳍变得越来越高、越来越薄、越来越近。鳍片数量减少正在降低驱动电流并增加可变性。

当今最先进的技术是每个设备有 2 个鳍片的 6 轨单元(track cell)。转向单鳍和更窄的 np 间距将需要新的器件架构来提高性能。

为了继续 CMOS 缩放,我们需要从 FinFET sot HNS 过渡到具有 FS 和 CFET 的 HNS。

从 FinFET 过渡到 HNS 提供了几个优势,大的 Weff,改进的短沟道效应,这意味着更短的 Lg 和更好的设计灵活性,因为能够改变片宽。

演讲者继续详细介绍 HNS 处理以及一些挑战和可能的解决方案。除了四个主要模块外,HNS 工艺与 FinFET 工艺非常相似。

尽管 HNS 流程类似于 FinFET 流程,但不同的关键模块很困难。释放蚀刻和实现多个阈值电压特别困难。关于 HNS 所需的流程模块更改的细节,有很多很好的信息,这超出了像这样的评论文章的范围。没有明确讨论的一件事是,为了将 HNS 工艺扩展到 5 轨单元,需要埋入式电源轨 (Buried Power Rails:BPR),这是另一个仍在开发中的困难工艺模块。

正如在之前的演示中所见,FS 可以实现 HNS 的进一步扩展。

FS 工艺需要插入介电壁以减小 np 间距。

除了 FS,CFET 通过堆叠器件提供零水平 np 间距。

CFET 对于 SRAM 缩放特别有趣。SRAM 缩放已经放缓并且跟不上逻辑缩放。CFET 提供了将 SRAM 缩放恢复到历史趋势的潜力。

如前所述,有两种 CFET 制造方法,单片和顺序。

来源:内容由半导体行业观察(ID:icbank)编译自「semiwiki」

责任编辑:lq6

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • CMOS
    +关注

    关注

    58

    文章

    6233

    浏览量

    243407
  • 电阻
    +关注

    关注

    88

    文章

    5816

    浏览量

    179952
  • 电容
    +关注

    关注

    100

    文章

    6526

    浏览量

    160103
  • 存储器
    +关注

    关注

    39

    文章

    7757

    浏览量

    172207

原文标题:关注 | 台积电谈2nm的实现方式

文章出处:【微信号:wc_ysj,微信公众号:旺材芯片】欢迎添加关注!文章转载请注明出处。

收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    串行mram磁性随机存储器的工作原理与存储机制

    存储器技术不断演进的今天,MRAM磁性随机存储器凭借其独特的非易失性、高速读写与高耐久性,正成为越来越多高端应用场景的理想选择。尤其是串行MRAM磁性随机存储器,通过精简的接口设计与
    的头像 发表于 03-30 16:27 231次阅读
    串行mram磁性随机<b class='flag-5'>存储器</b>的工作原理与<b class='flag-5'>存储</b>机制

    PG-1000脉冲发生在非易失性存储器(NVM)及MOSFET测试的应用

    、文档概述本文聚焦非易失性存储器(NVM)单元表征与MOSFET晶体管测试的核心技术,介绍关键存储类型、测试痛点及适配测试仪器,为相关电子元件研发与检测提供
    发表于 03-09 14:40

    【案例5.1】存储器选型的考虑要点

    【案例5.1】存储器选型的考虑要点某设计,用户接口数据传输速率为10Gbps,每8个字节的数据对应次查表需求,数据表存储在由DDR4SDRAM组成的存储器中。工程师需综合考虑各方面要
    的头像 发表于 03-04 17:20 440次阅读
    【案例5.1】<b class='flag-5'>存储器</b>选型的考虑要点

    ReRAM:AI时代的潜力存储技术

    ,逐渐成为存储领域和人工智能(AI)领域的焦点。   ReRAM是一种非易失性存储器,由富士通率先研制成功。它基于忆阻原理,采用金属 - 介质层 - 金属(MIM)的三层结构,通过电
    的头像 发表于 02-25 09:04 4767次阅读

    FIFO存储器的种类、IP配置及应用

    FIRST IN FIRST OUT (先入先出)。顾名思义,FIFO是个数据具有先进先出的存储器
    的头像 发表于 01-13 15:15 609次阅读
    FIFO<b class='flag-5'>存储器</b>的种类、IP配置及应用

    SK海力士在CES 2026展示面向AI的下存储器解决方案

    SK海力士(或‘公司’)6日宣布,公司将于当地时间1月6日至9日,在美国拉斯维加斯举办的“CES 2026”威尼斯人会展中心设立专属客户展馆,并集中展示面向AI的下存储器解决方案。
    的头像 发表于 01-08 12:57 1972次阅读

    武汉芯源小容量存储芯片EEPROM产品的特点

    和读取,适用于需要长期保存关键数据的设备。 多种存储容量:武汉芯源半导体的EEPROM产品提供多种存储容量选择,从2KB到512KB不等,以满足不同应用的需求。 先进
    发表于 11-21 07:10

    FZH120 一种存储器交换LED显示控制的驱动芯片

    型号:FZH120 厂商:深圳市方中禾科技有限公司(Premier Chip Limited)FZH120是一种存储器交换LED显示控制的驱动芯片,可以选择多重的ROW/COM模式(32ROW
    发表于 11-20 11:40

    芯源的片上存储器介绍

    片上FLASH 闪存由两部分物理区域组成:主FLASH 存储器和启动程序存储器。 ●● 主 FLASH 存储器,共 64KB,地址空间为 0x0000 0000 - 0x0000 FFFF。该区
    发表于 11-12 07:34

    QSPI PSRAM伪静态随机存储器选型攻略

    QSPI PSRAM是一种集成了QSPI接口与PSRAM存储功能的高效芯片。QSPI(四线串行外设接口)是一种高速串行通信接口,用于连接外部设备;而PSRAM(伪静态随机存储器)则结合
    的头像 发表于 10-23 15:40 741次阅读

    OTP存储器在AI时代的关键作用

    次性可编程(OTP)非易失性存储器问世已久。与其他非易失性存储技术相比,OTP的占用面积更小,且无需额外的制造工序,因此成为存储启动代码、
    的头像 发表于 10-21 10:38 1921次阅读
    OTP<b class='flag-5'>存储器</b>在AI时代的关键作用

    【「AI芯片:科技探索与AGI愿景」阅读体验】+半导体芯片产业的前沿技术

    %。至少将GAA纳米片提升几个工艺节点。 2、晶背供电技术 3、EUV光刻机与其他竞争技术 光刻技术是制造3
    发表于 09-15 14:50

    简单认识高带宽存储器

    HBM(High Bandwidth Memory)即高带宽存储器,是一种基于 3D 堆叠技术的高性能 DRAM(动态随机存取存储器)。其核心设计是通过硅通孔(TSV)和微凸块(Mic
    的头像 发表于 07-18 14:30 5502次阅读

    罗彻斯特电子提供丰富的存储器产品支持

    存储器在半导体技术探讨中直是备受关注的焦点。这些器件不仅推动了下代半导体工艺的发展,还实现了
    的头像 发表于 07-17 15:18 1704次阅读

    VirtualLab:CMOS传感仿真

    分析仪在CMOS示例中用于可视化整个组件中场传播的横截面。 微透镜阵列CMOS传感分析 利用严格的FMM/RCWA,我们模拟了个像素尺寸等于或小于
    发表于 06-16 08:49