0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

基于数字信号处理器实现RapidIO通信系统的软硬件设计

电子设计 来源:单片机与嵌入式系统应用 作者:汪安民,张胜波 2021-05-19 10:11 次阅读

引言

随着电子技术和通信技术的发展,对高速通信和超快速计算的需求日益增大。从早期的简单语音传输发展到图像传输和大量数据传输;调制方式上由单载波发展到多载波调制;天线技术方面由单天线发展到多天线传输;电子技术方面从单核处理器发展到多核处理器。这些技术都是为了提高信号传输的高速度和高灵敏度以满足高速通信的需求。

目前迫切需要解决的是语音、视频和数据三重播放的应用问题。三重播放的核心集中在连接性和计算能力上。连接性就是必须实现不同设备、板卡和系统之间数据的高速通信;计算能力指设备、板卡和系统中的处理器能够满足新的复杂的算法要求。本文介绍一种在数字信号处理器(DSP)C645x上实现串行 RapidIO总线数据传输的方法。该串行RapidIO传输可以达到芯片之间的10 Gbps的传输速度,满足高速数据通信的需求。

1 串行RapidIO及其结构

RapidIO互连技术在2001年完成基本规范。2003年10月,国际标准组织和国际电工委员会(IEC)一致通过了RapidIO互连规范,即 ISO/IEC DIS 18372。目前在系统逻辑器件、FPGAASIC器件中已经实现了该技术。TI公司经过努力,也已经在DSP芯片上实现了该项技术。串行 RapidIO互连架构解决了高性能嵌入式系统(包括无线基础设施器件、网络接入设备、多服务平台、高端路由器和存储设备等)在可靠性和互连性方面的挑战。Ra—pidIO互连为嵌入式系统设计提供了高带宽和低延迟的数据通信。RapiclIO技术允许任何数据协议运行;同时通过提供自建的纠错机制和点对点架构来排除单点故障,满足嵌入式设计的可靠性需求。

基于DSP的串行RapidIO的主要特点有:

①引脚数少;

②数据宽度和速度可调;

③具备DMA和消息传递功能;

④支持复杂可调整的拓扑结构;

⑤支持多点传送;

⑥可靠性高,可提供服务质量保证;

⑦功耗低。

C645x的串行RapidIO有3层结构,如图1所示。RapidIO结构主要包括物理层、传输层和逻辑层。其中物理层负责描述器件的接口规范,例如分组传输机制、流量控制、电特性以及低级错误管理等;传输层为在不同端点设备之间传送分组提供路由信息,交换设备以基于器件的路由方式工作于传输层;逻辑层定义总体的协议和分组格式,每个分组最多包含256字节的载荷,事务通过Load、Store或DMA操作来访问地址空间。图1中,逻辑层包括I/0系统、传送消息、全局共享内存以及为将来可能增加功能预留的扩充单元。传输层仅有一个实现通用传输协议单元;物理层现在包括8/16LP_LVDS和 1x/4x串行LP两个单元,同样预留可扩充单元。图中的应用协议和编辑清单属于应用层,由不同用户改写。

2 系统硬件结构

TMS320C645x系列DSP为TI公司推出的速度达到1.2 GHz的DSP,主要应用于电信、医疗电子和新兴的电子行业;可以连接32位DDR2内存和66 MHz的PCI接口;具有2个串行干兆媒体独立接口、以太网MAC端口、1个千兆以太网关,还有一个用于无缝连接公共电信数据流的电信串行接口。 TMS320C645x具有的这些特性非常适合于超高速数据处理系统中。在高速数据系统中,大量数据的芯片之间的传输十分关键。只有快速、及时地将数据传输出去或者读取进来,才可以减轻系统对数据存储的压力。为此TMS320C645x专门增加了串行RapidIO模块,使得在高速数据处理的同时,数据传输速度可以达到10 Gbps。图2为TMS320C645x系列DSP的串行Ra—pidIO内部结构框图。

从图2可以看出,接收到的差分数据进入串行Ra—pidI0,首先RapidIO模块根据数据的上升沿变化速度检测出数据发送时钟频率,并以此频率来接收后面的数据。然后,将接收的串行数据经过S2P(Series to Parallel)单元,将串行数据转换成10位的并行数据,从而降低了10倍数据传输速度。物理层得到并行数据后,将数据送到逻辑层,依次经过译码、 FIFO、CRC校验和拆包处理,送到缓冲并进行数据处理,最后经过DMA总线送到DSP处理单元,完成数据的接收。数据发送和接收过程相似,需要经过一个并串转变P2S单元,发送无需时钟处理单元,发送数据的速度包含了时钟速度。

2个DSP之间的RapidIO连接简单、方便,如图3所示,只要将收发数据相应地连接上就可以了。由于RapidIO有4根并行数据总线,如果将所有的数据总线全部连接上,可以确保最高的通信速率。也可以使用1根数据总线通信,这时数据传输速度降低到最高通信速率的1/4。如果多个DSP相互之间都需要进行通信,则一般采用单根数据通信方式。图4中的3个DSP之间相互使用RapidIO总线通信。由于只有4根数据总线,最多只能实现4个DSP之间相互使用RapidIO总线通信。需要注意的是,由于RapidIO通信速率较高,在数据总线的连接上,一定要注意屏蔽电磁干扰,尽量做到数据线等长。此外,DSP之间的数据地和模拟地需要分别连接在一起(见图3)。

3 系统软件设计

RapidIO总线的设置有3个步骤:

①设置RapidIO的时钟,通过SERDES_CFG_CNTL寄存器设置数据收发的速率;

②使能RapidIO的接收器,同时设置一些和数据接收相关的参数,包括差分信号的自适应均衡设计、相位偏差设置、信号损耗设置等;

③使能RapidIO的发送器,同时设置一些和数据发送相关的参数,包括发送速率、总线宽度等。

设置RapidIO速率为3.125 Gbps,使能接收器和发送器的代码如下:

开始和结束都是由主机发起和控制的,从机被动地接收命令并执行指令。当从机需要主动向主机发送数据时,只能由从机发出中断到主机;主机响应中断后,发出数据读取命令。具体的工作流程如图5所示。主机的命令发起机构发出操作命令,并将发送请求包经过命令传输机构传送到从机的命令执行机构,从机的命令执行机构可能执行数据接收(主机向从机发送数据)和数据发送(主机要求从机发送数据)任务。命令执行机构处理完成相应命令,发送应答包到主机,主机判断到命令完成,将命令状态清除,完成整个命令的操作。

RapidIO在数据传输过程中,可能产生错误。根据错误情况,RapidIO发出2种不同的中断到CPU:状态错误,此时CPU应复位或者重新同步 RapidIO;严重错误,此时CPU应复位所有和RapidIO相关的设备。CPU进行相应处理后,RapidIO就可以正常通信了。

4 总结

本文介绍了DSP中的串行RapidIO总线,详述了该总线的层次结构和内部结构,并且结合多个DSP之间的RapidIO通信介绍了硬件和软件系统设计。该总线可以实现 10 Gbps的高速数据通信,可以满足语音、图像和数据等多种通信业务的需求。整个通信系统连接简单、通信可靠、实用性强。

责任编辑:gt

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 嵌入式
    +关注

    关注

    4983

    文章

    18286

    浏览量

    288506
  • 通信系统
    +关注

    关注

    6

    文章

    1066

    浏览量

    53056
收藏 人收藏

    评论

    相关推荐

    支持过程级动态软硬件划分的RSoC设计与实现

    :JSJK.0.2010-04-037【正文快照】:1引言可重构片上系统上包含了执行软件程序的微处理器核和实现硬件逻辑的可重构器件,因此设计人员需要通过
    发表于 05-28 13:40

    数字信号处理器DSP技术入门(附送算法设计与系统方案)

    `数字信号处理器DSP技术入门学习资料PPT文档下载附件下载:DSP算法设计与系统方案:本书内容主要包括两部分,第一部分介绍了各种数字滤波器和FFT等常用
    发表于 02-17 17:17

    哪位大神关于《数字信号处理数字信号处理器》的DSP论.....

    哪位大神关于《数字信号处理数字信号处理器》的DSP论文,求分享。。。。
    发表于 05-27 16:25

    利用FPGA怎么实现数字信号处理

    DSP技术广泛应用于各个领域,但传统的数字信号处理器由于以顺序方式工作使得数据处理速度较低,且在功能重构及应用目标的修改方面缺乏灵活性。而使用具有并行处理特性的FPGA
    发表于 10-17 08:12

    数字信号处理器的特点

    ,在处理起来更是高效,所以,非常的使用在便捷设备当中的使用,像是手机等。DSP经常使用能够同时获取多个数据或指令的特殊内存架构。  数字信号处理器的特点  (1) 软件可实现  纯粹的
    发表于 12-09 14:01

    基于软硬件协同设计的低功耗生理信号处理ASIC设计

    摘 要 文主要介绍了一种采用软硬件协同设计策略的用于生理信号处理的低功耗医学集成芯片。软硬件协同设计能达到性能和设计灵活性的最大化。系统
    发表于 06-19 10:29 24次下载

    数字信号处理器中D/A功能的实现

    数字信号处理器中D/A功能的实现 摘要:通过对脉宽调制(PWM)信号进行滤波处理,在TMS320F2407A型D
    发表于 07-11 10:47 1090次阅读
    <b class='flag-5'>数字信号</b><b class='flag-5'>处理器</b>中D/A功能的<b class='flag-5'>实现</b>

    数字信号处理器(DSP)

    数字信号处理器(DSP) 数字信号处理器(digital signal processor, 简写 DSP)是一种专用于(通常为实时的)数字信号
    发表于 01-04 10:54 3421次阅读

    可测性DSP软硬件协同仿真验证平台设计

    针对数字信号处理器的不同仿真和验证要求,提出了一种可测性软硬件协同仿真和验证平台的设计. 采用可配置IP 模块和总线结构,实现硬件平台可配
    发表于 06-09 17:54 39次下载
    可测性DSP<b class='flag-5'>软硬件</b>协同仿真验证平台设计

    视频处理器软硬件协同设计

    为了提高 视频图像处理 速度与硬件资源利用,针对一种基于精简指令集处理器数字信号处理器(RISC/DSP)混合体系结构的媒体
    发表于 08-04 17:54 38次下载
    视频<b class='flag-5'>处理器</b><b class='flag-5'>软硬件</b>协同设计

    数字信号处理硬件实现

    数字信号处理知识介绍 并介绍如何通过硬件实现
    发表于 12-28 14:19 1次下载

    Builder数字信号处理器的FPGA设计

    DSP技术广泛应用于各个领域,但传统的数字信号处理器由于以顺序方式工作使得数据处理速度较低,且在功能重构及应用目标的修改方面缺乏灵活性。而使用具有并行处理特性的FPGA
    发表于 10-31 10:37 0次下载
    Builder<b class='flag-5'>数字信号</b><b class='flag-5'>处理器</b>的FPGA设计

    PCI局部总线的性能特点及实现通用信号处理系统软硬件设计

    数字信号处理离不开算法和实现手段。数字信号处理器(digital signal processor简称DSP)。是在模拟
    发表于 04-04 10:29 2069次阅读
    PCI局部总线的性能特点及<b class='flag-5'>实现</b>通用<b class='flag-5'>信号</b><b class='flag-5'>处理系统</b>的<b class='flag-5'>软硬件</b>设计

    详解数字信号处理软硬件实现

    详解数字信号处理的量化效应、软件实现硬件实现
    发表于 07-07 14:57 0次下载
    详解<b class='flag-5'>数字信号</b><b class='flag-5'>处理</b>的<b class='flag-5'>软硬件</b><b class='flag-5'>实现</b>

    数字信号处理器概论

    作为数字信号处理的一个实际任务就是要求能够快速、高效、实时完成处理任务,这就要通过通用或专用的数字信号处理器来完成。因此,
    的头像 发表于 08-07 16:58 684次阅读