0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

深度解读射频电路设计要点(中)

ss 来源:电子工程师笔记 作者:电子工程师笔记 2021-04-20 10:17 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

四、射频走线与地

举个例子来说吧。我们将对多层电路板进行射频线仿真,为了更好的做出对比,将仿真的PCB分为表层铺地前的和铺地后的两块板分别进行仿真对比;表层未铺地的PCB文件如下图1所示(两种线宽):

75544fca-a10b-11eb-8b86-12bb97331649.jpg

图1a:线宽0.1016 mm的射频线(表层铺地前)

758f8496-a10b-11eb-8b86-12bb97331649.jpg

图1b:线宽0.35 mm的射频线(表层铺地前)

首先将线宽不同的两块板(表层铺地前)由ALLEGRO导入SIWAVE,在目标线上加入50Ω端口。针对不同线宽0.1016mm和0.35mm, 我们的仿真结果如图2所示,图中显示的曲线是S21,仿真频率范围为800MHz-1GHz。

75bda5b0-a10b-11eb-8b86-12bb97331649.jpg

图2a:表层未铺地的S21 (线宽0.1016mm)

760733b0-a10b-11eb-8b86-12bb97331649.jpg

图2b:表层未铺地的S21 (线宽0.35mm)

由图中可以看到,在800MHz-1GHz的范围内,仿真的数据展示为小数点后一到两位的数量级,0.35mm的损耗要比0.1016mm的线小一个数量 级,这是因为0.35mm的线宽在该板的层叠条件下其特征阻抗接近50Ω。因此间接验证了我们所做的阻抗计算(用线宽约束)是有一定作用的。

接下来我们做了表层铺地后的同样的仿真(800MHz-1GHz),导入的PCB文件如下图。

76351ec4-a10b-11eb-8b86-12bb97331649.jpg

图3a:0.1016 mm的射频线(表层铺地)

764177f0-a10b-11eb-8b86-12bb97331649.jpg

图3b:0.35 mm的射频线(表层铺地)

图3:表层铺过地后的PCB

仿真结果如下图:

764a3d7c-a10b-11eb-8b86-12bb97331649.jpg

图4a:表层铺地后的S21 (0.1016mm)

7675a958-a10b-11eb-8b86-12bb97331649.jpg

图4b:表层铺地后的S21 (0.35mm)图4:表层铺过地后的S21

由图中看到,仿真的数据显示,该传输线的线损已经是1-2 dB的数量级了,当然0.35 mm的损耗要明显小于0.1016 mm的。另外一个明显的现象是相对于未铺地的仿真结果,随着频率由800MHz到1GHz的增加,损耗趋大。我们可以从仿真的结果中得到这样一个结果:

1.射频走线最好按50欧姆走,可以减小线损;

2.表层的铺地事实上是将一部分RF信号能量耦合到了地上,造成了一定的损耗。因此PCB表层的铺地应该有所讲究。尽量远离RF线。工程经验是大于1.5倍的线宽。

【5】设计checklist

pIYBAGB-OryAFDqpAACGsas68MY276.png

o4YBAGB-OtKAfQr_AACKYpI1LnQ471.png

pIYBAGB-Ou-AfW9ZAACO6tbRtEw414.png

pIYBAGB-OyuADn1sAACIhkVdoU4169.png

pIYBAGB-O0eAPqV3AACpfvgLq-Y309.png

o4YBAGB-O1yAK9-iAACdYnGbJOU836.png

o4YBAGB-O32AcPmiAAC7dDZGVNA869.png

o4YBAGB-O5uAQXsnAADGEq5KZWg253.png

o4YBAGB-O7aAWn_tAACb1Hkons8399.png

编辑:jq

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • pcb
    pcb
    +关注

    关注

    4391

    文章

    23742

    浏览量

    420721
  • 射频
    +关注

    关注

    106

    文章

    5944

    浏览量

    172774
  • 电路板
    +关注

    关注

    140

    文章

    5252

    浏览量

    106467
收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    深度解析】硬件电路设计:如何确保嵌入式数据可靠性?

    嵌入式系统开发,硬件电路设计是确保数据可靠性的关键环节。本期我们将重点探讨硬件设计的两个重要方面:数据读写保护和掉电保护。硬件电路设计在嵌入式系统开发
    的头像 发表于 07-30 11:35 536次阅读
    【<b class='flag-5'>深度</b>解析】硬件<b class='flag-5'>电路设计</b>:如何确保嵌入式数据可靠性?

    硬件设备的开机密钥:电路设计深度解析

    开机电路设计如同为硬件设备编写了一串“开机密钥”,它通过复杂的信号传递与逻辑判断,确保系统从断电状态到正常工作模式的平稳过渡。这一设计的精妙程度,直接定义了设备的启动效率与可靠性。 本文应工程师朋友
    的头像 发表于 06-23 16:08 538次阅读
    硬件设备的开机密钥:<b class='flag-5'>电路设计</b><b class='flag-5'>深度</b>解析

    无线应用射频微波电路设计

    、线性化等放大器的诸多知识点和设计方法。第4章对无源和有源混频器进行详细分析。第5童阐述射频振荡器原理,深入分析柑位噪声和高Q振荡电路,示范大量成熟的电路是本章的一个特点。关于射频频率
    发表于 06-13 17:46

    射频电路与芯片设计要点

    书评:资料重点讨论芯片级和PCB射频电路设计和测试经常遇到的阻抗匹配,接地,单端到差分转换,容差分析,噪音与增益的灵敏度,非线性的杂散波等关键问题,本书可作为高等院校射频电路与系统设计
    发表于 06-13 17:07

    瑞萨365 深度解读

    技术架构、核心功能、行业影响及未来展望四个维度进行深度解读: 一、技术架构:融合硬件与设计软件的跨领域协作平台 瑞萨365基于Altium 365云平台构建,整合了瑞萨的半导体产品组合与Altium的设计工具链,形成从芯片选型到系统部署的全流程数字环境。其核心架构围绕 五
    的头像 发表于 06-06 09:58 1812次阅读
    瑞萨365 <b class='flag-5'>深度</b><b class='flag-5'>解读</b>

    法动科技EMOptimizer解决模拟/射频集成电路设计难题

    一直困扰模拟/射频集成电路工程师多年的痛点,被业界首款基于人工智能(AI)技术的模拟/射频电路快速设计优化软件EMOptimizer革命性地改变和突破!
    的头像 发表于 04-08 14:07 1140次阅读
    法动科技EMOptimizer解决模拟/<b class='flag-5'>射频</b>集成<b class='flag-5'>电路设计</b>难题

    射频电路设计——理论与应用

    本资料从低频电路理论到射频、微波电路理论的演化过程出发,讨论以低频电路理论为基础结合高频电压、电流的波动特征来分析和设计射频、微波系统的方法
    发表于 04-03 11:41

    模拟示波器在电路设计与调试的应用

    模拟示波器在电路设计与调试的应用主要体现在以下几个方面:一、电路设计阶段 信号验证: 在电路设计阶段,设计师可以通过模拟示波器观测电路
    发表于 03-31 14:07

    BNC 射频同轴连接器:特性解析与选型要点全攻略

    德索说道在电子设备的信号传输领域,BNC 射频同轴连接器凭借其出色的性能,广泛应用于各类射频电路,如通信设备、测试测量仪器以及视频监控系统等。德索作为连接器行业的领军品牌,在 BNC
    的头像 发表于 03-19 11:51 661次阅读
    BNC <b class='flag-5'>射频</b>同轴连接器:特性解析与选型<b class='flag-5'>要点</b>全攻略

    浅谈集成电路设计的标准单元

    本文介绍了集成电路设计Standard Cell(标准单元)的概念、作用、优势和设计方法等。
    的头像 发表于 03-12 15:19 1467次阅读

    集成电路设计静态时序分析介绍

    本文介绍了集成电路设计静态时序分析(Static Timing Analysis,STA)的基本原理、概念和作用,并分析了其优势和局限性。   静态时序分析(Static Timing
    的头像 发表于 02-19 09:46 1302次阅读

    数字电路设计:前端与后端的差异解析

    本文介绍了数字电路设计“前端”和“后端”的区别。 数字电路设计“前端”和“后端”整个过程可类比盖一栋大楼:前端好比建筑师在图纸上进行功能和布局的抽象设计,后端则是工程队把图纸变成实
    的头像 发表于 02-12 10:09 1331次阅读

    噪声在RF电路设计中会带来哪些影响

    在 RF 电路设计领域,噪声是一个不容忽视的关键因素,给电路性能带来诸多负面影响。 首先,噪声会严重干扰信号的接收与识别。RF 电路的核心任务之一是精准接收微弱的射频信号,然而噪声的存
    的头像 发表于 02-05 15:45 845次阅读

    射频类的ADC和非射频类ADC在电路设计,以及程序控制上是否完全一致?

    请问: 通常射频类的ADC例如 ADC12D1800RF, 与其非射频类ADC12D1800,在电路设计,以及程序控制上是否完全一致。 还是用于射频时,在程序中会增加一些协议定义之
    发表于 01-23 06:07

    一文了解射频功率

    射频功率是无线通信、雷达系统和卫星通信等射频电路设计的关键参数。它直接影响到信号传输质量和通信距离的稳定性。在本文中,我们将从理论到实践,深入解析
    的头像 发表于 12-24 10:40 1687次阅读
    一文了解<b class='flag-5'>射频</b>功率