0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

高质量仿真,从参考频率开始

电子设计 来源:电子设计 作者:电子设计 2022-02-21 14:18 次阅读

如果没有深入了解 PLL 理论以及逻辑开发过程,可能你在设计并调试锁相环(PLL)电路时会感到非常棘手。那有没有比较容易理解或学习妙招呢?小A今日就为大家送上一份妙计锦囊,并提供有效、符合逻辑的方法助你调试PLL问题。请往下看~

高质量仿真,从参考频率开始

如果不在特定条件下进行仿真,则估计一个 PLL 电路的规格将会是十分困难的。因此,进行 PLL 设计的第一步应当是仿真。建议工程师使用ADIsimPLL 软件运行基于系统要求的仿真,包括参考频率、步进频率、相位噪声(抖动)和频率杂散限制。

许多工程师面对如何选择参考频率会感到无所适从,但其实参考频率和输出频率步进之间的关系是很简单的。采用整数 N 分频 PLL,则输出频率步进等于鉴频鉴相器(PFD)输入端的频率,该频率等于参考分频器 R 分频后的参考频率。采用小数 N 分频 PLL,则输出频率步进等于 PFD 输入频率除以 MOD 值,因此,您可以使用较高的参考频率,获得较小的频率步进。决定使用整数 N 分频或是小数 N 分频时,可牺牲相位噪声性能换取频率步进,即:较低的 PFD 频率具有更好的输出频率分辨率,但相位噪声性能下降。

例如,表1显示若要求具有固定频率输出以及极大的频率步进,则应首选整数 N 分频 PLL(如ADF4106),因为它具有更佳的总带内相位噪声。相反,若要求具有较小的频率步进,则应首选小数 N 分频 PLL(如ADF4153),因为它的总噪声性能优于整数 N 分频 PLL。相位噪声是一个基本的 PLL 规格,但数据手册无法针对所有可能的应用指定性能参数。因此,先仿真,然后进行实际硬件的测试就变得极为关键。

100042702-68176-ping_mu_kuai_zhao_2019-04-30_shang_wu_11.42.22.png

表1. 相位噪声确定 PLL 的选择

甚至在真实条件下通过 ADIsimPLL 仿真 PLL 电路时,结果也可能是不够的,除非真实参考以及压控振荡器(VCO)的模型文件已包含在内。如果未包含在内,则仿真器将使用理想参考和VCO 进行仿真。若要求高仿真精度,则花在编辑 VCO 和基准电压源库文件上的时间将会是值得的。

PLL 使用与放大器类似的负反馈控制系统,因此环路带宽和相位裕量的概念此处依然适用。通常,环路带宽应设为 PFD 频率的十分之一以下,且相位裕量的安全范围为 45°至 60°。此外,应当进行针对真实电路板的仿真和原型制作,以便确认电路符合 PCB 布局对寄生元件、电阻容差和环路滤波器电容的规格要求。

有些情况下,暂时没有合适的电阻和电容值,因此工程师必须确定是否能使用其他值。在 ADIsimPLL 的"工具"菜单中隐藏了一项小功能,称为"BUILT"。该功能可将电阻和电容值转换为最接近的标准工程值,允许设计人员返回仿真界面,验证相位裕量和环路带宽的新数值。

寄存器值的判定

ADI PLL 提供很多用户可配置选项,具有灵活的设计环境,但也会产生如何确定存储在每个寄存器中数值的难题。一种方便的解决方案是使用评估软件设置寄存器值,甚至 PCB 未连接仿真器时也能这么做。然后,设置文件可保存为.stp 文件,或下载至评估板中。图 1 显示 ADIsimPLL 仿真结果,提供诸如VCO 内核电流等参数的建议寄存器值。

100042702-68177-ping_mu_kuai_zhao_2019-04-30_shang_wu_11.42.29.png

图 1. ADIsimPLL 仿真软件提供寄存器设置的建议值

原理图和 PCB 布局

设计完整 PLL 电路时,需牢记几点。首先,重要的是匹配 PLL的参考输入端口阻抗,将反射降至最低。另外,保持电容与输入端口并联组合值尽量小,因为它会降低输入信号的压摆率,增加 PLL 环路噪声。更多详细信息请参考 PLL 数据手册上的输入要求。

其次,将模拟电源数字电源相分离,最大程度减少它们之间的干扰。VCO 电源特别敏感,因此此处的杂散和噪声可轻易耦合至 PLL 输出。更多注意事项以及详细信息,请参考利用低噪声 LDO 调节器为小数 N 分频压控振荡器(VCO)供源,以降低相位噪声 (CN-0147)

再则,用于组成环路滤波器的电阻和电容应当放置在尽可能离PLL 芯片近的地方,并使用仿真文件中的建议值。若您在改变环路滤波器元器件值之后发现难以锁定信号,请尝试使用最初用于评估板的数值。

对于 PCB 布局而言,其主要原则是将输入与输出分离,确保数字电路不会干扰模拟电路。例如,若 SPI 总线太过靠近参考输入或 VCO 输出,则访问 PLL 寄存器时,VCO 输出会在 PLL输出端产生杂散现象。从热设计角度来看,可在 PLL 芯片底下放置一个导热接地焊盘,确保热量流经焊盘,到达 PCB 和散热片。在极端环境下使用时,设计人员应计算 PLL 芯片和 PCB 的所有热参数。

有效利用 MUXOUT

在调试阶段开始时,若 PLL 不锁定,则很难确定应当从何处开始。第一步,可以使用 MUXOUT 查看是否所有内部功能单元都正常工作,如图 2 所示。例如,MUXOUT 能显示 R 计数器输出,指示参考输入信号良好,且寄存器内容成功写入。MUXOUT 还能检查检测器的锁定状态,以及反馈环路中的 N分频输出。通过这种方法,设计人员可确定每个分频器、增益或频率值是否正确。这是调试 PLL 的基本过程。

100042702-68178-ping_mu_kuai_zhao_2019-04-30_shang_wu_11.42.36.png

图 2. MUXOUT 引脚辅助 PLL 进行调试

时域分析助力PLL调试

调试 PLL 时,使用时域分析,演示写入串行外设接口(SPI)总线上的寄存器数据是正确的。虽然读写操作需要的时间比较长,但请确保 SPI 时序符合规格,且不同线路之间的串扰减小到最低程度。

应当参考 PLL 数据手册中的时序图,以便确定数据建立时间、时钟速度、脉冲宽度和其他规格。确保留有足够的裕量,以便在所有条件下都满足时序要求。使用示波器检查时域内的时钟和数据边沿位于正确位置。若时钟和数据线路太过接近,则串扰会使时钟能量通过 PCB 布线耦合至数据线路。这种耦合会导致数据线路在时钟的上升沿产生毛刺。因此,读写寄存器时需检查这两条线路,尤其当寄存器出现错误时。确保线路电压满足表 2 的规格。

100042702-68179-ping_mu_kuai_zhao_2019-04-30_shang_wu_11.42.42.png

表 2. 逻辑输入

复杂的频谱分析

频域中的问题更常见、更复杂。如果使用频谱分析仪,则应当首先检查 PLL 输出是否锁定;如果波形具有稳定的频率峰值则表示锁定。如果未锁定,则应当遵循前文所述的步骤。如果 PLL 已锁定,则收窄频谱分析仪带宽,以便确定相位噪声是否位于可接受范围内,并将测试结果与仿真结果对照确认。测量某些带宽条件下的相位噪声,如 1 kHz、10 kHz 和 1 MHz。

若结果与预期不符,则应首先回顾环路滤波器设计,检查 PCB板上元器件的真实值。然后,检查参考输入的相位噪声是否与仿真结果一致。PLL 仿真相位噪声应与真实值接近,除非外部条件有所不同,或向寄存器写入了错误值。

电源噪声不可忽略,哪怕使用了低噪声 LDO。因为 DC-DC 转换器和 LDO 都可能成为噪声源。LDO 数据手册显示的噪声频谱密度通常会影响噪声敏感型器件,比如 PLL(见图 3)。为PLL选择低噪声电源,特别是需要为VCO的内核电流提供电源。

100042702-68180-ping_mu_kuai_zhao_2019-04-30_shang_wu_11.42.48.png

图 3. LDO 噪声频谱密度

通常 PLL 的输出端会有四种类型的杂散:PFD 或参考杂散、小数杂散、整数边界杂散以及外部来源杂散,如电源。所有PLL 都至少有一种类型的杂散,虽然永远无法消除这些杂散。但某些情况下,在不同类型的杂散或频率之间进行取舍,可以改进整体性能。

若要避免参考杂散,请检查参考信号的上升沿。边沿过快或边沿幅度过大都会对频域造成严重的谐波现象。另外,仔细检查PCB 布局,避免输入和输出之间产生串扰。如需最大程度地减少小数杂散,可增加扰动,迫使小数杂散进入本底噪声中,但这样做会略为增加本底噪声。

整数边界杂散不常见,且仅当输出频率过于接近参考频率的整数倍时才会发生,此时环路滤波器无法将其滤除。解决该问题的简便方法是重新调节参考频率方案。例如,若边界杂散发生在 1100 MHz 处,且输出为 1100.1 MHz,参考输入为 20 MHz,则使用 100 kHz 环路滤波器将参考频率改为 30 MHz 即可消除该杂散。

结论

调试 PLL 要求对 PLL 具有深入的理解,并且如果在设计阶段格外仔细,就能避免很多问题。若问题发生在调试阶段,请遵循本文所述之建议,对问题逐一进行分析并逐步解决问题。

审核编辑:何安

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • adi
    adi
    +关注

    关注

    143

    文章

    45773

    浏览量

    240050
  • 锁相环电路
    +关注

    关注

    0

    文章

    13

    浏览量

    11922
收藏 人收藏

    评论

    相关推荐

    敦泰荣并荣获维信诺“最佳协作奖”荣誉,助力客户高质量发展

    近日,OLED产业领军企业维信诺在合肥举办高质量发展创新大会暨全球合作伙伴大会。大会以“聚智同行,质胜未来”为主题,邀请合肥市相关领导、专家学者及维信诺核心供应伙伴齐聚一堂,共谋新兴显示产业高质量发展之路。
    的头像 发表于 04-22 16:36 163次阅读
    敦泰荣并荣获维信诺“最佳协作奖”荣誉,助力客户<b class='flag-5'>高质量</b>发展

    北斗芯片产业的高质量发展之路

    高质量发展是全面建设社会主义现代化国家的首要任务”,二十大报告中对高质量发展有着明确的论断和要求。在2023年的全国两会中还指出,加快实现高水平科技自立自强,是推动高质量发展的必由之路。中国卫星
    的头像 发表于 03-15 14:03 137次阅读
    北斗芯片产业的<b class='flag-5'>高质量</b>发展之路

    富捷电子被授予“高质量发展突出贡献奖”

    在近日举行的马鞍山新区高质量发展表彰大会上,富捷电子在推动地区经济发展中的卓越贡献,被授予“高质量发展突出贡献奖”。
    的头像 发表于 02-23 15:16 277次阅读

    稳中创新•产业升级•高质量发展 | 联诚发高质量发展工作推进会议召开

    2月21日下午,联诚发LCF以“稳中创新•产业升级•高质量发展”为主题的企业高质量发展工作推进大会在联诚发深圳总部隆重召开。擂起奋进催征的战鼓,争分夺秒抢抓宝贵春光,明确企业重点目标任务,全力以赴
    的头像 发表于 02-22 11:33 187次阅读
    稳中创新•产业升级•<b class='flag-5'>高质量</b>发展 | 联诚发<b class='flag-5'>高质量</b>发展工作推进会议召开

    捷易科技出席广东省韶关市高质量发展大会

    ABSTRACT摘要2月19日,2024年韶关市高质量发展招商大会在韶关举行,来自政府、科技、企业各界专家代表共同探讨韶关高质量发展。捷易科技总经理韩运恒出席大会。JAEALOT2024年2月19
    的头像 发表于 02-22 08:25 185次阅读
    捷易科技出席广东省韶关市<b class='flag-5'>高质量</b>发展大会

    如何高质量完成修复真空泵轴磨损问题

    电子发烧友网站提供《如何高质量完成修复真空泵轴磨损问题.docx》资料免费下载
    发表于 01-03 17:15 0次下载

    在Saber中如何输出高质量的原理图或波形图呢?

    在撰写与Saber有关的建模文档和仿真报告时,必然会涉及到相关的原理图和仿真波形图,这时候在Word或PowerPoint中插入高质量的原理图或图形图像是必不可少的。
    的头像 发表于 12-05 14:59 637次阅读
    在Saber中如何输出<b class='flag-5'>高质量</b>的原理图或波形图呢?

    双目测宽仪高质量生产利器 测宽仪价格

    :500Hz; 电源电压:AC 220±15% V,50Hz; KX02-SY1000型双目测宽仪是高质量高精度的可应用于热轧、冷轧板材的在线检测设备,热轧时利用其自发光即可检测,冷轧时,则需要安装光源进行补
    发表于 12-04 17:10

    卓越领航!广和通获评“2023高质量发展领军企业”

    广和通要闻 11月28日,以“协同新发展、引领新示范”为主题的第四届高质量发展高峰论坛暨2023高质量发展领军企业、领军人物颁奖盛典顺利举办。大会揭晓了“2023高质量发展领军企业、领军人物”榜单
    的头像 发表于 11-29 18:00 250次阅读
    卓越领航!广和通获评“2023<b class='flag-5'>高质量</b>发展领军企业”

    DDS器件产生高质量波形:简单、高效而灵活

    电子发烧友网站提供《DDS器件产生高质量波形:简单、高效而灵活.pdf》资料免费下载
    发表于 11-23 10:56 0次下载
    DDS器件产生<b class='flag-5'>高质量</b>波形:简单、高效而灵活

    高质量LTE网络改变传统天线技术

    电子发烧友网站提供《高质量LTE网络改变传统天线技术.pdf》资料免费下载
    发表于 11-10 15:25 0次下载
    <b class='flag-5'>高质量</b>LTE网络改变传统天线技术

    直播就在明天!Fidelity 风机高质量网格仿真一体化解决方案——Cadence CFD 极速前处理

    风机的气动性能仿真是一个复杂问题,涉及到不同时间和空间尺度,要想得到高保真度的风机性能预报,必须有高质量的网格提供保障。如何采用更专业的 CFD 工具,进行快速、高质量的风机网格制作,以及快速
    的头像 发表于 10-24 16:35 242次阅读
    直播就在明天!Fidelity 风机<b class='flag-5'>高质量</b>网格<b class='flag-5'>仿真</b>一体化解决方案——Cadence CFD 极速前处理

    高质量C、C++编程指南

    林锐-高质量C、C++编程指南电子档
    发表于 10-07 07:14

    何为高质量的代码?如何写出高质量代码?

    懂得“数据结构与算法” 写出高效的代码,懂得“设计模式”写出高质量的代码。
    发表于 08-02 09:44 454次阅读
    何为<b class='flag-5'>高质量</b>的代码?如何写出<b class='flag-5'>高质量</b>代码?

    新发展格局下 磁元件企业如何实现高质量发展

    高质量发展浪潮下,磁性元器件行业面临转型问题,如何实现产业高质量发展?华东磁元件峰会搭建行业沟通桥梁,将为磁元件行业实现高质量发展提供一份具有参考意义的“答案”。 高质量发展的奋进号
    的头像 发表于 07-11 11:50 397次阅读
    新发展格局下 磁元件企业如何实现<b class='flag-5'>高质量</b>发展