0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

如何解决EMC设计中的串扰问题?

韬略科技EMC 来源:韬略科技EMC 作者:韬略科技EMC 2020-12-25 15:12 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

串扰是通过近电场(电容耦合)和磁场(电感耦合)在相邻导体之间耦合的噪声。尽管任何相邻导体都表现出串扰,但是当它出现在强干扰信号和敏感信号之间时,对信号完整性将造成很大的影响。

串扰的再定义:

攻击者=高振幅+高频+短上升时间

受害者=低振幅+高阻抗

某些信号由于其性质或在电路中的功能而对串扰特别敏感,这些信号是潜在的串扰受害者,如:

模拟信号:与数字信号相比,它们对噪声更敏感,尤其是在振幅较低的情况下。

高阻抗控制信号:使能,复位,振荡器和反馈信号是控制类信号。如果此类信号是由低阻抗源产生的,则它们很容易受到电容串扰的干扰。

另一类信号很容易在受害者身上引起噪声,并被认为是串扰的潜在攻击者。为了识别潜在的攻击者,请记住串扰是由PCB走线之间的耦合电容和电感引起的。基于这些考虑,电路中的潜在攻击者是:

高振幅信号(电压或电流

快速信号(上升时间短或者高频)

最小化串扰的基本规则:使攻击者和受害者尽可能远离。

具体规则如下:

二带状线布置

串扰的明显对策是使攻击者和受害者尽可能远离,以避免耦合电容和电感。这样做的第一步是避免在同一层上有攻击者和受害者。

布线层之间的参考平面将大大减少这些层上信号之间的串扰,因此,如果可能,将攻击者和受害者分配给至少由接地层或供电层隔开的不同层。

带状线层上的串扰比微带线层上的串扰小,因此,如果攻击者和受害者必须共享同一区域和同一层,则它应该是带状线层。

三正交布线

通过为每个层分配单个方向并交替相邻层的方向,可以大大减少电容耦合和电感耦合。该技术称为“正交布线”,如图1所示。

图1 正交布线

当不能应用正交布线或对于没有被参考平面分隔的具有相同布线方向的层时,也可以通过交错信号迹线来减少串扰,如图2所示。

图2 交错布线

四平行布线

如果无法在不同层上布置攻击者和受害者,则应强制按照并行走线要求进行布线。平行走线之间的串扰噪声量取决于平行走线的长度和它们之间的间隙。间隙越小,对于相同的串扰量,允许并行走线的长度越短。串扰不仅取决于并行度,而且还取决于信号和PCB特性。

关于并行布线的经验法则称为“ 3W规则”,意思是为了避免在同一层布线的平行走线之间发生串扰,走线中心之间的最小间距应保持3W,图3说明了3W规则。

图3 3W规则

虽然通过应用3W规则确实可以减少串扰,但实际的3W值会导致电路板面积增大,可能很昂贵。因此通常在前边规则无法满足要求的情况下才使用3W规则。

五地防护线

减少在同一层上布线的平行走线之间串扰的另一种措施是使用两端都接地的走线(称为保护走线)将它们分开。图4中必须将保护走线的所有末端都接地,否则它将像天线一样把干扰带出去。

442965a6-4432-11eb-8b86-12bb97331649.png

图4 地防护

对防护技术的实验研究表明,通过简单地将受害者与攻击者分开,即使不存在防护走线,也可以实现相同的串扰降低(这等效于4W并行度规则)。但是,保护走线也会对周围环境的电磁干扰产生有益的影响,因此,仍然建议保留地线来减少强干扰信号和敏感信号的串扰。

保护走线会影响信号走线的特征阻抗和传输时间,如果将其应用于高速信号线需考虑信号完整性!

原文标题:如何解决EMC设计中的串扰问题

文章出处:【微信公众号:韬略科技EMC】欢迎添加关注!文章转载请注明出处。

责任编辑:haq

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 信号
    +关注

    关注

    12

    文章

    2923

    浏览量

    80394
  • emc
    emc
    +关注

    关注

    177

    文章

    4443

    浏览量

    192233

原文标题:如何解决EMC设计中的串扰问题

文章出处:【微信号:TLTECH,微信公众号:韬略科技EMC】欢迎添加关注!文章转载请注明出处。

收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    静电放电抗度ESD测试全解析:从原理到实战,一文讲透

    静电放电抗度测试,简称ESD抗度测试,是电磁兼容性(EMC)测试的一个重要项目,主要用于评估电子设备或系统在遭受静电放电干扰时,是否仍能正常工作而不出现功能失效、性能下降或损坏。
    的头像 发表于 02-13 16:50 1361次阅读
    静电放电抗<b class='flag-5'>扰</b>度ESD测试全解析:从原理到实战,一文讲透

    碳化硅MOSFET抑制策略深度解析:负压关断与寄生电容分压的根本性优势

    倾佳电子剖析SiC MOSFET问题的物理机制,并对各类抑制措施进行详尽的比较分析。报告的核心论点在于:通过优化器件本征参数实现的寄生电容分压优化,以及采用-5V负压关断驱动,构成了解决
    的头像 发表于 01-20 17:35 2947次阅读
    碳化硅MOSFET<b class='flag-5'>串</b><b class='flag-5'>扰</b>抑制策略深度解析:负压关断与寄生电容分压的根本性优势

    EMC技术案例】显示屏线束导致CE电流法超标的案例

    EMC技术案例】显示屏线束导致CE电流法超标的案例
    的头像 发表于 12-15 17:14 2832次阅读
    【<b class='flag-5'>EMC</b>技术案例】显示屏线束<b class='flag-5'>串</b><b class='flag-5'>扰</b>导致CE电流法超标的案例

    EXCUSE ME,表层的AC耦合电容和PCB内层的高速线会有

    ,在设计,这是个电容放置的密集区域,可能会有几十对高速链路,也就是并排放着几十对电容,L3层的高速线能挪开的空间肯定也不大。那我们前期去评估这种挖空case下电容和高速走线间的量级就非常的有意义了
    发表于 12-10 10:00

    为什么“负压够深”是解决SiC MOSFET问题的最有力措施

    为什么“负压够深”是解决SiC MOSFET问题的最有力措施:结合基本半导体(BASIC Semiconductor)器件的深度分析 倾佳电子(Changer Tech)是一家专注于功率半导体
    的头像 发表于 11-17 11:57 1674次阅读
    为什么“负压够深”是解决SiC MOSFET<b class='flag-5'>串</b><b class='flag-5'>扰</b>问题的最有力措施

    隔离地过孔要放哪里,才能最有效减少高速信号过孔

    ,还是过孔。。。 别急嘛,虽然也还是过孔,但是角度是不同的嘛。今天我们来讲讲两对高速过孔之间的怎么通过合理的规划隔离地过孔放的位置来减少。说白了,我们这篇文章想研究的是两对高速信号的过孔位置定了
    发表于 11-14 14:05

    昊衡科技全新推出——偏振分析仪OLI-P助力保偏光纤系统性能跃升

    杀手",悄然降低系统消光比,导致陀螺零偏漂移、通信误码率上升等严重后果。如何精准定位光纤链路的偏振异常点,实现工艺优化与质量管控,成为行业亟待突破的痛点。破局者登场:O
    的头像 发表于 08-28 20:59 796次阅读
    昊衡科技全新推出——偏振<b class='flag-5'>串</b><b class='flag-5'>扰</b>分析仪OLI-P助力保偏光纤系统性能跃升

    如何影响信号完整性和EMI

    欢迎来到 “掌握 PCB 设计的 EMI 控制” 系列的第六篇文章。本文将探讨如何影响信号完整性和 EMI,并讨论在设计解决这一问题的具体措施。
    的头像 发表于 08-25 11:06 1w次阅读
    <b class='flag-5'>串</b><b class='flag-5'>扰</b>如何影响信号完整性和EMI

    SiC MOSFET并联均流及抑制驱动电路的研究

    SiC MOSFET在并联应用的安全性和稳定性提出了挑战当SiC MOSFET应用在桥式电路时高速开关动作引发的问题严重影响了系统的可靠性.为了使SiC MOSFET在电路系统
    发表于 08-18 15:36 1次下载

    技术资讯 I 哪些原因会导致近端和远端

    本文要点在PCB、集成电路和线缆组件,最常被提及的现象是接收端器件观测到的远端。带阻滤波器与带通滤波器作用相反:它们能滤除特定频率
    的头像 发表于 08-08 17:01 5709次阅读
    技术资讯 I 哪些原因会导致近端和远端<b class='flag-5'>串</b><b class='flag-5'>扰</b>?

    高速AC耦合电容挨得很近,PCB会不会很大……

    觉得恐惧了? 恐惧?恐惧啥呢,那当然是大家都会担心对与对之间的啊,在满足物质生活之后(能塞到PCB板之后),肯定要慢慢开始注重精神生活了!鉴于有不少的粉丝,包括公司设计部的同事都来问过Chris
    发表于 07-22 16:56

    高速AC耦合电容挨得很近,PCB会不会很大……

    大是肯定大的啦!但是设计工程师也很委屈啊:芯片互联动不动就有一百几十对高速信号的AC耦合电容, 首先我得都塞进PCB板去啊,其次的那都是其次了……
    的头像 发表于 07-22 16:44 752次阅读
    高速AC耦合电容挨得很近,PCB<b class='flag-5'>串</b><b class='flag-5'>扰</b>会不会很大……

    NEXT(Near-End Crosstalk,近端

    一、什么是NEXT(近端)? NEXT(Near-End Crosstalk,近端)是指在线缆传输信号时,靠近发射端处,相邻线对之间因电磁干扰所产生的
    的头像 发表于 06-23 17:35 2144次阅读

    是德N5173B信号发生器在EMC测试的干扰信号精准复现技巧

    一、引言 随着电子设备的复杂性和智能化程度提升,电磁环境愈发复杂,EMC测试的难度也随之增加。EMC测试的核心在于模拟真实电磁干扰场景,评估设备的抗能力及辐射水平。是德N5173B信号发生器
    的头像 发表于 06-03 16:09 1010次阅读
    是德N5173B信号发生器在<b class='flag-5'>EMC</b>测试<b class='flag-5'>中</b>的干扰信号精准复现技巧

    OLI-P——分布式偏振测量利器

    在保偏光纤系统,偏振是导致性能劣化的核心因素之一。传统偏振检测手段仅能获得链路整体消光比,而分布式偏振测量通过连续、高精度地捕捉整
    的头像 发表于 05-15 17:37 817次阅读
    OLI-P——分布式偏振<b class='flag-5'>串</b><b class='flag-5'>扰</b>测量利器