0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

PCB设计做等长走线的目的是什么

PCB线路板打样 来源:凡亿PCB培训 作者:凡亿PCB培训 2020-10-24 09:29 次阅读

PCB设计中,等长走线主要是针对一些高速的并行总线来讲的。

由于这类并行总线往往有多根数据信号基于同一个时钟采样,每个时钟周期可能要采样两次(DDRSDRAM)甚至4次,而随着芯片运行频率的提高,信号传输延迟对时序的影响的比重越来越大,为了保证在数据采样点(时钟的上升沿或者下降沿)能正确采集所有信号的值,就必须对信号传输的延迟进行控制。等长走线的目的就是为了尽可能的减少所有相关信号在PCB上的传输延迟的差异。

高速信号有效的建立保持窗口比较小,要让数据和控制信号都落在有效窗口内,数据、时钟或数据之间、控制信号之间的走线长度差异就很小。具体允许的偏差可以通过计算时延来得到。

其实一般来说,时序逻辑信号要满足建立时间和保持时间并有一定的余量。只要满足这个条件,信号是可以不严格等长的。

然而,实际情况是,对于高速信号来说(例如DDR2、DDR3、FSB),在设计的时候是无法知道时序是否满足建立时间和保持时间要求(影响因素太多,包括芯片内部走线和容性负载造成的延时差别都要考虑,很难通过计算估算出实际值),必须在芯片内部设置可控延时器件(通过寄存器控制延时),然后扫描寄存器的值来尝试各种延时,并通过观察信号(直接看波形,测量建立保持时间)来确定延时的值使其满足建立时间和保持时间要求。不过同一类信号一般只对其中一根或几根信号线来做这种观察,为了使所有信号都满足时序要求,只好规定同一类信号走线全部严格等长。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • pcb
    pcb
    +关注

    关注

    4223

    文章

    22478

    浏览量

    385914
  • DDR3
    +关注

    关注

    2

    文章

    268

    浏览量

    41792
  • 寄存器
    +关注

    关注

    30

    文章

    5037

    浏览量

    117765
  • 时序逻辑
    +关注

    关注

    0

    文章

    37

    浏览量

    9100
收藏 人收藏

    评论

    相关推荐

    PCB.线为什么不能锐角和直角?# #pcb设计 #硬声新人计划

    PCB设计线
    学习电子知识
    发布于 :2022年09月23日 17:51:48

    #硬声创作季 高级PCB设计视频教程 :6-7 网络等长线时的调整动作

    PCB设计线
    Mr_haohao
    发布于 :2022年09月25日 11:27:56

    如何修复PCB线损坏问题#pcb设计

    PCB设计设计线修复
    jf_24750660
    发布于 :2022年11月01日 06:39:45

    PADS等长线教程

    PADS等长线教程
    发表于 04-27 23:34

    DDR2地址线线等长怎么(PADS)

    `如附图所示的多个DDR2地址线线等长大家是怎么的(用pads),大家有什么好的方法吗?共享一下,谢谢!`
    发表于 08-05 11:09

    PADS等长线教程

    PADS等长线教程
    发表于 11-25 01:10

    PCB设计规则——等长 的体会

    等长PCB设计的时候经常遇到的问题。存储芯片总线要等长,差分信号要等长。什么时候需要做等长等长
    发表于 12-01 11:00

    pcie x2进行PCB设计时,收发数据线需要做等长么?

    pciex2进行PCB设计时,收发数据线需要做等长么?
    发表于 02-15 15:12

    PADS等长线教程

    本帖最后由 宋一锋 于 2016-11-25 17:53 编辑 PADS等长线教程
    发表于 11-18 15:06

    PCB设计中DDR布线要求及绕等长要求

    本期讲解的是高速PCB设计中DDR布线要求及绕等长要求。布线要求数据信号组:以地平面为参考,给信号回路提供完整的地平面。特征阻抗控制在50~60 Ω。线宽要求参考实施细则。与其他非DDR信号间距至少
    发表于 10-16 15:30

    高速PCB设计调整线长度

    ,保证信号同步到达若干个接收器。有时候在PCB上的一组信号线之间存在着相关性,比如总线,就需要对其长度进行校正,因为需要信号在接收端同步。其调整方法就是找出其中最长的那根线,然后将其
    发表于 11-27 15:22

    PCB设计线的规则是什么

    PCB设计线的规则是什么
    发表于 03-17 06:36

    PCB设计线的宽度与哪些因素有关

    PCB设计线的宽度与最大允许电流有何关系?PCB设计线的宽度与铜厚有何关系?
    发表于 10-11 09:49

    AD9446 LVDS信号线PCB线的差分对间等长有没有要求?

    我的AD9446的工作在LVDS模式下,请问对于AD9446(100MHz),LVDS信号线PCB线的差分对间等长有没有要求?(PS:1
    发表于 12-18 06:26

    PCB设计中常见的走线等长要求

    PCB设计中常见的走线等长要求
    的头像 发表于 11-24 14:25 1041次阅读
    <b class='flag-5'>PCB设计</b>中常见的走线<b class='flag-5'>等长</b>要求