0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

多层面认识SRAM

ss 来源:宇芯电子 作者:宇芯电子 2020-09-19 09:48 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

大家都了解,CPU是负责计算和处理的,而存储器则是负责互换数据信息的。有些人是那么形容的,说CPU便是技术工程师自己,运行内存就好像操作台,必须妥善处理的物品必须先取得工作中台子上才便捷解决。那么硬盘是什么呢?电脑硬盘如同木柜,储放电子元器件仪器设备用的库房,存物品。

存储器有两个基础的组成模块,充足了解SRAMDRAM这两个定义及其电路原理,针对学习工具CPU架构及其DDR十分有效。DRAM便是动态随机存储器,SRAM是静态数据随机存储器。这一动一静的实质是什么呢?先说静态数据随机存储器,它是运用如D触发器的构造来进行数据信息的载入与载入的,材料的载入不用刷新动作,那样不用更新动作的就变成静态数据。那样促使控制系统设计非常简单,存储的速率比DRAM快许多。适用于于髙速储存的应用领域例如CPU的cache缓存文件。

了解完静态数据随机存储器以后,动态性随机存储器就比较好了解。动态性是指运用电容器的蓄电池充电来完成材料的载入与载入姿势,由于电容器会渐渐地充放电,假如充放电到阀值下列,数据信息很有可能便会遗失了,因而必须每过一段时间来做更新的姿势,以维持材料的一致性。最普遍的便是手机上和电脑上的运行内存了。

1、第一层了解—一个D触发器组成非常简单SRAM

首先从最基本数字电路设计开始。有一个很基础且深刻的认识:SRAM cell最简单的构成单元就是一个D触发器,如下图所显示的D触发器是数字电路设计系统软件里边的一个基础模块。

1bit的SRAM模块的关键电源电路便是一个D触发器。当有power存有的情况下,由于D触发器的特点,数据信息能够储存,不用刷新。触发器原理是具备记忆力作用的,具备2个平稳的信息内容存储状态。D触发器的特点方程组是:Q(n+1)=D;也就是记忆力前一个情况,能够从RS触发器考虑,写一下真值表,测算就很好了解了。

2、第二层了解—4个多管组成的SRAM

随后,可以用基础晶体三极管方面来构建一个简易的SRAM模块,只是由4个NMOS管和2个电阻器组成的。

3、第三层了解--6管多管组成的SRAM

最终,能够从IC的生产制造方面看来。实际上绝大多数与第二层类似,仅仅M2与M4用PMOS替代。SRAM中的每一bit储存在由四个场效管(M1,M2,M3,M4)组成2个交叉耦合的反相器中。此外2个场效管(M5,M6)是储存基础模块到用以读写能力基准线(BitLine)的自动开关。

一个SRAM基础模块有0和12个脉冲信号平稳情况。SRAM基础模块由2个CMOS反相器构成。2个反相器的键入、輸出交叉式联接,即第一个反相器的輸出联接第二个反相器的键入,第二个反相器的輸出联接第一个反相器的键入。这就能完成2个反相器的輸出情况的锁住、储存,即储存了一个位元的情况。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • DRAM
    +关注

    关注

    41

    文章

    2402

    浏览量

    189575
  • cpu
    cpu
    +关注

    关注

    68

    文章

    11331

    浏览量

    225904
  • sram
    +关注

    关注

    6

    文章

    833

    浏览量

    117727
收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    EMI高性能同步SRAM内存方案

    在嵌入式系统与高速通信设备中,SRAM存储器选型直接影响整体性能。比传统异步SRAM,同步SRAM与系统时钟严格同步,所有地址、数据输入及控制信号的传输均在时钟上升沿或下降沿触发启动,从而显著提升读写效率。
    的头像 发表于 04-16 14:45 81次阅读

    sram存储器是什么,sram存储芯片选型要点

    在半导体存储芯片领域,SRAM(静态随机存取存储器)一直以高速、低延迟的特性占据着独特位置。与需要不断刷新的DRAM不同,SRAM采用4T或6T晶体管构成的双稳态触发器结构,只要通电就能稳定保持数据
    的头像 发表于 04-14 15:07 193次阅读

    小鹏汽车正式发布世界模型X-World技术报告

    近日,小鹏汽车正式发布世界模型X-World技术报告,从数据、模型、训练、验证及应用等多层面详解X-World的构建与使用。
    的头像 发表于 04-02 10:27 2439次阅读
    小鹏汽车正式发布世界模型X-World技术报告

    PSRAM与DRAM/SRAM相比的优势是什么?

    PSRAM本质上是一种自带刷新电路的DRAM,其存储单元采用1T+1C结构(一个晶体管加一个电容),相较于传统SRAM的6T结构,在相同芯片面积下能够实现更高的存储密度,单位成本也显著降低。根据行业
    的头像 发表于 03-26 14:02 272次阅读
    PSRAM与DRAM/<b class='flag-5'>SRAM</b>相比的优势是什么?

    国产芯片伪SRAM存储器psram

    SRAM本质上是一种经过优化的DRAM(动态随机存取存储器),其核心技术在于通过内置的控制逻辑电路,模拟传统SRAM的接口时序,从而在使用上具备SRAM的简便性。用户无需关心内部复杂的刷新
    的头像 发表于 03-03 16:23 204次阅读

    AT32F011 SRAM应用指南

    本帖最后由 jf_77210199 于 2026-3-3 21:20 编辑 AT32F011 SRAM应用指南本帖子主要介绍 SRAM 奇校验检测的使用方法以及注意事项,以便用户在使用时能迅速
    发表于 03-02 11:39

    并行sram芯片介绍,并行sram芯片应用场景

    静态随机存取存储器(SRAM)是一种易失性存储器,即在断电后数据会丢失,但其无需刷新的特性与由晶体管触发器构成的存储单元,确保了在持续供电期间数据的稳定与快速访问。其中,并行SRAM作为一种关键类型
    的头像 发表于 02-02 15:02 419次阅读
    并行<b class='flag-5'>sram</b>芯片介绍,并行<b class='flag-5'>sram</b>芯片应用场景

    低功耗异步SRAM系列的应用优点

    在各类电子设备与嵌入式系统中,存储器的性能与功耗表现直接影响着整体设计的稳定与效率。低功耗SRAM,特别是异步SRAM系列,凭借其出色的能效比与高可靠性,正成为越来越多工业控制、通信设备及便携终端中的关键部件。
    的头像 发表于 11-25 15:42 537次阅读
    低功耗异步<b class='flag-5'>SRAM</b>系列的应用优点

    高速数据存取同步SRAM与异步SRAM的区别

    在现代高性能电子系统中,存储器的读写速度往往是影响整体性能的关键因素之一。同步SRAM(Synchronous Static Random Access Memory)正是在这一需求下发展起来的重要
    的头像 发表于 11-18 11:13 548次阅读

    SRAM是什么,SRAM的芯片型号都有哪些

    在处理器性能持续攀升的今天,存储系统的速度已成为制约整体算力的关键瓶颈之一。作为最接近CPU核心的存储单元,SRAM(静态随机存取存储器)承担着高速缓存的重要角色,其性能直接影响数据处理效率。当前
    的头像 发表于 11-12 13:58 1102次阅读

    PSRAM融合SRAM与DRAM优势的存储解决方案

    PSRAM(伪静态随机存储器)是一种兼具SRAM接口协议与DRAM内核架构的特殊存储器。它既保留了SRAM无需复杂刷新控制的易用特性,又继承了DRAM的高密度低成本优势。这种独特的设计使PSRAM在嵌入式系统和移动设备领域获得了广泛应用。
    的头像 发表于 11-11 11:39 1002次阅读

    亚成微智能低侧开关RM54050SS全面供货

    伴随汽车智能化、电动化以及工业自动化进程的加速,复杂的电子系统对电子元器件性能提出了极高要求,涉及精准控制、高效运行、温度保护、电流监测等诸多层面。这一系列需求,为智能功率开关芯片打开了广阔的市场空间。
    的头像 发表于 11-05 10:16 474次阅读
    亚成微智能低侧开关RM54050SS全面供货

    外置SRAM与芯片设计之间的平衡

    在存储解决方案中,外置SRAM通常配备并行接口。尽管并口SRAM在数据传输率方面表现卓越,但其原有的局限性也日益凸显。最明显的挑战在于物理尺寸:不论是占用的电路板空间或是所需的引脚数量,并行接口都
    的头像 发表于 10-26 17:25 1033次阅读

    如何利用Verilog HDL在FPGA上实现SRAM的读写测试

    本篇将详细介绍如何利用Verilog HDL在FPGA上实现SRAM的读写测试。SRAM是一种非易失性存储器,具有高速读取和写入的特点。在FPGA中实现SRAM读写测试,包括设计SRAM
    的头像 发表于 10-22 17:21 4567次阅读
    如何利用Verilog HDL在FPGA上实现<b class='flag-5'>SRAM</b>的读写测试

    新思科技SRAM PUF与其他PUF类型的比较

    在此前的文章《SRAM PUF:为每颗芯片注入“不可复制的物理指纹”,守护芯片安全》中,我们探讨了基于SRAM的物理不可克隆功能(PUF)的基本原理,并介绍了SRAM PUF作为一种安全可靠、经济
    的头像 发表于 09-05 10:46 1581次阅读