0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

AMD宣布多项人事升迁 AMD终于反挖对手

工程师邓生 来源:快科技 作者:上方文Q 2020-01-17 17:18 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

1月17日,AMD官方宣布多项人事升迁、新人任命,擢升了四位高级副总裁:

- Nazar Zaidi:升任为高级副总裁,继续负责领导CPU内核、服务器SoC、系统IP工程的创新开发。

- Andrej Zdravkovic:升任高级副总裁,全面负责AMD显卡、客户端和数据中心产品的软件策略与开发。

- 潘晓明:升任高级副总裁,继续担任AMD大中华区总裁,全面负责AMD在大中华区的销售与市场业务以及战略合作伙伴与客户关系的拓展。

- Jane Roney:升任高级副总裁,负责在公司范围内调整和评定业务流程以支持公司发展并确保贯彻执行。

AMD同时还宣布,聘请行业资深人士Daniel McNamara出任高级副总裁兼服务器业务部总经理,负责在第二代EPYC霄龙处理器成功问世的基础,上进一步推进公司高性能服务器解决方案与云、企业和生态系统合作伙伴的结合。

据介绍,McNamara在半导体和企业经营方面有着丰富的专业知识,拥有持续积累的工程执行经验,曾成功在数据中心市场带动增长,有趣的是此前还曾担任Intel高级副总裁兼网络与自定义逻辑事业部总经理。

McNamara已有长达27年的职业生涯中,还曾在Altera、StarGen、SemiTech Solutions、Raytheon负责高级管理与工程设计。

这两年,Intel陆陆续续从AMD挖走了不少高层,尤其是CPU架构设计师Jim Keller、GPU架构设计师Raja Kudori为代表。现在,AMD终于也反挖对手了。

责任编辑:wv

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • amd
    amd
    +关注

    关注

    25

    文章

    5703

    浏览量

    140386
  • intel
    +关注

    关注

    19

    文章

    3510

    浏览量

    191618
收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    如何使用AMD Vitis硬件在环功能运行Vitis子系统设计

    到目前为止,本文关于 AMD Versal AIE 验证和 AMD Vitis 新的验证功能的研究,所有内容都基于仿真完成。
    的头像 发表于 04-02 10:29 7021次阅读
    如何使用<b class='flag-5'>AMD</b> Vitis硬件在环功能运行Vitis子系统设计

    伟创力与AMD进一步深化战略合作

    近日,伟创力宣布与全球领先的高性能与自适应计算芯片公司 AMD(超威半导体) 进一步深化战略合作,在美国本土制造 AMD Instinct 平台,加速先进 AI 基础设施落地。作为合作的首个成果
    的头像 发表于 03-11 15:11 354次阅读

    马斯克宣布: A15完成设计,未来芯片迭代快过AMD和英伟达

    1 月 18 日,特斯拉首席执行长伊隆·马斯克(Elon Musk)宣布一项雄心勃勃的人工智能(AI)芯片路线图,计划每九个月推出新一代 AI 处理器,这个速度将超越竞争对手英伟达和 AMD 的年度
    的头像 发表于 01-19 10:21 1.8w次阅读
    马斯克<b class='flag-5'>宣布</b>: A15完成设计,未来芯片迭代快过<b class='flag-5'>AMD</b>和英伟达

    使用Aurora 6466b协议实现AMD UltraScale+ FPGA与AMD Versal自适应SoC的对接

    在本博客中,我们将介绍使用 Aurora 6466b 协议实现 AMD UltraScale+ FPGA 与 AMD Versal 自适应 SoC 的对接。我们还将涵盖有关 IP 配置、FPGA 之间的连接、时钟设置以及复位拓扑结构的详细信息。
    的头像 发表于 01-13 14:04 3767次阅读
    使用Aurora 6466b协议实现<b class='flag-5'>AMD</b> UltraScale+ FPGA与<b class='flag-5'>AMD</b> Versal自适应SoC的对接

    AMD Power Design Manager 2025.2版本现已发布

    AMD Power Design Manager 2025.2 版本现已发布,并正式支持第二代 AMD Versal AI Edge 系列器件和第二代 Prime 系列器件。
    的头像 发表于 12-24 11:08 768次阅读

    AMD Vivado Design Suite 2025.2版本现已发布

    AMD Vivado Design Suite 2025.2 版本现已发布,新增对 AMD Versal 自适应 SoC 的设计支持,包含新器件支持、QoR 功能及易用性增强。
    的头像 发表于 12-09 15:11 1278次阅读

    AMD Vitis AI 5.1测试版发布

    AMD Vitis AI 5.1全新发布——新增了对 AMD Versal AI Edge 系列神经网络处理单元 (NPU) 的支持。Vitis AI 包含优化的 NPU IP、模型编译工具和部署 API,可在嵌入式平台上实现可扩展的高性能推理。
    的头像 发表于 10-31 12:46 965次阅读

    AMD Vivado IP integrator的基本功能特性

    我们还将带您了解在 AMD Zynq UltraScale+ MPSoC 开发板与 AMD Versal 自适应 SoC 开发板上使用 IP integrator 时,两种设计流程之间存在的差异。
    的头像 发表于 10-07 13:02 2308次阅读
    <b class='flag-5'>AMD</b> Vivado IP integrator的基本功能特性

    AMD Power Design Manager 2025.1现已推出

    AMD Power Design Manager 2025.1 版(PDM)现已推出——增加了对第二代 AMD Versal AI Edge 和 第二代 Versal Prime 系列的支持,并支持已量产的 AMD Sparta
    的头像 发表于 07-09 14:33 1377次阅读

    使用AMD Vitis Unified IDE创建HLS组件

    这篇文章在开发者分享|AMD Vitis HLS 系列 1 - AMD Vivado IP 流程(Vitis 传统 IDE) 的基础上撰写,但使用的是 AMD Vitis Unified IDE,而不是之前传统版本的 Vitis
    的头像 发表于 06-20 10:06 2519次阅读
    使用<b class='flag-5'>AMD</b> Vitis Unified IDE创建HLS组件

    AMD Vivado Design Suite 2025.1现已推出

    AMD Vivado Design Suite 2025.1 现已推出,支持 AMD Spartan UltraScale+ 和新一代 Versal 器件。这一最新版本还新增了多项功能,可显著提升 Versal SSIT 器件的
    的头像 发表于 06-16 15:16 1643次阅读

    如何使用AMD Vitis HLS创建HLS IP

    本文逐步演示了如何使用 AMD Vitis HLS 来创建一个 HLS IP,通过 AXI4 接口从存储器读取数据、执行简单的数学运算,然后将数据写回存储器。接着会在 AMD Vivado Design Suite 设计中使用此 HLS IP,并使用嵌入式 Vitis 应
    的头像 发表于 06-13 09:50 2214次阅读
    如何使用<b class='flag-5'>AMD</b> Vitis HLS创建HLS IP

    AMD收购硅光子初创企业Enosemi AMD意在CPO技术

    近日,AMD公司宣布,已完成对硅光子初创企业Enosemi的收购,但是具体金额未被披露;AMD的此次收购Enosemi旨在推动光子学与共封装光学(CPO)技术的发展,瞄准AI芯片互连技术,AM
    的头像 发表于 06-04 16:38 1534次阅读

    中科创达旗下Rightware与AMD达成合作

    近日,Rightware宣布AMD展开合作,共同打造开创性的、汇聚了行业领先设计效果及功能的参考设计,成为未来汽车人机交互界面(HMI)的新标准。
    的头像 发表于 05-21 15:20 1242次阅读

    AMD实现首个基于台积电N2制程的硅片里程碑

    一步,“Venice”预计在明年上市。AMD宣布,其第五代AMD EPYC™ CPU产品已在台积电位于亚
    的头像 发表于 05-06 14:46 889次阅读
    <b class='flag-5'>AMD</b>实现首个基于台积电N2制程的硅片里程碑