0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

探索后摩尔定律的四种路径

汽车玩家 来源: 今日头条 作者: 今日头条 2019-11-12 10:15 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

一、摩尔定律是一种基于统计的推测

过往集成电路的发展是摩尔定律有效印证。摩尔定律在1965年被第一次提及,其基论点为在维持最低成本的前提下,以18-24个月为一个跨度,集成电路的集成度和性能将提升一倍。我们所熟知的10nm、7nm芯片其命名方式是根据工艺节点而定的。特征尺寸(critical dimension, CD)是衡量工艺水平的技术指标,根据国际半导体技术路线图(ITRS)的规定,工艺节点通常以晶体管的半节距(half-pitch)或栅极长度(gate length)等特征尺寸来表示。按照摩尔定律的发展规律,集成电路芯片的集成度每18-24个月翻一倍,即工艺节点以1/√2的系数逐步缩减,工艺节点越小,制造工艺越先进。从过去数十年的数据来看,集成电路的制造成本、芯片功耗和芯片性能这三大指标都沿着摩尔定律一直向前发展,因而其有效性一直得以延续。

摩尔定律形成于统计结果,是技术发展的一种合理推测。与其他科学定律不同,摩尔定律更应当被理解为经济学规律,是由集成电路产业和技术发展所得出来的结论。在定律被提出后的一段时间里,集成电路的发展动力较为强劲,约每18个月工艺就进行一次迭代。随着工艺节点不断缩小,工艺的迭代速度已经有所放缓。2015年发布的国际半导体技术线路图(ITRS)显示,随着集成电路尺寸不断减小,技术瓶颈在制约工艺的发展,从2015年以来产品换代速度已下降到24个月,这个速度预计将保持到2030年。

表1 ITRS2.0报告部分技术路线图

资料来源:ITRS

二、三大因素制约摩尔定律发展

物理效应、功耗和经济效益成集成电路工艺发展瓶颈。集成电路性能、功耗及制造成本是评判摩尔定律是否有效的重要的标准。目前主流芯片厂商的产品已经进入到10nm以内,遵循以往的技术路径,即按比例不断缩小器件尺寸已无法实现摩尔定律。

从物理角度来看,集成电路尺寸已进入到介观尺寸范围内,各种物理效应都会成为集成电路发展的阻力,如杂质涨落、量子隧穿等。介观物理和基于量子化的处理方法是应对这些物理效应的有效手段,但目前这些前沿技术还无法应用到量产中。

时钟频率是评估芯片性能的重要指标,频率越高,芯片性能越强,但时钟频率提高意味着功耗随之上升。目前每一工艺节点的演进会使芯片时间频率有20%的提升,而功耗也以一定的幅度在增加。若保持功耗不变,即使将工艺节点不断缩小,时钟频率也得不到提升,甚至在某一节点开始下降。散热问题是功耗上升后所要面临的一大难题,直接关系到芯片的可靠性和寿命,在工艺节点不断缩小的情况下,探索功耗和性能的平衡点,保证芯片在合理的工作温度运行,考验着各大厂商。功耗成为另外一个制约集成电路发展的因素。

所有工艺和技术的最终落脚点都是利润。从成本的角度来看,20nm成为加工成本的一个分水岭。在20nm以前的技术节点,加工成本都有一定的下降。但从20nm开始,加工成本下降的趋势被打破,开始显著上升。成本的增加挤压厂商的利润,在一定程度上限制研发的投入,研发速度将有所放缓。

物理效应、功耗和经济效益是现阶段制约摩尔定律演进的关键因素,当前需要重新探索集成电路的发展规律和路径。

三、另辟蹊径再续摩尔定律

新理论和新技术推动产业步入后摩尔时代。目前业界认为集成电路产业发展已经进入到后摩尔时代。身处后摩尔时代,厂商必须突破原有的研发路径,利用新理论和新技术来培育新的增长动力,性能与功耗的比值将成为评判技术和产品的重要指标。业界已提出后摩尔时代产业发展的四种路径,即延续摩尔(More Moore)、扩展摩尔(More than Moore)、超越摩尔(Beyond Moore)和丰富摩尔(Much Moore)

(一)延续摩尔(More Moore)

结构优化和工艺微缩,共同助力延续摩尔。延续摩尔基本思路是从经典CMOS转向非经典CMOS,半节距按比例减小,采用非经典器件结构等,从结构的设计及布局来实现产品的微缩,其本质是通过采用新的器件的结构和布局来实现芯片的设计和加工。系统芯片(SoC)是高度集成的芯片产品,是延续摩尔的一个重要应用。这类芯片是从设计的角度出发,是将系统各组件高度集成到一块芯片上。组件的尺寸决定着相同面积上的芯片可以集成器件数量,工艺微缩表现为随着工艺能力的提高,器件尺寸越小。因而,工艺微缩对于系统芯片影响较为显著。设计端在使用更合理的结构的同时,更小尺寸的器件将会加大其可操作的空间。系统芯片与其他类型芯片相比,其集成度更高,速度更快。这优势源于其从设计出发,实现从需求到产品的过程,因而更具有针对性。系统芯片是延续摩尔这一发展方向上较为突出的亮点,也是摩尔定律得以延续的一大佐证。

外企引领高水平,国产产品有望追赶。目前市场上利用延续摩尔思路发展的产品有CPU、内存、逻辑器件等,这些产品占整个市场份额的50%。从各大厂商所公布的数据来看,台积电和三星两家公司已具备7nm芯片量产的能力,这两家公司在2018年晶圆代工全球市场份额分别为54.39%和14.40%。而国内龙头中芯国际在今年早前宣布实现14nm工艺量产。目前国内工艺技术还有待提高,同时国外龙头面临产业瓶颈导致研发周期加长,也给国内厂商提供了追赶国际先进水平的窗口期。

(二)扩展摩尔(More than Moore)

技术优势和市场决定扩展摩尔价值。与延续摩尔所采用的方式不同,扩展摩尔的本质是将不同功能的芯片和元件组装拼接在一起封装。其创新点在于封装技术,在满足需求的情况下,可快速和有效的实现芯片功能,具有设计难度低、制造便捷和成本低等优势。这一发展方向使得芯片发展从一味追求功耗下降及性能转向更加务实的满足市场需求。这方面的产品包括了模拟/RF器件、无源器件、电源管理器件等,占集成电路市场约50%份额。

系统级封装(SiP)优势凸显。系统级封装在扩展摩尔的思路上技术较为成熟且具备量产条件。系统级封装可以将一个系统或子系统集成在一个封装内,应用此技术可突破PCB自身不足带来系统性能的瓶颈,能最大限度实现各子芯片之间互联互通,充分发挥各芯片和器件的作用。引线键合封装工艺和倒装焊工艺是实现封装两种可互相替代的关键性工艺,现被各大厂商广泛应用,其对于系统级封装起到至关重要的作用。

3D封装成系统级封装亮点。3D封装技术是把不同功能的芯片或结构,通过堆叠技术或过孔互连等微机械加工技术,使其在Z轴方向上形成立体集成和信号连通的技术。从系统级封装的传统意义上来讲,因为在Z轴上有了功能和信号的延伸,所以凡是有芯片堆叠的都可以称之为3D。3D封装运用到的技术有封装堆叠(PoP)、芯片堆叠(SDP)、硅通孔技术(TSV)及硅基板技术。其中硅通孔技术是3D封装技术的关键,也是当前技术先进性最高的封装互连技术之一。3D封装具有四大优势:可缩短尺寸、减轻重量达40-50倍;在能耗不增加的情况下,运转的速度更快;寄生性电容和电感得以降低;更有效的利用硅片的有效区域,与2D相比3D效率超过100%。3D封装虽然优点突出,但其有一个弱点是各大厂商都需要攻克的难题,即功率密度随电路密度提升而提升,解决散热问题是3D封装技术的关键。

技术决定市场份额,台积电、英特尔将独占鳌头。SoIC是台积电推出的一种创新的多芯片堆叠技术,是一种晶圆对晶圆的键合技术,本质是一种3DIC制程技术。SoIC是基于台积电的CoWoS(Chip 》)与多晶圆堆叠(WoW)封装技术开发的新一代创新封装技术。SoIC解决方案将不同尺寸、制程技术及材料的裸晶堆叠在一起。相较于传统使用微凸块的三维积体电路解决方案,台积电的SoIC的凸块密度与速度高出数倍,同时大幅减少功耗。英特尔则推出Foveros有源内插器技术,其3D封装将内插器作为设计的一部分,这种设计是超越自身EMIB设计的一步,适用于小型实现或具有极高内存带宽要求的实现。内插器包含将电源和数据传送到顶部芯片所需的通硅孔和走线,但它也承载平台的PCH或IO。实际上,它是一个完全工作的PCH,但是有通孔,允许芯片连接在顶部。通过为每种情况下的工作选择最佳晶体管,在正确的封装下组合在一起,从而获得最佳的优化效果。

(三)超越摩尔(Beyond Moore)

自组装器件是超越摩尔领域取得突破的关键。在集成电路目前的架构中,信息的传递和处理都是以电子作为基本单元。从信息传递的角度来看,单个电子是不能传递信息的,多电子组合才能携带信息。与此同时,信号在传递过程中还会存在能量消耗并产生热量。若寻找到其他基本单元自身可以携带信息或者信息传递过程中不会消耗能量,将会降低功耗并提升性能,打破现在所面临的发展瓶颈问题,这类研究则属于超越摩尔。目前越越摩尔方向主要处在研究阶段,量子器件、自旋器件、磁通量器件、碳纳米管或纳米线器件等能够实现自组装的器件是超越摩尔方向研究的热点。

(四)丰富摩尔(Much Moore)

在微纳电子学、物理学、数学、化学、生物学、计算机技术等领域高度交叉和融合的背景下,集成电路理论和技术加速创新突破。在这些理论和技术的指导下,对集成电路的理解可能进入到另外一个维度,在制作工艺和产品上实现质的飞跃。这一方面的发展需要相关学科理论的突破才能传导到集成电路行业,因而现阶段在丰富摩尔发展方向上还未能取得有效的进展。

四、总结

摩尔定律是基于集成电路产业发展现实所得出来的合理推测。随着器件尺寸不断减小,技术瓶颈开展显著制约工艺发展,当前产品迭代速度已下降,因此,需要重新探讨集成电路产业和技术的发展方向。目前,业界已开始沿着延续摩尔(More Moore)、扩展摩尔(More than Moore)、超越摩尔(Beyond Moore)和丰富摩尔(Much Moore)四个思路开始探索。

从技术的角度看,超越摩尔和丰富摩尔这两大方向突破尚需时日,从研究突破到实现量产,还有很长的路要走,并且,这两大方向目前尚未出现确定趋势。然而,以小尺寸SoC为代表的延续摩尔和以SIP技术为代表的扩展摩尔,在技术研发和量产工艺方面则更接近商用量产,将会是未来一段时间集成电路产业的发展趋势。

责任编辑:zl

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 集成电路
    +关注

    关注

    5446

    文章

    12465

    浏览量

    372659
  • 摩尔定律
    +关注

    关注

    4

    文章

    640

    浏览量

    80608
收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    从入门到精通:基于开源代码的BLE四种模式开发详解

    通过分析BLE低功耗蓝牙的四种核心工作模式,结合可下载、可修改的开放源码,本教程为开发者提供一套系统、实用的开发学习路径。 BLE(Bluetooth Low Energy): 也称为
    的头像 发表于 10-09 18:00 229次阅读
    从入门到精通:基于开源代码的BLE<b class='flag-5'>四种</b>模式开发详解

    摩尔定律时代,国产半导体设备的前瞻路径分析

    电子发烧友网报道(文 / 吴子鹏)日前,第十三届半导体设备与核心部件及材料展(CSEAC 2025)主论坛暨第十三届中国电子专用设备工业协会半导体设备年会在无锡太湖之滨隆重开幕。本次年会以 “强化战略引领,深化创新驱动,共筑半导体装备产业新高地” 为主题,汇聚了国内半导体设备领域的顶尖专家与企业领袖。   在大会的主题演讲环节,中国电子专用设备工业协会副秘书长、工信部电子科技委专家委员李晋湘,中电科电子装备集团有限公司党委
    的头像 发表于 09-09 09:23 6331次阅读

    【「AI芯片:科技探索与AGI愿景」阅读体验】+工艺创新将继续维持着摩尔神话

    。那该如何延续摩尔神话呢? 工艺创新将是其途径之一,芯片中的晶体管结构正沿着摩尔定律指出的方向一代代演进,本段加速半导体的微型化和进一步集成,以满足AI技术及高性能计算飞速发展的需求。 CMOS工艺从
    发表于 09-06 10:37

    Chiplet与3D封装技术:摩尔时代的芯片革命与屹立芯创的良率保障

    摩尔定律逐渐放缓的背景下,Chiplet(小芯片)技术和3D封装成为半导体行业突破性能与集成度瓶颈的关键路径。然而,随着芯片集成度的提高,气泡缺陷成为影响封装良率的核心挑战之一。
    的头像 发表于 07-29 14:49 730次阅读
    Chiplet与3D封装技术:<b class='flag-5'>后</b><b class='flag-5'>摩尔</b>时代的芯片革命与屹立芯创的良率保障

    晶心科技:摩尔定律放缓,RISC-V在高性能计算的重要性突显

    运算还是快速高频处理计算数据,或是超级电脑,只要设计或计算系统符合三项之一即可称之为HPC。 摩尔定律走过数十年,从1970年代开始,世界领导厂商建立晶圆厂、提供制程工艺,在28nm之前取得非常大的成功。然而28nm之后摩尔定律在接近物理极限之前遇到大量的困
    的头像 发表于 07-18 11:13 4014次阅读
    晶心科技:<b class='flag-5'>摩尔定律</b>放缓,RISC-V在高性能计算的重要性突显

    跨越摩尔定律,新思科技掩膜方案凭何改写3nm以下芯片游戏规则

    。 然而,随着摩尔定律逼近物理极限,传统掩模设计方法面临巨大挑战,以2nm制程为例,掩膜版上的每个图形特征尺寸仅为头发丝直径的五万分之一,任何微小误差都可能导致芯片失效。对此,新思科技(Synopsys)推出制造解决方案,尤其是
    的头像 发表于 05-16 09:36 5446次阅读
    跨越<b class='flag-5'>摩尔定律</b>,新思科技掩膜方案凭何改写3nm以下芯片游戏规则

    电力电子中的“摩尔定律”(1)

    本文是第二届电力电子科普征文大赛的获奖作品,来自上海科技大学刘赜源的投稿。著名的摩尔定律中指出,集成电路每过一定时间就会性能翻倍,成本减半。那么电力电子当中是否也存在着摩尔定律呢?1965年,英特尔
    的头像 发表于 05-10 08:32 675次阅读
    电力电子中的“<b class='flag-5'>摩尔定律</b>”(1)

    瑞沃微先进封装:突破摩尔定律枷锁,助力半导体新飞跃

    在半导体行业的发展历程中,技术创新始终是推动行业前进的核心动力。深圳瑞沃微半导体凭借其先进封装技术,用强大的实力和创新理念,立志将半导体行业迈向新的高度。 回溯半导体行业的发展轨迹,摩尔定律无疑是一个重要的里程碑
    的头像 发表于 03-17 11:33 700次阅读
    瑞沃微先进封装:突破<b class='flag-5'>摩尔定律</b>枷锁,助力半导体新飞跃

    混合键合中的铜连接:或成摩尔定律救星

    混合键合3D芯片技术将拯救摩尔定律。 为了继续缩小电路尺寸,芯片制造商正在争夺每一纳米的空间。但在未来5年里,一项涉及几百乃至几千纳米的更大尺度的技术可能同样重要。 这项技术被称为“混合键合”,可以
    的头像 发表于 02-09 09:21 1117次阅读
    混合键合中的铜连接:或成<b class='flag-5'>摩尔定律</b>救星

    石墨烯互连技术:延续摩尔定律的新希望

    半导体行业长期秉持的摩尔定律(该定律规定芯片上的晶体管密度大约每两年应翻一番)越来越难以维持。缩小晶体管及其间互连的能力正遭遇一些基本的物理限制。特别是,当铜互连按比例缩小时,其电阻率急剧上升,这会
    的头像 发表于 01-09 11:34 868次阅读

    摩尔定律是什么 影响了我们哪些方面

    摩尔定律是由英特尔公司创始人戈登·摩尔提出的,它揭示了集成电路上可容纳的晶体管数量大约每18-24个月增加一倍的趋势。该定律不仅推动了计算机硬件的快速发展,也对多个领域产生了深远影响。
    的头像 发表于 01-07 18:31 2872次阅读

    私藏技术大公开!四种常见供电方案

    在现代生活中,供电问题直接关系到我们的生活质量与工作效率。以下是四种超实用的供电方案,无论是在家庭生活还是工作场景中,都能为你提供稳定可靠的电力支持。 常见的物联网应用场景下,供电方式有四种
    的头像 发表于 12-31 14:28 2779次阅读
    私藏技术大公开!<b class='flag-5'>四种</b>常见供电方案

    被问爆的四种供电方式,来啦~

    4G模组的外部电源供电设计十分重要,对系统稳定、射频性能都有直接影响。 常见的物联网应用场景下,供电方式有四种: LDO供电方式 DCDC供电方式 锂电池供电以及充电方式 不可充电锂亚/锂锰电池供电
    的头像 发表于 12-30 15:40 1495次阅读
    被问爆的<b class='flag-5'>四种</b>供电方式,来啦~

    玻璃基板面临的大核心技术攻关难点

    人工智能的发展对高性能计算、可持续技术和网络硅片的需求激增,这推动了研发投资的增加,加速了半导体技术的创新进程。然而,随着摩尔定律在单个芯片层面逐渐放缓,业界开始探索在ASIC封装中集成更多芯片
    的头像 发表于 12-22 15:27 2365次阅读
    玻璃基板面临的<b class='flag-5'>四</b>大核心技术攻关难点