0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

高速pcb差分对走线应该怎样来设计

PCB线路板打样 来源:ct 2019-09-19 14:19 次阅读

为了避免不理想返回路径的影响,可以采用差分对走线。为了获得较好的信号完整性,可以选用差分对来对高速信号进行走线,如图1所示,LVDS电平的传输就采用差分传输线的方式。

高速pcb差分对走线应该怎样来设计

图1 差分对走线实例

差分信号传输有很多优点,如:

· 输出驱动总的dI/dr会大幅降低,从而减小了轨道塌陷和潜在的电磁干扰;

· 与单端放大器相比,接收器中的差分放大器有更高的增益;

· 差分信号在一对紧耦合差分对中传输时,在返回路径中对付串扰和突变的鲁棒性更好;

· 因为每个信号都有自己的返回路径,所以差分新信号通过接插件或封装时,不易受

到开关噪声的干扰;

但是差分信号也有其缺点:首先是会产生潜在的EMI,如果不对差分信号进行恰当的平衡或滤波,或者存在任何共模信号,就可能会产生EMI问题;其次是和单端信号相比,传输差分信号需要双倍的信号线。

如图2所示为差分对走线在PCB上的横截面。D为两个差分对之间的距离;s为差分对两根信号线间的距离;W为差分对走线的宽度;Ff为介质厚度。

使用差分对走线时,要遵循以下原则:

· 保持差分对的两信号走线之间的距离S在整个走线上为常数;

· 确保D>25,以最小化两个差分对信号之间的串扰;

· 使差分对的两信号走线之间的距离S满足:S=3H,以便使元件的反射阻抗最小化;

· 将两差分信号线的长度保持相等,以消除信号的相位差;

· 避免在差分对上使用多个过孔,过孔会产生阻抗不匹配和电感。

高速pcb差分对走线应该怎样来设计

图2 PCB上的差分对走线

以前,只有不到50%的电路板采用可控阻抗互连线,而现在这一比例已超过90%。如今有不到50%的电路板使用了差分对,相信在不久的将来,随着对差分对原理和设计规则的了解加深,将会有超过90%的电路板使用它


声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • pcb
    pcb
    +关注

    关注

    4215

    文章

    22442

    浏览量

    385226
  • 华强pcb线路板打样

    关注

    5

    文章

    14629

    浏览量

    42567
收藏 人收藏

    评论

    相关推荐

    如何对PCB进行差分对的走线操作呢?

    PCB设计中,差分对的走线操作是一项关键任务,它直接影响到信号的完整性和电路的性能。差分信号通常用于高速数字通信,因为它们能够有效地抵抗电磁干扰和提供准确的时序信号。
    的头像 发表于 04-10 16:34 246次阅读

    MarsPCB分对与蛇形线操作#国产EDA #pcb设计

    PCB设计eda
    上海为昕科技有限公司
    发布于 :2024年01月03日 13:31:54

    EMC之PCB设计技巧

    开关信号。如果可能的话,应使用接地信号保护它们。在多层PCB上,模拟线的布线应在一个接地层上,而开关线
    发表于 12-19 09:53

    AD9446 LVDS信号线PCB线分对间等长有没有要求?

    我的AD9446的工作在LVDS模式下,请问对于AD9446(100MHz),LVDS信号线PCB线
    发表于 12-18 06:26

    PCB线不要随便拉

    划重点!PCB线不要随便拉 盲目的拉线,拉了也是白拉! 有些小伙伴在pcb布线时,板子到手就是干,由于前期分析工作做的不足或者没做,导致后期处理时举步维艰。比如 电源
    发表于 12-12 09:23

    高效差分对布线指南:提高 PCB 布线速度

    高效差分对布线指南:提高 PCB 布线速度
    的头像 发表于 11-29 16:00 956次阅读
    高效差<b class='flag-5'>分对</b>布线指南:提高 <b class='flag-5'>PCB</b> 布线速度

    SATA硬件驱动器接口的可制造性问题详解

    匹配电路或者设计线阻抗,保证分对的阻抗匹配。 分线对布线
    发表于 11-10 14:26

    【华秋干货铺】SATA硬件驱动器接口的可制造性问题详解

    匹配电路或者设计线阻抗,保证分对的阻抗匹配。 分线对布线
    发表于 11-10 14:23

    你能想象吗,传输线能控到多少阻抗还要看隔壁信号线的脸色?

    我们要讲的案例来说吧,是1个2层板1.6mm的产品,正常来说,做过2层板的朋友们都应该知道,如果一根表层的线想要通过底层的参考平面控阻抗的话,那简直是。。。 是的,是基本上不可能
    发表于 11-02 14:00

    PCB设计丨SATA硬件驱动器接口的可制造性问题详解

    不稳定,增加误码率。 因此,在PCB设计时,需要通过匹配电路或者设计线阻抗,保证分对的阻抗
    发表于 10-09 17:56

    高速信号线必须pcb外层吗?

    比如射频线或者一些高速信号线,必须多层板外层还是内层也可以
    发表于 10-07 08:22

    如果分对做单端时钟输出,如P端作为时钟输出,另一端应该如何使用?

    如果分对做单端时钟输出,如P端作为时钟输出,另一端应该如何使用。
    发表于 08-11 07:26

    【华秋干货铺】PCB布线技巧升级:高速信号篇

    的间隔,因此一个分对中的一条线可能有更多的部分在玻璃纤维上、更少的部分在树脂上,另一条线则相反(树脂上的部分比玻璃纤维上的多)。这样会导致D+和D-
    发表于 08-03 18:18

    PCB布线技巧升级:高速信号篇

    ,因此一个分对中的一条线可能有更多的部分在玻璃纤维上、更少的部分在树脂上,另一条线则相反(树脂上的部分比玻璃纤维上的多)。这样会导致D+和D-
    发表于 08-01 18:02

    减少分ADC驱动器谐波失真的PCB布局技术

    的情况。在这种情况下,C旁路5和C旁路8可以提供一部分负载分电流。为了防止差动电流流过接地层,我们通过板信号层上的PCB线将C旁路5和C旁路8的接地侧连接在一起,并将该
    发表于 04-21 15:29