0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

pcb板贴膜可能会遇到哪一些问题

PCB线路板打样 来源:ct 2019-10-26 09:19 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

1.干膜在铜箔上贴不牢

(1)在处理铜箔表面是没有进行合理的清洁,直接上手操作会留下油污或氧化层,应戴手套进行洗板。

(2)干膜溶剂品质不道标或已过期,生产厂家应该选择优质干膜以及定期检查干膜保质期。

(3)传送速度快,PCB贴膜温度低。改变PCB贴膜速度与PCB贴膜温度。

(4)加工环境湿度过高,导致干膜粘结时间延长。保持生产环境相对湿度50%。

2.干膜与铜箔表面之间出现气泡

(1)选择平整的铜箔,是保证无气泡的关键。增大PCB贴膜压力,板材传递要轻拿轻放。

(2)热压辊表面不平,有凹坑和胶膜钻污。注意定期检车和保护热压辊表面的平整。

(3)PCB贴膜温度过高,导致部分接触材料因温差而产生皱皮,降低PCB贴膜温度。

3.干膜起皱

(1)干膜太黏,在操作过程中小心放板,一单出现碰触应该及时进行处理。

(2)PCB贴膜前板子太热,板子预热温度不宜太高。

4.余胶

(1)干膜质量差,更换干膜。

(2)曝光时间太长,对所用的材料有一个了解进行合理的曝光时间。

(3)显影液失效,换显影液。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • pcb
    pcb
    +关注

    关注

    4417

    文章

    23965

    浏览量

    426154
  • 华强pcb线路板打样

    关注

    5

    文章

    14629

    浏览量

    44715
收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    在并联使用MOS存在一些问题,要怎样做才能避免这些问题?

    在并联使用MOS存在一些问题,那我们要怎样做才能避免这些问题? 首先,器件的致性定要好。 在功率MOSFET多管并联时,器件内部参数的微小差异就会引起并联各支路电流的不平衡而导致单管过流损坏。 其次是功率。如果功率高于25%
    发表于 12-10 08:19

    关于六类网线一些问题的解答

    今天我们就围绕网友一些常见的关于六类网线的问题进行下汇总式解答: 问 六类网线可以当电源用吗? 答 六类网线并不是设计用于传输电力的电缆,因此般不建议将其用于电源传输。 尽管六类网线的线芯可以
    的头像 发表于 12-09 11:13 763次阅读

    【CPKCOR-RA8D1】关于AI人脸检测移植遇到一些问题

    这篇经验分享记录了我在把官方的人脸检测功能迁移并集成到官方屏幕显示项目中时遇到的问题、排查思路与最终解决方案。目标硬件是 CPKCOR-RA8D1B(RA8D1 MCU)核心
    发表于 10-31 13:39

    对浮点指令扩展中一些问题的解决与分享

    出现无法写的情况。 结论 以上就是我们组在扩展浮点指令中出现的一些问题,这些问题总体上归结于对蜂鸟的代码没有整体性的把握,对内容的掌握程度还不够。在后续的工作中应注意理清功能的整体架构而对所有的相关部分进行修改。
    发表于 10-24 11:47

    极海MCU的ISP和IAP中程序跳转运行问题分析

    最近在调试程序的程序升级方式,遇到了不少的问题,本篇笔记记录遇到一些问题及在这个过程中的一些问题及思考。
    的头像 发表于 10-10 14:31 3655次阅读
    极海MCU的ISP和IAP中程序跳转运行问题分析

    深度解读PCB设计布局准则

    无论您是在进行高速设计,还是正在设计块高速PCB,良好的电路设计实践都有助于确保您的设计能够按预期工作并实现批量生产。在本指南中,我们汇总了适用于大多数现代电路
    的头像 发表于 09-01 14:24 7728次阅读
    深度解读<b class='flag-5'>PCB</b>设计布局准则

    通过SEGGER JLINK调试CYUSB3014-BZXI遇到的问题求解

    最新版本)。 我按照《 EZ-USB™ Suite 用户指南》第 3 节“使用 Segger J-Link 进行调试”进行调试配置 然而我在调试过程中遇到一些问题 1. 运行程序时,它不会在应用程序线程
    发表于 07-16 08:27

    电路上助焊剂残留的处理方法

    焊锡是在焊接线路中连接电子元器件的重要工业原材料,在pcb线路上锡的工艺中有浸锡,印刷过回焊炉,还有种是机器焊锡机焊接或手工烙铁焊接这几种,但不管是哪一些工艺焊接后的
    的头像 发表于 06-19 15:36 2392次阅读

    机远程监控智能管理系统方案

    在消费电子、汽车制造、光学显示等行业,工艺是保障产品表面质量的核心环节,其主要功能是将保护、装饰等材料精准地贴附在产品表面,以提高产品的外观质量和防护性能。随着生产自动化与柔性
    的头像 发表于 06-07 15:32 582次阅读
    <b class='flag-5'>贴</b><b class='flag-5'>膜</b>机远程监控智能管理系统方案

    什么是晶圆

    是指将片经过减薄处理的晶圆(Wafer)固定在层特殊的胶膜上,这层通常为蓝色,业内常称为“ 蓝
    的头像 发表于 06-03 18:20 1854次阅读
    什么是晶圆<b class='flag-5'>贴</b><b class='flag-5'>膜</b>

    CYPD5235的CC Pin功能异常,还可能会跟什么有关?

    /VSYS/VDDD/V5V_P1的电都是正常的。 请教问题: 1。CYPD5235的CC Pin功能异常,还可能会跟什么有关? 2。去掉的MP8859,影响CYPD5235的软件代码执行吗?如果
    发表于 05-30 07:04

    有偿请教容性负载的放大电路的一些问题

    (有偿求解决)如图所示这样个电路,我在multisim上仿真是正常的,但是我pcb设计好测试完发现输出对不上(比如C1比Cp等于10,我输入为3V,放大器输出应该是33V【30.5v】,C1两端
    发表于 05-29 20:06

    PCB Layout 约束管理,助力优化设计

    本文重点PCBlayout约束管理在设计中的重要性Layout约束有助避免一些设计问题设计中可以使用的不同约束在PCB设计规则和约束管理方面,许多设计师试图采用“刀切”的方法,认为同样的规则设定
    的头像 发表于 05-16 13:02 1197次阅读
    <b class='flag-5'>PCB</b> Layout 约束管理,助力优化设计

    开关电源PCB技术

    可能在初次调试时无法正常工作,原因是该电源的PCB排版存在着许多问题.详细讨论了开关电源PCB排版的基本要点,并描述了一些实用的PCB排版例
    发表于 05-07 17:08

    在FX2LP USB上配置GPIF中断时遇到一些问题,求解决

    你好,我在 FX2LP USB 上配置 GPIF 中断时遇到一些问题。 我启用了 INT4 中断并从 GPIF 中选择了源 INT4,然后启用了 GPIF 完成中断,但我看不到中断 4 工作。 我该如何做呢?
    发表于 05-06 08:00