0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

FPGA设计的一些相关经验

PCB线路板打样 来源:pcb论坛网 作者:pcb论坛网 2020-01-15 16:51 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

这里我谈谈我的一些经验和大家分享,希望能对IC设计的新手有一定的帮助,能使得他们能少走一些弯路,欢迎讨论!

我相信“如果有梦想,就会实现!”

在IC工业中有许多不同的领域,IC设计者的特征也会有些不同。在A领域的一个好的IC设计者也许会花很长时间去熟悉B领域的知识。在我们职业生涯的开始,我们应该问我们自己一些问题,我们想要成为怎样的IC设计者?消费?PC外围?通信微处理器DSP?等等?

IC设计的基本规则和流程是一样的,无论啥样的都会加到其中。HDL,FPGA和软件等是帮助我们理解芯片的最好工具。IC的灵魂是知识。因此我们遇到的第一个挑战将是获得设计的相关信息,然后理解信息并应用它。

但是有些信息不是免费的,我们需要加入一些协会或从如IEEE/ISO等那些组织购买一些文档。设计者应该有很强的背景知识来很快的理解他们,甚至能改进存在的标准或。一个好的设计者应该应该有足够的设计技能和工具应用知识并且不断的积累他们。

例如:8口以太网转换HUB控制器

需要知识:IEEE802.3标准,包括10MHZ以太网和100MHZ快速以太网。

相关领域:异步传输模式(ATM),IEEE802.11无限局域网,IEEE1394,USB等。

HDL,计算机仿真和只能解决ASIC设计流程的数字部分。如果在IC中有任何模拟部分,他将依赖模拟设计者或从另外的厂家购买。甚至一些纯数字部分也能从另外一些厂家购买以加速上市时间。那些不是被我们设计的部分称为IP,包括HDL代码,网表,硬核。对于我们设计的技术取决于硬核。一些IP是非常贵的,如在USB2.0中的 PHY。一些小的公司没有足够的人力和软件资源来完成有些工作,甚至他们不能在缺货期预定足够的晶原,因此涉及服务公司取代了他们的工作。但并不是每个IP都满足我们的需要,有时我们需要在购买后作一些修改。我们要在设计前决定所要用到的IPs。

在设计开始,设计者必须理解所有相关的标准、规范和算法。但是有许多方法来应用这些规范和算法。最好的结构是快速和最小芯片尺寸的结合。不幸的是,快速的需求常常和最小芯片尺寸的需求是对立的。因此,在HDL编码工作前规划一个最优的结构也是一个重要的问题。

例如:1:除法器

除数被固定。最快的方法是查表,但是这个方法需要大的内存。我们可以可以从被除数中不断的减去除数直到新的被除数比除数小。它会花更多的时间但用最少的硬件。还有许多的方法来构建除法器,每种方法都有他自己的优点和缺点。

2:图像处理的动态评估器

从前一个图片中发现最相似的8×8模块,在整个电影剪辑中。最基本的有全搜索和三步搜索的方法。许多的论文已经讨论过优化硬件复杂度和速度的结构,这里我不再祥解释。

一个好的设计者应该要被实际经验培训和不断的。我们要在每个设计工作中非常小心和耐心。因为一个NRE将会消耗大量的金钱和数周的时间,如果他不小心犯错,设计者将会对金钱和计划失败负责。经验和小心也许是来完成一个成功的设计项目最好的方法。

以下条款是一些对一个稳步的和成功的设计的建议:(可能有些朋友也指出了其中的部分,我这里只作简要说明,可能稍有不同)

命名风格:

1不要用关键字做信号名;

2不要在中用VERILOG关键字做信号名;

3命名信号用含义;

4命名I/O口用尽量短的名字;

5不要把信号用高和低的情况混合命名;

6信号的第一个字母必须是A-Z是一个规则;

7使模块名、实例名和文件名相同;

编码风格:记住,一个好的代码是其他人可以很容易阅读和理解的。

1尽可能多的增加说明语句;

2在一个设计中固定编码格式和统一所有的模块,根从项目领导者定义的格式;

3把全部设计分成适合数量的不同的模块或实体;

4在一个always/process中的所有信号必须相关;

5不要用关键字或一些经常被用来安全综合的语法;

6不要用复杂逻辑;

7在一个if语句中的所有条件必须相关;

设计风格

1强烈建议用同步设计;

2在设计时总是记住时序问题;

3在一个设计开始就要考虑到地电平或高电平复位、同步或异步复位、上升沿或下降沿触发等问题,在所有模块中都要遵守它;

4在不同的情况下用if和case;

5在锁存一个信号或总线时要小心;

6确信所有寄存器的输出信号能够被复位/置位;

7永远不要再写入之前读取任何内部存储器(如SRAM

8从一个时钟到另一个不同的时钟传输数据时用数据缓冲,他工作像一个双时钟FIFO;

9在VHDL中二维数组可以使用,它是非常有用的。在VERILOG中他仅仅可以使用在测试模块中,不能被综合;

10遵守register-in register-out规则;

11像synopsys的DC的综合工具是非常稳定的,任何bugs都不会从综合工具中产生;

12确保FPGA版本与ASIC的版本尽可能的相似,特别是SRAM类型,若版本一致是最理想的;

13在嵌入式存储器中使用BIST;

14虚单元和一些修正电路是必需的;

15一些简单的测试电路也是需要的,经常在一个芯片中有许多测试模块;

16除非低功耗不要用门控时钟;

17不要依靠脚本来保证设计。但是在脚本中的一些好的约束能够起到更好的性能(例如前向加法器);

18如果时间充裕,通过时钟做一个多锁存器来取代用MUX;

19不要用内部tri-state, ASIC需要总线保持器来处理内部tri-state;

20在top level中作pad insertion;

21选择pad时要小心(如上拉能力,施密特触发器,5伏耐压等);

22小心由时钟偏差引起的问题;

23不要试着产生半周期信号;

24如果有很多函数要修正,请一个一个地作,修正一个函数检查一个函数;

25在一个计算等式中排列每个信号的位数是一个好习惯,即使综合工具能做;

26不要使用HDL提供的除法器;

27削减不必要的时钟。它会在设计和布局中引起很多麻烦,大多数FPGA有1-4个专门的时钟通道;深圳专业硬件FPGA学习,工程师授课,包教会,详情联系郭老师QQ754634522

以上是大家在设计中最好遵守的要点,它可以使你的设计更好。(转载)

责任编辑:ct

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • FPGA
    +关注

    关注

    1655

    文章

    22285

    浏览量

    630295
  • 华强pcb线路板打样

    关注

    5

    文章

    14629

    浏览量

    44387
收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    贴片电容精度J±5%的一些详细知识

    贴片电容精度J±5%表示电容的实际值与标称值之间的偏差范围在±5%以内 ,以下是关于贴片电容精度J±5%的一些详细知识: 、精度等级含义 J±5% :字母“J”在贴片电容的标识中通常表示标称精度
    的头像 发表于 11-20 14:38 140次阅读
    贴片电容精度J±5%的<b class='flag-5'>一些</b>详细知识

    如果将蜂鸟的risc-v移植到其他的fpga中想实现一些外设功能有什么办法?可以不用操作系统直接添加verilog代码吗?

    请问如果将蜂鸟的risc-v移植到其他的fpga中想实现一些外设功能有什么办法?可以不用操作系统直接添加verilog代码吗?
    发表于 11-10 06:35

    对浮点指令扩展中一些问题的解决与分享

    出现无法写的情况。 结论 以上就是我们组在扩展浮点指令中出现的一些问题,这些问题总体上归结于对蜂鸟的代码没有整体性的把握,对内容的掌握程度还不够。在后续的工作中应注意理清功能的整体架构而对所有的相关部分进行修改。
    发表于 10-24 11:47

    使用nuclei studio进行调试的一些方法和技巧

    点击stop,如果不点击stop,直接开始跑第二条程序,则也会发生冲突错误 其次是在将vivado生成的bin文件或mcs文件烧录进DDR200T之后,需要按下板子上的 烧录program(B15 FPGA
    发表于 10-24 07:08

    在Ubuntu20.04系统中训练神经网络模型的一些经验

    本帖欲分享在Ubuntu20.04系统中训练神经网络模型的一些经验。我们采用jupyter notebook作为开发IDE,以TensorFlow2为训练框架,目标是训练个手写数字识别的神经网络
    发表于 10-22 07:03

    文详解xilinx 7系列FPGA配置技巧

    本文旨在通过讲解不同模式的原理图连接方式,进而配置用到引脚的含义(手册上相关引脚含义有四、五页,通过本文理解基本上能够记住所有引脚含义以及使用场景),熟悉xilinx 7系列配置流程,以及设计原理图时需要注意的一些事项,比如flash与
    的头像 发表于 08-30 14:35 8892次阅读
    <b class='flag-5'>一</b>文详解xilinx 7系列<b class='flag-5'>FPGA</b>配置技巧

    分享一些工业用水监测物联网系统方案的实施经验

    在工业用水监测物联网系统方案的实施中,可借鉴以下关键经验,涵盖技术选型、系统架构、功能实现及实际案例应用: 、技术选型与系统架构 网关与通信协议选择 多协议适配 :优先选择支持Modbus、OPC
    的头像 发表于 06-30 15:40 372次阅读

    Debian和Ubuntu哪个好一些

    兼容性对比Debian和Ubuntu哪个好一些,并为您揭示如何通过RAKsmart服务器释放Linux系统的最大潜能。
    的头像 发表于 05-07 10:58 853次阅读

    简述电源设计经验技巧

    在电源设计领域中,经验的积累往往决定了产品的稳定性和可靠性。若是电子新人了解到一些实用的设计技巧,电源设计将事半功倍。下面将总结大佬的14条电源设计经验,以此提供参考和指导。
    的头像 发表于 04-23 09:26 688次阅读

    树莓派在自动化控制项目中的一些潜在应用

    自动化控制项目中的一些潜在应用。之前,我们已经为Arduino平台探讨了相同的话题。我们确定Arduino是个出色的教育工具,但由于一些限制,它无法在工业环境中完全
    的头像 发表于 03-25 09:45 477次阅读
    树莓派在自动化控制项目中的<b class='flag-5'>一些</b>潜在应用

    使用ADS828采集模拟信号,随着CLK的提高,采集到的数据会有一些毛刺怎么解决?

    使用ADS828采集模拟信号,随着CLK的提高,采集到的数据会有一些毛刺。不知道怎么解决。 我是用Actel的FPGA控制的,ADS828的时钟也由FPGA发出。ADS828控制在工作状态和低功耗
    发表于 02-14 08:26

    AN-202: IC放大器用户指南:去耦、接地及其他一些要点

    电子发烧友网站提供《AN-202: IC放大器用户指南:去耦、接地及其他一些要点.pdf》资料免费下载
    发表于 01-13 15:16 3次下载
    AN-202: IC放大器用户指南:去耦、接地及其他<b class='flag-5'>一些</b>要点

    AN29-关于DC-DC转换器的一些想法

    电子发烧友网站提供《AN29-关于DC-DC转换器的一些想法.pdf》资料免费下载
    发表于 01-08 13:57 0次下载
    AN29-关于DC-DC转换器的<b class='flag-5'>一些</b>想法

    使用DAC37J84时,遇到了一些问题求解答

    您好,我在使用DAC37J84时,遇到了一些问题,需要您的支持;具体情况如下: 我使用1片DAC37J84与Xilinx的XC7V485T FPGA进行通信,具体设置参数如下: DAC37J84
    发表于 01-06 06:36

    赛灵思低温失效的原因,有没有别的方法或者一些见解?

    赛灵思低温失效的原因,有没有别的方法或者一些见解。就是芯片工作温度在100°--40°区间,然后呢我们到了0°以下就不工作了,然后在低温的情况下监测了电流和电压都正常,频率也都正常,频率不是FPGA的频率是晶振的频率,焊接的话七台都不行都是这个,0°
    发表于 12-30 16:28