是的,JTAG接口(通常是标准的10针、14针或20针连接器)在PCB上的管脚中心距离(中心间距) 通常是:
2.54 毫米 (mm)
这等同于:
- 0.100 英寸 (in)
- 100 密尔 (mil) - PCB设计中常用的单位
关键点说明
- 标准间距: 这个 2.54mm (0.1 in) 间距是绝大多数双排针、排母连接器(包括常用的 JTAG 接口连接器,如 IDC-10, IDC-14, IDC-20 或其类似封装)的标准引脚间距。
- 行间距: 这个 2.54mm 指的是 同一排内相邻两个引脚的中心之间的距离。
- 排间距: 对于双排的 JTAG 连接器(最常见),两排引脚中心线之间的距离 通常也是标准的 2.54mm (0.1 in)。这使得整个插座/插头的网格是标准的 2.54mm x 2.54mm。
- 焊盘中心距: 在设计 PCB 封装时,焊盘的中心距离必须与连接器引脚的中心距离一致,即 2.54mm。
- 务必核对: 虽然这是绝对主流的标准,但为了确保万无一失,强烈建议:
- 查阅规格书: 始终参考你所选用的具体 JTAG 连接器型号的官方数据手册(Datasheet)。这是最权威的来源。
- 测量验证: 如果手头有实物连接器,可以使用卡尺测量相邻引脚的中心点距离进行验证。
总结
对于绝大多数标准的 JTAG 接口(如 ARM Cortex 调试常见的 10-pin 或 20-pin 连接器),其 PCB 上的 管脚中心距离(中心间距)是 2.54 毫米 (mm)。这是设计的基准依据,但务必结合具体连接器的规格书进行最终确认。
什么是JTAG口?今日带你深度了解JTAG口
在FPGA研发及学习过程中,有一个关键步骤就是下板实现,做硬件“硬现”很重要,一般来说用JTAG口比较常见一些,因此相信肯定有些大侠遇到过JTAG口失灵或者损坏无法使用的事情。
2021-03-17 14:05:33
探讨一下JTAG口是什么?
根据查阅资料及本人的一些实践经验所得,在使用JTAG下载接口的过程中,请不要随意带电插拔,否则会损坏FPGA芯片的JTAG口信号管脚。那么如何去确认JTAG口已经损坏了呢。首先你要去排除基本的几项因素
2022-07-26 09:29:34
JTAG如何工作?是谁动了我的JTAG口?
在FPGA研发及学习过程中,有一个关键步骤就是 下板实现 ,做硬件“硬现”很重要,一般来说用JTAG口比较常见一些,因此,相信肯定有些大侠遇到过JTAG口失灵或者损坏无法使用的事情。 最近我就遇到
2023-12-04 07:40:02
关于JTAG口,你了解多少?
在FPGA研发及学习过程中,有一个关键步骤就是下板实现,做硬件“硬现”很重要,一般来说用JTAG口比较常见一些,因此相信肯定有些大侠遇到过JTAG口失灵或者损坏无法使用的事情。最近我就遇到了这类事情
2023-06-07 12:35:31
FPGA的JTAG口为什么容易损坏?
现象: 在排除了下载线的问题后,还是不能访问FPGA的JTAG口,那么很有可能你的FPGA芯片的JTAG口已经损坏。此时请用万用表检查TCK,TMS,TDO和Tdi是否和GND短路,如果任何一个信号对地短路则表示JTAG信号管脚已经损坏。
uwyywjdwe
2019-05-31 07:01:06
ARM的JTAG接口基础知识
JTAG是Joint Test Action Group的缩写,是IEEE 1149.1标准。使用JTAG的优点:JTAG的建立使得集成电路固定在PCB上,只通过边界扫描便可以被测试。在ARM7TDMI处理器中,可以通过JTAG直接控制ARM的内部总线、I/O口等信息,从而达到调试的目的。
2020-07-20 14:46:30
如何去使用JTAG口?使用JTAG口需要注意什么事项?
AVR单片机使用JTAG口作为普通I/O口的方法有哪几种?JTAG口的配置方式是什么?如何去使用JTAG口?使用JTAG口需要注意什么事项?
哎呀2015
2021-07-07 06:22:05
今日说“法”:是谁动了我的JTAG口?
各位大侠参考,一起交流学习。 根据查阅资料及本人的一些实践经验所得,在使用JTAG下载接口的过程中,请不要随意带电插拔,否则会损坏FPGA芯片的JTAG口信号管脚。那么如何去确认JTAG口已经
FPGA技术江湖
2023-05-19 19:47:36
ARM的JTAG调试结构
JTAG是Joint Test Action Group的缩写,是IEEE 1149.1标准。使用JTAG的优点:JTAG的建立使得集成电路固定在PCB上,只通过边界扫描便可以被测试。
2020-08-27 14:18:48
如何去确认JTAG口已经损坏了呢?
最近我就遇到了这类事情,FPGA的JTAG口突然就不能下载程序了,而且这种事情已经不是第一次了,之前在做项目的时候也出现过,而且出现的形式也极其相似,之前还用的好好的,第二天就不行了,真是让人郁闷。
2021-03-04 16:14:18
JTAG口烧掉的原因是什么?
使用闻亭XDS560V2仿真器,自己做的F***板子,JTAG口经常烧掉,JTAG电路如图,请问是什么原因,用着用着TRST就和地短路了,已经烧了三个芯片了
60user22
2020-05-11 09:52:32
JTAG的基本原理
在线仿真、调试,它在芯片内部封装了专门的测试电路 TAP ( Test Access Port ,测试访问口),通过专用的JTAG测试工具对芯片进行测试。现在多数的高级器件都支持JTAG协议,如以以ARM
2023-06-14 09:15:46
双网口如何分配OTG相关管脚?
由单网口改为双网口后,USB-OTG的ID管脚、USB_DET_BUS、USB_DRV_BUS管脚被占用,从之前的fex看到u***_det_vbus_gpio=port:PH17u
冰箱洗衣机
2022-01-05 07:04:12
pcb板边安全距离是多少合适?
pcb板边安全距离是多少合适? PCB板边安全距离是指PCB板上电路的边缘与板的边界之间的最小安全距离,该距离的确定对于确保电路的可靠性和防止电路之间的干扰非常重要。本文将详细探讨PCB板边安全距离
2024-01-17 16:38:07
高压PCB设计:如何把控爬电距离和间隙距离?
本帖最后由 松山归人 于 2021-4-14 17:11 编辑 详情见附件。高压PCB设计:如何把控爬电距离和间隙距离?当我是本科生时,我做了很多电化学蚀刻。我把它放在我的简历上多年,因为采访
张飞电子学院郭嘉
2021-04-14 16:18:14
如何理解PCB设计的爬电距离?
一站式PCBA智造厂家今天为大家讲讲PCB设计爬电距离要求与走线规则有哪些?PCB设计爬电距离要求与走线规则。在PCB设计中,爬电距离和走线规则是关键的考虑因素,尤其是在高压电路和高频电路的设计中
2024-08-15 09:23:16
一文详细了解JTAG接口
在FPGA研发及学习过程中,有一个关键步骤就是下板实现,做硬件“硬现”很重要,一般来说用JTAG口比较常见一些,因此相信肯定有些大侠遇到过JTAG口失灵或者损坏无法使用的事情。最近我就遇到了这类事情
2022-07-20 09:15:18
请教双网口如何分配OTG相关管脚
由单网口改为双网口后,USB-OTG的ID管脚、USB_DET_BUS、USB_DRV_BUS管脚被占用,从之前的fex看到u***_det_vbus_gpio=port:PH17u
今日电子
2022-01-13 07:24:39
JTAG简介 JTAG和SWD之间的区别
01JTAG简介 JTAG(JointTest ActionGroup)是一个接口,为了这个接口成立了一个小组叫JTAG小组,它成立于1985年。在1990年IEEE觉得一切妥当,于是发布了IEEE
2021-07-23 17:53:29
PCB设计--PCB画图技巧
。管脚的标数是和原理图库是一一对应的。4、画原理图库的时候,元件必须摆放在画板中心,再保存。否则话pcb原理图的时候,器件总是拖不进去。5、画pcb图库的时候要设置参考点,否则在生成的印制电路板的时候
晓白嵌入式
2021-01-06 09:43:38