电子发烧友App

硬声App

0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

电子发烧友网>可编程逻辑>FPGA/ASIC技术>Spartan6开发中bufpll mapping error

Spartan6开发中bufpll mapping error

收藏

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

评论

查看更多

相关推荐

SPARTAN6 SD SDI音频嵌入式解决方案可以在Spartan6实现吗?

嗨,有没有人知道可以在Spartan6实现的SD SDI音频嵌入解决方案的参考设计或IP核(免费或付费)?我见过XAPP1014提供了非常好的参考设计,但对于SD数据速率,它只有一个音频去嵌入器而
2019-07-29 08:22:28

SPARTAN6到ZYNQ PRIMITIVES CONVERSION不匹配

嗨, 我有一些问题,比如一些斯巴达原语与zynq设备不匹配。你能告诉我如何转换 斯巴达BUFIO2,BUFPLL,ISERDES,IODELAY对ZYNQ设备原语的描述。以上来自于谷歌翻译以下为原文
2019-04-09 13:27:52

SPARTAN 6作为SPI从器件时主SPI的SPI时钟和MOSI信号失真的原因是什么?

我是这个论坛的新手。在此先感谢您的帮助。在我的设计SPARTAN6(XC6SLX25)是SPI从器件。 Master和Slave SPI都在同一块板上。 SPI master是基于u控制器的芯片
2019-08-09 09:07:29

Spartan6 JTAG配置无法发挥作用

我正在编写自己的代码用于我的Spartan6 FPGA的JTAG配置。但是,我无法让它发挥作用。出于调试目的,我想尝试读取配置寄存器(例如STAT,IDCODE),但也不能这样做。这是我粗略
2019-05-24 13:14:10

Spartan6 PCIe PIO示例无法使用lspci查看卡

我正在为使用Spartan-6 LX45T的XMC卡开发硬件。我对VHDL的总体经验很少,所以我所做的就是在将硬件交给外部开发人员之前对PCIe链接进行限定。我使用ISE 14.7生成PCIe核心
2020-04-15 07:32:57

Spartan6启动过程

大家好,我设计了一个红外线凸轮。我使用Spartan6 fpga来控制相机操作。完成设计后,当用户打开相机电源时,闪存的数据必须启动fpga。对于启动操作,我是使用微控制器还是cpld进行启动操作
2019-05-31 12:05:10

Spartan6器件需要或小于0.47uF旁路电容器吗?

Spartan6是否包含基板高性能电容器,如Virtex5和6?具有推荐的旁路上限值的其他人的经验是什么?谢谢!以上来自于谷歌翻译以下为原文We're laying outa Spartan 6
2019-05-29 07:36:22

Spartan6是否具有32位宽的IO数据

我正在测试spartan6上的serdes,我无法通过32位宽的数据传递结果。我的电路使用8位和16位宽数据。在一个范围内,我可以看到看起来移位或不一致的东西以32位宽的IO数据输出接收器输出
2019-07-24 08:17:30

Spartan 6设备ID代码不匹配错误

我在Jtag链中使用Spartan6 LX75T和LX100,erliear它过去工作正常,但现在我得到下面的devde id不匹配错误。我还有两套电路板可以正常工作。影响状况:信息:iMPACT
2019-06-17 09:57:41

Spartan IODELAY2计算的最大延迟如何预测

敬启者!在“Spartan-6 FPGA数据手册:DC amd开关特性”之后,IODELAY2元件Spartan6的最大延迟定义为:最大延迟=整数(抽头数/ 8)X Ttap8 + Ttapn。因此
2019-05-30 10:27:55

spartan6 LX100 676功耗怎么样

嗨,我正在使用spartan6 LX100 676。目前我的利用率是8%,所有引脚分配,2 pll使用,2 mcb(DDR2-240Mhz DDR)。大多数数字引脚工作在80Mhz频率。运行
2019-05-30 09:48:02

spartan6部分重新配置如何使用

嗨,我是学生我研究了如何在SPARTAN6设计部分重新配置好几个月,但仍然不知道如何使用它。有我的知识: - 通过planAhead实施设计PlanAhead的部分重新配置设计。 (我
2019-02-22 08:22:33

Atlys Spartan6 xc6slx45的hello world教程出现错误该怎么办?

我想用我的atlys spartan-6 xc6slx45做一个hello world程序。我打开了EDK我使用BSB创建了一个新的Projet然后我用PLB互连创建了一个新的microlaze
2019-07-26 07:50:35

FPGA 红色飓风E9-Xilinx Spartan6 XC6SLX9FTG256开发

[size=+0]简单介绍[size=+0]E9 是一款面向教学实验和工程师入门的高性价比FPGA 学习平台,采用XILINX的Spartan6系列FPGA,丰富的外围接口和用户扩展IO。平台采用
2012-06-09 11:21:53

GTP的Spartan 6 PCB设计问题

亲爱的大家,在设计带有Spartan6 LX45T的PCB时,我遇到了两个问题:1)我的设计非常受限制。我将不得不使用VCCO_0 = 3.3V,我将不得不使用bank0的许多I / O.考虑到
2019-05-23 09:58:42

ISE 12.4升级后使用Spartan 6的设计没有映射

你好,我在ISE 12.4使用Spartan 6进行了设计。我设法生成了编程文件,并且工作正常。经过一些修改后,我已迁移到ISE 14.7,现在设计没有映射。我在映射期间出现“Place:543
2019-07-26 07:07:46

TEMAC没有在Spartan6上工作?

嗨,我使用Micrel的PHY芯片在Spartan 6上实现了TEMAC示例设计。数据从FPGA发送到我的主机PC,但是在连接之后,我发现丢失了数据包(我在数据帧包含了一个数据包ID字段)。我在
2019-05-24 14:16:22

nano2 Spartan6 LX16/RTL8201 百兆网/DDR3/Cypress68013 USB2.0/RM3/PMOD/RS232

/DDR3/Cypress68013 USB2.0/RM3/PMOD/RS232/UARTNANO_LX16嵌入式开发套件,核心芯片采用SPARTAN6系列XC6SLX16 FTG256作为核心处理器,板卡
2014-04-10 13:54:35

为什么Spartan6 SRIO,clk pad是浮动的?

Spartan6 SRIO,clk pad是浮动的,有没有办法使用SRIO
2019-08-01 08:59:05

为什么为spartan6生成fifo ip_core时会出现警告?

嗨,我是这个论坛的新人。我有一点关于fifo_generator_v9_2的问题,当我尝试为spartan6生成一个fifo ip_core时,控制台上会出现以下警告:警告:sim - 组件
2019-11-11 16:28:27

为什么使用ISE模板为spartan 6使用块发挥作用时会发生警告?

- RAMB16BWER类型的实例'xRAMR / RAMB16BWER_inst'上的SIM_DEVICE值已从'SPARTAN3ADSP'更改为'SPARTAN6',以更正此原语的后ngdbuild
2019-08-05 08:28:52

为什么基于xapp894的Spartan6 MIPI TX接口电路MIPI无法接收数据?

亲爱的每个人, 我用Spartan6 LX15作为MIPI-CSI2发射器构建了一块电路板,该电路完全基于XAPP894。我将高速IO标准设置为DIFF_HSTL_I_18,将低功耗IO标准设置为
2019-08-07 09:12:51

为什么我使用spartan6的多引导MCS文件下载失败了?

启动映像) ,然后通过禁用BitG​​en选项的多引导功能生成多引导位。顺便说一下,我使用的闪存是8M位SPI闪存(来自atmel)。IPROG cmds是spartan6配置数据表的100%,G3
2019-07-19 09:12:14

使用spartan6 gtp收发器向导没有外部时钟

我正在使用spartan6 gtp收发器向导。但没有外部时钟。相反,我使用时钟向导使用200 M振荡器生成所需的速率。我尝试使用chipcope测试示例设计,但错误计数信号正在增加gradullay。谁能帮帮我吗?
2019-08-06 10:47:32

全新Xilinx Spartan6 Nexys3 开发板!

全新Xilinx Spartan6 Nexys3 开发板转让!从未使用!950包邮~需要的联系我。
2014-01-01 17:20:18

关于Spartan6的振荡器的要求

我想知道Spartan6外部振荡器的要求。有关频率稳定性的要求等等。我已经检查了Spartan6的数据表,但我没有找到详细和具体的标准以上来自于谷歌翻译以下为原文I want to know
2019-05-10 14:31:23

关于Spartan6板子的使用心得

给大家分享一下关于Spartan6板子的使用心得。
2021-04-30 07:03:13

关于spartan6套件试用心得,不看肯定后悔

求大神分享一些关于spartan6套件试用心得
2021-04-15 06:42:05

Spartan6使用PLL

我尝试使用“clockin向导”在Spartan6使用PLL我们可以指定的2个参数是输入和输出抖动。但是与构建PLL的常用参数有什么关系:1)输入捕获范围,定义输入频率的窗口:是输入抖动吗?2
2019-06-06 11:14:34

Spartan6上使用内部终端是否需要特殊连接或外部组件?

大家好,对于通用I / O(不是GTxx收发器或内存控制器),在Spartan6上使用内部终端是否需要特殊连接或外部组件? (即GND或Vcco的电阻)?到目前为止我发现的只有: - 方便
2019-06-04 15:21:12

spartan 6设备阻止映射中的删除逻辑

你好我们将DTMF核心(经过测试并在斯巴达3工作)移植到斯巴达6。我们在综合和制图方面面临许多警告。工具正在删除一些与DSP相关的逻辑。如何避免这些改造。请给我们一些避免的选择。我们正在
2018-10-16 10:25:06

大家知道怎么使用spartan6芯片驱动TFT显示屏工作吗?显示屏的各个引脚如图片

如何使用spartan6芯片驱动TFT显示屏?如何使用xlinx软件编程?
2016-12-21 16:23:22

如何使用RTL代码回读SPARTAN6器件的器件?

嗨,大家好 我知道如何使用RTL代码回读SPARTAN6器件的器件,通过实例化DNA_PORT很容易实现。 但是在SPARTAN3E,没有这种原始来源。 剂量SPARTAN3E无法回读设备ID
2019-07-10 08:40:32

如何使用Spansion S25FL129P间接编程Spartan6

带有Spartan6的新电路板将使用SPI闪存Spansion S25FL19P(扇区为64kB)。此SPI闪存列为与Impact兼容。唉没有描述连接模式。它可以在简单的1数据线输出工作吗?它会
2019-07-24 13:48:52

如何在spartan6 LX150T设置bank2?

我将在spartan6 LX150T Bank2设计lvds接口,将有15对lvds信号。和其他信号(约90个信号)将被用于单个信号。可能吗?我如何设置bank2?如果你知道这个方法,请告诉我
2019-07-25 13:41:58

如何将PLL / BUFPLL保留在我的项目中

中(驱动Spartan的整个边缘 - 欢迎使用6),保持使用频率高于375 MHz的能力,但删除此路由问题。对时序约束指南的检查表明,限制这两个内部信号(没有输入或输出引脚)通常不是常用的。根据线程的建议
2019-07-18 14:15:00

如何建立Spartan 6和Virtex 6之间的通信?

亲爱的专家 我尝试通过GTP(S6)/ GTX(V6)在SP605(Spartan6)和ML605(Virtex6)之间建立通信, 我想连接两个主板的SFPlight模块,并且定义极光协议,但我
2019-07-31 10:37:43

如何给FPGA SPARTAN6套件提供128位输入?

谁能告诉我如何给FPGA SPARTAN6套件提供128位输入?我们如何配置它通过16个开关接受128位输入?以上来自于谷歌翻译以下为原文can anyone tell me how to give
2019-07-22 08:33:05

如何进行Spartan6 PLL DRP动态重新配置限制?

大家好!我正在使用Spartan6 FPGA为高速DAC提供数据。必要的高速I / O时钟由PLL实例完成。在我的申请,我有两种不同的情况:case1:我需要从80MHz参考(M = 12)产生
2019-07-31 10:59:14

怎么使用spartan6 MCB与DDR2建立接口?

我正在使用spartan6 MCB与DDR2建立接口。我是VHDL的新手。在我预先编写的示例设计数据和地址,我想修改设计以给出用户定义的数据和地址,并且想要添加三个控制信号wr,rd
2020-03-25 07:31:23

怎么将剪切的正弦波TCXO与Spartan6连接

大家好, 有没有人知道将标准限幅正弦波振荡器连接到Spartan6的简单,漂亮和干净的方法?谢谢你的帮助巴勃罗以上来自于谷歌翻译以下为原文Hi Everybody, Does anyone know
2019-05-16 12:00:46

无法获取是否启用和重置Spartan6 BRAM信号

嗨,我正在尝试使用spartan6块rams作为真正的双端口ram,数据宽度为20bits。所以实例化的宏由xilinx.i提供.Spartan-6库指南用于HDL设计,但我无法获取是否启用和重置
2019-07-26 13:22:01

更新Spartan6 CRC校验和失败

在我进行数据包修改后,我尝试更新Spartan6 CRC校验和失败。这不是Virtex / E / 2 / 2P / 4/5/6/7或Spartan3E的问题,但Spartan6完全不同。我知道
2019-07-08 07:39:34

Spartan6 LX150 FGG676设计的参考原理图

doing a design using Spartan6 LX150 FGG676 FPGA, can I ask for some reference schematic which uses the external memory? Thanks,Anna
2019-07-02 08:54:43

Spartan6 XC6SLX9编写Flash PROM程序失败该怎么办?

嗨!我正在使用Spartan6 XC6SLX9,我想编写Flash PROM,这样做: - 我制作了一个MCS文件:+配置单个FPGA+存储设备:32M+ SPI PROM:M25P32 - 当我
2020-04-26 13:45:52

用FPGA控制AD7960需要更改哪些参数才能适合Spartan6

; Xilinx Reference Design(见附件),该参考程序用的是KC705开发板,芯片是Kintex-7,而我买的是SDP-H1开发板,用的是Spartan6芯片。在microblaze
2018-10-25 09:18:48

由于JTAG,Spartan6从机SelectMap配置失败了怎么办

怀疑它是由ARM调试器运行引起的JTAG引脚上的活动,这是问题的根源。我想知道:Spartan6如何决定它应该通过JTAG接受配置数据而不是通过SelectMap? SelectMap配置是否会失败,因为JTAG活动,即使ARM调试器没有“寻址”FPGA?任何建议都感激不尽!
2020-06-01 07:40:34

请问Spartan6 LX150T开发板上的问题该怎么解决?

我有一个Spartan6 LX 150T开发板。我还有一个FMC XM 105 Rev B调试卡,它连接到开发板的JX1端口。但是,我不知道FPGA上的哪些引脚映射到电路板上JX1 / JX2连接器
2019-06-20 09:30:52

请问Spartan6对同一银行的BUFPLL和MCB的限制是什么?

莫因,我的Spartan 6 100T设计需要2个DDR2内存接口(在Bank 1和Bank3上)。此外,我还需要在Bank 1(RightTop)上使用4位宽的高速LVDS输入接口,我想通
2019-06-13 08:16:59

请问Spartan 6 LVDS和DDR接口哪个最合适?

大家好,我开发了DDR2内存和高速ADC 500Mpbs(2 ADC)到Spartan6 LX25器件。我想知道银行分配的最佳选择,因为接口都是高速且需要时钟定时至关重要。根据MIG的推荐,DDR2
2019-07-12 06:30:06

请问Spartan3到Spartan6代码端口的设计停止工作该怎么办?

我试图将工作代码从Spartan3设计移植到Spartan6设计,我遇到了一个我无法解决的问题。当我最初在实际硬件上合成并实现设计时,似乎存在一个时序问题,这会阻止我的设计与主机系统通信。我决定
2019-11-04 09:43:55

请问spartan6能否支持驱动不同寄存器的时钟和数据的输入焊盘?

CLOCK_DEDICATED_ROUTE约束已应用于COMP.PIN,允许您的设计继续。此约束禁用与指定的COMP.PIN相关的所有时钟布局器规则。我想知道可以在spartan6实现这样的电路吗?或者,有没有
2019-07-29 15:03:38

请问在spartan6发生配置错误时I / O是什么?

你好在spartan6,发生配置错误时I / O是什么?KS
2019-08-02 09:54:34

请问有人知道Spartan6 LXT设备DVB-ASI TS接口的工作解决方案吗?

有人知道Spartan6 LXT设备DVB-ASI TS接口的工作解决方案或应用说明吗?以上来自于谷歌翻译以下为原文Does anybody know a working solution
2019-05-20 13:53:57

Xilinx Spartan6 LX150T开发方案

Avnet公司的Xilinx Spartan-6 LX150T开发套件是采用Xilinx公司的XC6SLX150T-3FGG676器件,它的串行吉比特收发器接口(GTP)能连接到片上PCI Express x1硬宏元或PCI Express x4软宏元,一个SFP连接器和一个
2012-10-16 11:09:456268

VC++程序开发范例宝典之Mapping

VC++程序开发范例宝典之Mapping,欢迎下载学习。
2016-08-23 17:28:122

VC++程序开发范例宝典之Mapping

VC++程序开发范例宝典之Mapping,欢迎下载学习。
2016-09-06 16:42:433

Kickstarter众筹:超低价Xilinx Spartan6入门开发套件

想学习FPGA,Verilog/VHDL?现在你的福利来了! 如果你正在寻找一款适合初学者的FPGA开发板,一款采用Xilinx Spartan6芯片的开发套件Spartixed正在
2017-02-08 19:55:29358

一文了解GTP Transceiver的介绍与使用(Spartan6

等,它的作用是各种高速串行接口的物理层。对Spartan6系列而言,GTPA1_DUAL包含两个GTP transceiver,或者说包含两个通道。
2018-07-14 06:45:0017860

Spartan6的特点_Spartan-6系列各型号的逻辑资源

Spartan6系列是一类低成本高容量的FPGA,采用45nm低功耗敷铜技术,能在功耗、性能、成本之间很好地平衡;Spartan6系列内部采用双寄存器、6输入的LUT,还有一系列的内建系统级模块
2018-07-14 06:45:0030731

Xilinx可编程逻辑器件设计与开发(基础篇)连载10:Spartan

Spartan-6的时钟布线网络包括由BUFGMUX驱动的全局时钟网络和由I/O时钟缓冲器(BUFIO2)、PLL时钟缓冲器(BUFPLL)驱动的I/O区域时钟网络。
2017-02-11 08:42:11658

Xilinx可编程逻辑器件设计与开发(基础篇)连载8:Spartan

Spartan-6的时钟缓冲器/多路复用器(BUFG或BUFPLL)可以直接驱动时钟输入信号到时钟线上,或者通过多路复用器在两个不相关的信号甚至异步时钟信号中切换。
2017-02-11 09:59:11795

在用Spartan6生成的Clock时在maping遇到的问题

最近在做Spartan6上的视频输出,输出的接口是HDMI接口,要求格式是720P。
2017-02-11 11:43:502588

Spartan6的时钟资源使用总结

使用XILINX公司的Spartan6芯片,也是最近半年的事情。该芯片由于上市时间不长,在使用该芯片的时候各位网友分享的心得也比较少;再加上第一次开发使用它,开发过程肯定会遇到很多很多棘手头疼的问题。
2017-02-11 11:56:357003

Spartan6芯片μC/OS-II的可抢占式嵌套中断机制的正确性与可行性的验证

Spartan6芯片μC/OSII操作系统的可抢占、可嵌套的中断方法的实现描述,并通过搭建测试平台,由示波器输出波形以及计数器打印信息等手段的验证,基于Spartan6芯片μC/OSII操作系统
2017-11-17 17:30:491645

浅谈Spartan6的5种配置模式

Spartan6系列FPGA常见的配置模式有5种,该5种模式可分为3大类,1. JTAG模式(可归为从模式);2. 主模式;3. 从模式。主模式又划分为master serial模式、master parallel模式,从模式分为slave serial模式、slave parallel模式两种。
2018-03-21 11:43:004853

黑金Spartan6开发板的Verilog教程详细说明

此手册详尽描述了黑金 Xilinx Spartan-6 FPGA 开发板的软件安装和 Verilog 编程方法和思路,介绍了开发板上每部分功能的参考设计与例程。
2020-03-11 08:00:0063

XILINX的SPARTAN6和XC6SLX45与STM32F20X的原理图和PCB核心板资料合集

本文档的主要内容详细介绍的是XILINX的SPARTAN6和XC6SLX45与STM32F20X的原理图和PCB核心板资料合集免费下载。
2021-02-22 08:00:0038

黑金Spartan6开发板的Verilog教程详细说明

黑金Spartan6开发板的Verilog教程详细说明
2023-10-11 18:02:451

已全部加载完成