0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

Xilinx宣布与TSMC开展7nm工艺合作

Xilinx赛灵思官微 来源:djl 作者:赛灵思 2019-08-01 09:24 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

All Programmable 技术和器件的全球领先企业赛灵思公司(Xilinx, Inc. (NASDAQ:XLNX))宣布其与台积公司(TSMC)已经就 7nm 工艺和 3D IC 技术开展合作,共同打造其下一代 All Programmable FPGAMPSoC 和 3D IC。该技术代表着两家公司在先进工艺和 CoWoS 3D 堆叠技术领域连续第四代携手合作,同时也将成为台积公司的第四代 FinFET 技术。

双方合作将为赛灵思带来在多节点扩展的优势,并进一步延续其在 28nm、20nm 和 16nm 工艺节点所实现的出色的产品、执行力和市场成功。

“台积公司是我们在 28nm、20nm 和 16nm 实现‘三连冠(3 Peat)’成功的坚实基础。其出色的工艺技术、3D 堆叠技术和代工厂服务,让赛灵思在出色的产品、优异的品质、强大的执行力以及领先的市场地位上享有了无与伦比的声誉。同时,他们还助力赛灵思产品组合成功转型至新一代的 SoC、MPSoC 和 3D IC,进一步补充和完善了我们世界级的 FPGA 产品。我们相信台积公司的 7nm 技术将会为赛灵思带来更大的变革。”

——Moshe Gavrielov,赛灵思公司总裁兼 CEO

“台积公司非常高兴能够和赛灵思一起实现其第四代突破性产品。基于两家公司一贯良好的协作与执行力记录,我们此次合作将为赛灵思带来向新一代扩展和3D集成的优势。”

——刘德音(Mark Liu)博士,台积公司总经理兼联合 CEO

赛灵思计划于 2017 年推出 7nm 产品。

关于赛灵思

赛灵思是All Programmable器件、SoC和3D IC的全球领先供应商,其行业领先的产品与新一代设计环境以及IP核完美地整合在一起,可满足客户对可编程逻辑乃至可编程系统集成的广泛需求。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 赛灵思
    +关注

    关注

    33

    文章

    1797

    浏览量

    133148
  • 7nm
    7nm
    +关注

    关注

    0

    文章

    267

    浏览量

    36217
收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    使用Xilinx 7系列FPGA的四位乘法器设计

    (Shinshu University)研究团队的最新设计中,一个专为 Xilinx 7 系列 FPGA 量身打造的 4 位乘法器使用了仅 11 个 LUT + 2 个 CARRY4 块,关键路径延迟达到 2.75 ns。这是一次令人印象深刻的
    的头像 发表于 11-17 09:49 2734次阅读
    使用<b class='flag-5'>Xilinx</b> <b class='flag-5'>7</b>系列FPGA的四位乘法器设计

    “汽车智能化” 和 “家电高端化”

    ,对算力和稳定性要求极高。而车规芯片要通过 - 40℃~125℃的极端环境测试,7nm 工艺的低功耗、高可靠性刚好匹配需求。目前我国汽车芯片对外依赖度超 90%,高端计算芯片国产化率不足 20%,中芯
    发表于 10-28 20:46

    国产AI芯片真能扛住“算力内卷”?海思昇腾的这波操作藏了多少细节?

    最近行业都在说“算力是AI的命门”,但国产芯片真的能接住这波需求吗? 前阵子接触到海思昇腾910B,实测下来有点超出预期——7nm工艺下算力直接拉到256 TFLOPS,比上一代提升了40%,但功耗
    发表于 10-27 13:12

    Telechips与Arm合作开发下一代IVI芯片Dolphin7

    Telechips宣布,将在与 Arm的战略合作框架下,正式开发下一代车载信息娱乐系统(IVI)系统级芯片(SoC)“Dolphin7”。
    的头像 发表于 10-13 16:11 767次阅读

    阿里巴巴宣布与英伟达开展Physical AI合作

    行业芯事行业资讯
    电子发烧友网官方
    发布于 :2025年09月25日 11:32:26

    白光干涉仪在EUV光刻后的3D轮廓测量

    EUV(极紫外)光刻技术凭借 13.5nm 的短波长,成为 7nm 及以下节点集成电路制造的核心工艺,其光刻后形成的三维图形(如鳍片、栅极、接触孔等)尺寸通常在 5-50nm 范围,高
    的头像 发表于 09-20 09:16 538次阅读

    AMD 7nm Versal系列器件NoC的使用及注意事项

    AMD 7nm Versal系列器件引入了可编程片上网络(NoC, Network on Chip),这是一个硬化的、高带宽、低延迟互连结构,旨在实现可编程逻辑(PL)、处理系统(PS)、AI引擎(AIE)、DDR控制器(DDRMC)、CPM(PCIe/CXL)等模块之间的高效数据交换。
    的头像 发表于 09-19 15:15 2157次阅读
    AMD <b class='flag-5'>7nm</b> Versal系列器件NoC的使用及注意事项

    成都华微到访多所高校开展校企合作交流活动

    2025年7月,公司党委委员、副总经理向瑭带队赴西北地区6所985、211高校开展校企合作交流活动,涵盖西北工业大学、西安交通大学、西安电子科技大学、兰州大学等知名学府。此次行程以"产学研协同育人"为核心,围绕联合培养、技术转化
    的头像 发表于 07-21 10:45 725次阅读

    基于AD9613与Xilinx MPSoC平台的高速AD/DA案例分享

    本文主要介绍基于Xilinx UltraScale+MPSoC XCZU7EV的高速AD采集与高速DA输出案例
    的头像 发表于 06-03 14:22 628次阅读
    基于AD9613与<b class='flag-5'>Xilinx</b> MPSoC平台的高速AD/DA案例分享

    TSMC A14 第二代 GAA 工艺解读

    在半导体行业,每一次制程工艺的突破都如同一场科技革命,它不仅重新定义了芯片性能的边界,更为电子设备的智能化、高效能运算等领域注入了强大的活力。而就在近期,TSMC在2025年北美技术研讨会上正式宣布
    的头像 发表于 04-25 13:09 1415次阅读
    <b class='flag-5'>TSMC</b> A14 第二代 GAA <b class='flag-5'>工艺</b>解读

    Xilinx Ultrascale系列FPGA的时钟资源与架构解析

    Ultrascale是赛灵思开发的支持包含步进功能的增强型FPGA架构,相比7系列的28nm工艺,Ultrascale采用20nm工艺,主
    的头像 发表于 04-24 11:29 2090次阅读
    <b class='flag-5'>Xilinx</b> Ultrascale系列FPGA的时钟资源与架构解析

    通快与SCHMID集团合作创新芯片制造工艺

    德国通快集团(TRUMPF)与SCHMID集团近期宣布了一项重大合作,旨在为全球芯片行业带来革命性的制造工艺升级。双方正携手开发最新一代微芯片的创新制造流程,旨在提升智能手机、智能手表及人
    的头像 发表于 02-06 10:47 1059次阅读

    创飞芯90nm BCD工艺OTP IP模块规模量产

    一站式 NVM 存储 IP 供应商创飞芯(CFX)今日宣布,其反熔丝一次性可编程(OTP)技术继 2021年在国内第一家代工厂实现量产后,2024 年在国内多家代工厂关于 90nm BCD 工艺上也
    的头像 发表于 01-20 17:27 1539次阅读

    消息称台积电3nm、5nm和CoWoS工艺涨价,即日起效!

    来源:国际电子商情 国际电子商情31日获悉,台积电(TSMC)日前宣布了其2025年1月的涨价计划,以应对不断增长的AI需求和先进制程技术的成本压力…… 据媒体报道,芯片代工龙头台积电(TSMC
    的头像 发表于 01-03 10:35 1023次阅读

    7纳米工艺面临的各种挑战与解决方案

    本文介绍了7纳米工艺面临的各种挑战与解决方案。 一、什么是7纳米工艺? 在谈论7纳米工艺之前,我
    的头像 发表于 12-17 11:32 2384次阅读