0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

ZL40294B:面向PCIe Gen6的超低附加抖动时钟扇出缓冲器

科技观察员 2025-09-28 14:29 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

Microchip Technology ZL40294B 1至20个扇出缓冲器是超低附加抖动、低功耗缓冲器,完全符合Intel DB2000QL标准。ZL40294B的工作电压为3.3V ±5%,支持PCIe Gen 5.0和Gen 6.0规格。

数据手册:*附件:Microchip Technology ZL40294B 1至20个扇出缓冲器数据手册.pdf

Microchip Technology ZL40294B 缓冲器提供12kHz至20MHz的附加相位抖动,抖动频率为32fs,典型频率为156.25MHz。这些设备的工作温度范围为-40°C至+85°C。ZL40294B非常适合PCI Express第1/2/3/4/5/6代时钟分配、服务器、存储器和数据中心

特性

  • 完全符合Intel DB2000QL规格
  • 20个低功耗推挽HCSL PCIe输出
  • 支持PCIe Gen 5.0和Gen 6.0规范
  • 在DB2000QL频带中,典型值为12fs的超低附加抖动
  • PCIe Gen 6典型值为4fs RMS的附加相位抖动
  • 12kHz至20MHz的附加相位抖动,典型值为32fs,频率为156.25MHz
  • 支持0 MHz至250 MHz的时钟频率
  • 支持3.3 V电源
  • 内置低压差 (LDO) 稳压器,具有出色的电源噪声抑制能力
  • 最大输出至输出偏移:50ps
  • SMBus接口
  • 侧带接口 (SBI)
  • 八个OE引脚
  • 85Ω差分传输线的嵌入式系列端接电阻器
  • 对扩频时钟透明

功能框图

1.png

ZL40294B:面向PCIe Gen6的超低附加抖动时钟扇出缓冲器

一、关键特性概览

ZL40294B具备以下突出特性:

  • 全面兼容性 :支持PCIe Gen1至Gen6,符合Intel DB2000QL标准。
  • 高扇出能力 :提供20路低功耗推挽HCSL输出,支持0 MHz至250 MHz的时钟频率。
  • 超低附加抖动
    • 典型值12 fs(DB2000QL频段)
    • PCIe Gen6附加相位抖动典型值仅为4 fs RMS
  • 灵活的电源设计 :支持3.3V电源,内置LDO提供优异的电源噪声抑制。
  • 多种控制接口 :支持SMBus和边带接口(SBI),提供硬件和软件两种输出使能方式。
  • 集成终端电阻 :每路输出均集成85Ω差分终端电阻,节省外部元件。

二、典型应用场景

ZL40294B适用于以下高性能系统:

  • 多路PCIe时钟分配 (如服务器中的GPU、NVMe、网卡等)
  • Intel QPI/UPI互联时钟分发
  • 数据中心与存储设备
  • 网络交换机与路由器

其高扇出能力和低抖动特性使其成为多CPU服务器和高速通信设备的理想时钟缓冲解决方案。


三、核心技术优势

1. 超低附加抖动性能

ZL40294B在多种频率和带宽条件下均表现出优异的抖动性能:

  • 在12 kHz至20 MHz带宽内,典型附加抖动为32 fs(156.25 MHz时钟)
  • 支持PCIe Gen6的严格时序要求,附加抖动低至4 fs RMS
  • 即使在输入时钟质量较差(如800 mV差分电压、1.5 V/ns摆率)的情况下,仍能保持优良的抖动性能

2. 灵活的输入与输出配置

  • 输入支持 :支持差分或单端输入,频率范围0–250 MHz,具备广泛的兼容性。
  • 输出控制
    • 8个硬件OE#引脚,支持异步输出使能
    • SMBus寄存器控制,可独立配置每路输出
    • 边带接口(SBI)支持硬件级串行控制,适用于高可靠性系统

3. 电源噪声抑制与节能设计

  • 内置LDO稳压器,提供优异的电源噪声抑制能力
  • 支持电源管理模式(PWRDN#),在非活动状态下功耗显著降低
  • 每路电源引脚(VDD、VDDA)均推荐使用0.1 μF去耦电容,进一步提升噪声免疫力

4. 封装与热管理

ZL40294B采用80引脚VGQFN封装(6 mm × 6 mm),底部带有2.8 mm × 2.8 mm的散热焊盘,具有良好的热性能。在静止空气中,结到环境的热阻(θJA)为32.42°C/W,适合高密度板级布局。


四、控制与配置灵活性

1. SMBus接口

  • 支持标准字节读写和块读写操作
  • 可通过三电平地址引脚(SA0_tri、SA1_tri)配置9个不同的设备地址
  • 提供实时状态回读功能,便于系统监控与诊断

2. 边带接口(SBI)

  • 3线串行接口(vDATA、vCLK、vSHFT_LD#)
  • 支持星型或链式拓扑,便于多设备协同控制
  • 可通过SMBus屏蔽寄存器防止误关闭关键输出

3. 输出使能优先级

输出使能由以下三者共同决定:

  • OE#引脚状态(低电平有效)
  • SMBus输出使能位(高电平有效)
  • SBI移位寄存器值(需通过SBEN引脚使能)

任一条件不满足时,输出将被禁用,确保系统安全。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 缓冲器
    +关注

    关注

    6

    文章

    2215

    浏览量

    48688
  • microchip
    +关注

    关注

    52

    文章

    1614

    浏览量

    120613
  • 低功耗
    +关注

    关注

    12

    文章

    2997

    浏览量

    106261
收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    瑞萨电子推出符合PCIe Gen6标准的时钟缓冲器和多路复用器

    2022 年 4 月 14 日,中国北京讯 - 全球半导体解决方案供应商瑞萨电子(TSE:6723)今日宣布,率先推出符合PCIe Gen6严格标准的时钟缓冲器和多路复用器。作为业内先
    的头像 发表于 04-14 15:33 2834次阅读
    瑞萨电子推出符合<b class='flag-5'>PCIe</b> <b class='flag-5'>Gen6</b>标准的<b class='flag-5'>时钟</b><b class='flag-5'>缓冲器</b>和多路复用器

    业内首款低功耗PCI Express Gen 4缓冲器提升功耗及性能标杆

    2018年3月15日-Silicon Labs(芯科科技)日前推出了一系列低功耗PCI Express® (PCIe®) Gen 1/2/3/4时钟缓冲器,设计旨在为1.5V和1.8V
    发表于 03-15 11:14 3002次阅读

    扇出缓冲器中的附加抖动测量

    扇出缓冲器就是一个很好的例子。时钟缓冲器产生的附加抖动主要影响
    发表于 09-13 10:11

    测量时钟缓冲器附加抖动

    需求。作为该最新博客系列的开篇文章,我将帮助您了解如何正确测量时钟缓冲器附加抖动。为什么抖动很重要?在当今数据通信、有线及无线基础设施以及
    发表于 09-13 14:38

    测量扇出缓冲器中的附加抖动怎么计算?

    测量扇出缓冲器中的附加抖动怎么计算?
    发表于 05-06 07:02

    如何测量扇出缓冲器中的附加抖动

    时钟缓冲器产生的附加抖动主要影响时钟的宽频带噪声。它可使用图 2 中所示的方根公式进行计算。图 2.
    发表于 11-21 07:25

    瑞萨电子推符合PCIe Gen6时钟缓冲器和多路复用器

    全球半导体解决方案供应商瑞萨电子(TSE:6723)近日宣布,率先推出符合PCIe Gen6严格标准的时钟缓冲器和多路复用器。
    的头像 发表于 04-15 11:18 2107次阅读

    超低附加抖动时钟缓冲器的主要技术特点

    KOYUELEC光与电子提供技术支持,有容微电子GM50101:超低附加抖动时钟缓冲器
    的头像 发表于 05-07 11:40 1875次阅读

    测量扇出缓冲器中的附加抖动

    测量扇出缓冲器中的附加抖动
    发表于 11-04 09:52 0次下载
    测量<b class='flag-5'>扇出</b><b class='flag-5'>缓冲器</b>中的<b class='flag-5'>附加</b><b class='flag-5'>抖动</b>

    GRANDMICRO有容微电子GM50101:超低附加抖动时钟缓冲器

    GRANDMICRO有容微电子GM50101:超低附加抖动时钟缓冲器
    的头像 发表于 03-02 11:06 1722次阅读
    GRANDMICRO有容微电子GM50101:<b class='flag-5'>超低</b><b class='flag-5'>附加</b><b class='flag-5'>抖动</b><b class='flag-5'>时钟</b><b class='flag-5'>缓冲器</b>

    核芯互联推出符合DB2000QL及PCIe Gen5和Gen 6标准的低抖动时钟缓冲器CLB2000

    高性能的时钟器件是高带宽、高速率、高算力、大模型的基础。核芯互联近日推出面向下一代数据中心应用的超低抖动全新20路LP-HCSL差分时钟
    的头像 发表于 06-08 15:29 2654次阅读
    核芯互联推出符合DB2000QL及<b class='flag-5'>PCIe</b> <b class='flag-5'>Gen</b>5和<b class='flag-5'>Gen</b> <b class='flag-5'>6</b>标准的低<b class='flag-5'>抖动</b><b class='flag-5'>时钟</b><b class='flag-5'>缓冲器</b>CLB2000

    核芯互联推出全新20路LP-HCSL差分时钟缓冲器CLB2000

    高性能的时钟器件是高带宽、高速率、高算力、大模型的基础。核芯互联近日推出面向下一代数据中心应用的超低抖动全新20路LP-HCSL差分时钟
    发表于 06-08 15:30 1775次阅读
    核芯互联推出全新20路LP-HCSL差分<b class='flag-5'>时钟</b><b class='flag-5'>缓冲器</b>CLB2000

    CDCDB800/803超低附加抖动、8路输出PCIe Gen1至Gen5时钟缓冲器

    电子发烧友网站提供《CDCDB800/803超低附加抖动、8路输出PCIe Gen1至Gen5
    发表于 11-26 14:36 0次下载
    CDCDB800/803<b class='flag-5'>超低</b><b class='flag-5'>附加</b><b class='flag-5'>抖动</b>、8路输出<b class='flag-5'>PCIe</b> <b class='flag-5'>Gen</b>1至<b class='flag-5'>Gen</b>5<b class='flag-5'>时钟</b><b class='flag-5'>缓冲器</b>

    LMK00101 超低抖动LVCMOS扇出缓冲器/电平转换技术手册

    LMK00101是一款高性能、低噪声的LVCMOS扇出缓冲器,可分配 10个来自差分、单端或晶体输入的超低抖动时钟。The LMK00101
    的头像 发表于 09-15 15:41 682次阅读
    LMK00101 <b class='flag-5'>超低</b><b class='flag-5'>抖动</b>LVCMOS<b class='flag-5'>扇出</b><b class='flag-5'>缓冲器</b>/电平转换<b class='flag-5'>器</b>技术手册

    ZL30291B面向PCIe Gen6与平台时序的高性能时钟发生器

    Microchip Technology ZL30291B时钟发生器完全符合Intel CK440Q标准。超低抖动、低功耗时钟发生器采用3.
    的头像 发表于 09-28 14:23 488次阅读
    <b class='flag-5'>ZL30291B</b>:<b class='flag-5'>面向</b><b class='flag-5'>PCIe</b> <b class='flag-5'>Gen6</b>与平台时序的高性能<b class='flag-5'>时钟发生器</b>