0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

‌CDCDLP223 时钟合成器技术文档总结

科技绿洲 2025-09-19 10:48 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

CDCDLP223是一款基于PLL的高性能时钟合成器,针对DLP™系统进行了优化。它使用20 MHz晶体生成基频,并导出100 MHz HCLK和300 MHz HCLK输出的频率。此外,该CDCDLP223在20 MHz输出端生成20 MHz晶体振荡器频率的缓冲副本。

100 MHz HCLK输出为XDR时钟发生器(CDCD5704)提供参考时钟。默认配置中应用了下扩频 0.5% 的扩频时钟,可减少电磁干扰 (EMI)。扩频时钟 (SSC) 通过串行控制接口打开和关闭。
*附件:cdcdlp223.pdf

300 MHz HCLK输出为DLP™控制ASIC的DMD控制逻辑提供200-400 MHz时钟信号。可以通过串行控制接口以 20 MHz 为步长进行频率选择。应用中心扩频±1.0%或±1.5%的扩频时钟,可通过串行控制接口禁用

该CDCDLP223具有故障安全启动电路,只有在施加足够的电源电压并且晶体振荡器提供稳定振荡时,该电路才能启用 PLL。在晶体启动时间和PLL稳定时间之后,所有输出都可以使用。

该CDCDLP223采用3.3 V单电源供电,工作温度范围为-40°C至85°C。

特性

  • 高性能时钟合成器
  • 使用 20 MHz 晶体输入产生多个输出频率
  • 用于 20 MHz 振荡器的集成负载电容,降低系统成本
  • 所有 PLL 环路滤波器组件均集成
  • 生成以下时钟:
    • REF CLK 20 MHz(缓冲)
    • XCG CLK 100 MHz 带 SSC
    • DMD CLK 200-400 MHz,带可选 SSC
  • 极低周期抖动特性:
    • 20 MHz输出时±100 ps
    • 100 MHz 和 200-400 MHz 输出时为 ±75 ps
  • 包括扩频时钟 (SSC),100 MHz 的下扩频和 200-400 MHz 的中心扩频
  • HCLK 差分输出,用于 100 MHz 和 200-400 MHz 时钟
  • 采用3.3V单电源供电
  • TSSOP20包装
  • 工业温度范围 -40°C 至 85°C 的表征
  • ESD保护超过JESD22
  • 2000-V 人体模型 (A114-C) - MIL-STD-883,方法 3015
  • 典型应用
    • 用于 DLP™ 系统的中央时钟发生器

参数

image.png
1. 产品概述
CDCDLP223是德州仪器(TI)推出的高性能PLL时钟合成器,专为DLP™投影系统设计。该器件采用20MHz晶体输入,可生成多种输出频率,并集成振荡器负载电容以降低系统成本。主要特性包括:

  • 单3.3V供电,工业级温度范围(-40°C至85°C)
  • 集成PLL环路滤波器组件
  • 支持扩频时钟(SSC)技术以降低EMI
  • TSSOP20封装,符合ESD防护标准(2000V人体模型)

2. 关键功能

  • 输出时钟‌:
    • 20MHz REF CLK(缓冲输出)
    • 100MHz XCG CLK(带0.5%下扩频SSC)
    • 200-400MHz DMD CLK(可编程步进20MHz,支持±1.0%/±1.5%中心扩频SSC)
  • 性能参数‌:
    • 极低周期抖动:±100ps(20MHz)、±75ps(100/200-400MHz)
    • 差分HCLK输出(100MHz和200-400MHz)

3. 控制接口

  • 2线串行接口(兼容I2C/SMBus):
    • 支持标准模式(100kHz)和快速模式(400kHz)
    • 可编程频率选择、SSC启停及输出配置
  • 硬件使能引脚(EN)直接控制所有输出启停

4. 典型应用

  • DLP™系统的核心时钟发生器
  • 为XDR时钟分配芯片(CDCD5704)提供参考时钟
  • 驱动DLP™控制ASIC的DMD逻辑模块

5. 其他信息

  • 内置安全启动电路,确保电源稳定后输出有效时钟
  • 提供完整的热阻参数(θJA=83°C/W)和绝对最大额定值
  • 配套20MHz晶体规格要求:ESR≤100Ω,负载电容20pF
  • 生产数据截至2025年9月,符合TI标准保修条款
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • pll
    pll
    +关注

    关注

    6

    文章

    976

    浏览量

    137585
  • 时钟合成器
    +关注

    关注

    0

    文章

    102

    浏览量

    8835
  • 晶体振荡器
    +关注

    关注

    9

    文章

    732

    浏览量

    32833
  • 时钟信号
    +关注

    关注

    4

    文章

    495

    浏览量

    29695
收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    能有效降低高速网络误码率的超低抖动时钟合成器

    为了应对日益紧缩的时钟抖动预算,麦瑞半导体(Micrel, Inc)已推出两个全新系列的ClockWorks超低抖动时钟合成器,能够满足这些精确计时要求。SM84xxxx标准时钟
    的头像 发表于 10-31 08:24 4643次阅读

    敏捷合成器技术原理和应用场景

    敏捷合成器,作为一种高性能的信号发生器,其技术原理和应用场景值得深入探讨。技术原理敏捷合成器技术原理主要基于先进的频率
    发表于 02-20 15:25

    合成器

    1、使用反馈有一种设备与振荡器有关,.称为合成器。在一些情况下,从普通振荡器出来的正弦波不够完美。射频工程师发现如果振荡器与其它电路结合起来,利用反馈,可以使正弦波更完美,这就适合成器的功能:一个振
    发表于 12-06 14:06

    基于DDS的频率合成器设计介绍

    直接数字频率合成(DDS)在过去十年受到了频率合成器设计工程师极大的欢迎,它被认为是一种具有低相位噪声和优良杂散性能的灵活的频率源,基于DDS的频率合成器在许多应用中能比基于锁相环(PLL)频率
    发表于 07-08 07:26

    用于仪表的500MHz时钟合成器评估板AD9911 PCB

    AD9911 / PCB,用于仪表的500MHz时钟合成器评估板。具有10位DAC的500 MSPS DDS评估板。 AD9911是一款单通道频率合成器,集成了杂散抑制技术和测试音调调
    发表于 07-10 09:37

    如何利用FPGA设计PLL频率合成器

    电子技术应用频率合成技术是现代通信的重要组成部分,它是将一个高稳定度和高准确度的基准频率经过四则运算,产生同样稳定度和准确度的任意频率。频率合成器是电子系统的心脏,是影响电子系统性能的
    发表于 07-30 07:55

    什么是频率合成器

      频率合成器是利用一个或多个基准频率,通过各种技术途径产生一系列的离散频率信号的设备。这些频率的稳定度和精度均和基准频率相同,而且频率的转换时间很短,这样才会有效率和实用价值。  频率合成器的实现
    发表于 08-19 19:18

    锁相环频率合成器是什么原理?

    频率合成器的主要性能指标锁相环频率合成器原理锁相环频率合成器捕捉过程的分析与仿真
    发表于 04-22 06:27

    ΣΔ技术在锁相环频率合成器中的应用

    文章分析了小数分频频率合成器中存在的相位杂散的问题,介绍了采用Σ — Δ 调 制技术的小数频率合成器。详细介绍了Σ — Δ 调制频率
    发表于 08-19 11:00 12次下载

    频率合成器,频率合成器原理及作用是什么?

    频率合成器,频率合成器原理及作用是什么? 所谓的频率合成器,就是以一个精确度、稳定度极好的石英晶体振荡器作为基准频率,并利用加、减
    发表于 03-23 11:04 1.5w次阅读

    单环锁相频率合成器,单环锁相频率合成器是什么意思

    单环锁相频率合成器,单环锁相频率合成器是什么意思 频率合成的历史 频率合成器被人们喻为众多电子系统的“心脏”。现代战争是
    发表于 03-23 11:36 1253次阅读

    集成锁相环频率合成器,什么是集成锁相环频率合成器

    集成锁相环频率合成器,什么是集成锁相环频率合成器 频率合成的历史 频率合成器被人们喻为众多电子系统
    发表于 03-23 11:45 931次阅读

    时钟合成器时钟发生器的区别

    时钟合成器时钟发生器是两种用于产生时钟信号的电子器件,它们在功能和应用上有一些区别。
    的头像 发表于 11-09 10:26 1478次阅读

    CDCDLP223高性能时钟频率合成器数据表

    电子发烧友网站提供《CDCDLP223高性能时钟频率合成器数据表.pdf》资料免费下载
    发表于 08-22 10:35 0次下载
    <b class='flag-5'>CDCDLP223</b>高性能<b class='flag-5'>时钟</b>频率<b class='flag-5'>合成器</b>数据表

    ‌CDCEL824 可编程双PLL时钟合成器技术文档总结

    该CDCEL824是一款基于PLL的模块化低成本、高性能、可编程时钟 合成器、乘法器和除频器。它从单个输入生成多达四个输出时钟 频率。每个输出都可以在系统内编程,以达到 201 MHz 的任何
    的头像 发表于 09-14 10:13 826次阅读
    ‌CDCEL824 可编程双PLL<b class='flag-5'>时钟</b><b class='flag-5'>合成器</b><b class='flag-5'>技术</b><b class='flag-5'>文档</b><b class='flag-5'>总结</b>