0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

ADCLK925超快型SiGe ECL时钟/数据缓冲器技术手册

要长高 2025-04-14 14:05 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

概述
ADCLK905(单输入/单输出)、ADCLK907(双通道单输入/单输出)和ADCLK925(单输入/双输出)为超高速时钟/数据缓冲器,采用ADI公司专有的XFCB3硅锗(SiGe)双极性工艺制造。
数据表:*附件:ADCLK925超快型SiGe ECL时钟 数据缓冲器技术手册.pdf

ADCLK905/ADCLK907/ADCLK925内置全摆幅射极耦合逻辑(ECL)输出驱动器。对于PECL(正ECL)工作模式,将VCC偏置至正电源,将VEE 偏置至接地。对于NECL(负ECL)工作,VCC偏置至接地,VEE 偏置到负电源。

缓冲器具备95 ps的传播延迟、7.5 GHz的触发率、10 Gbps的数据速率以及60 fs的随机抖动(RJ)。

输入含有100 Ω的中心抽头片内端接电阻。提供VREF引脚用于偏置交流耦合输入。

ECL输出级旨在从各端将800 mW直接驱动至端接于VCC − 2 V的50 Ω负载,从而获得1.6 V的总差分输出摆幅

ADCLK905/ADCLK907/ADCLK925提供16引脚LFCSP封装。

应用

特性

  • 传播延迟:95 ps
  • 反转率:7.5 GHz
  • 典型输出上升/下降:60 ps
  • 随机抖动(RJ):60 fs
  • 两个输入引脚上均有片内端电极
  • 扩展工业温度范围:−40°C至+125°C
  • 电源:2.5 V至3.3 V (VCC – V EE )

应用信息

电源/接地布局与旁路

ADCLK905/ADCLK907/ADCLK925缓冲器是为甚高速应用而设计的。因此,必须采用高速设计技术才能达到规定的性能。

对于负电源(VEE)和正电源(VCC)平面,使用低阻抗电源层是多层板设计中极为重要的部分。为开关电流提供最低阻抗的回流路径,可确保在目标应用中实现最佳性能。

对输入和输出电源进行充分旁路也很关键。应在每个电源引脚几英寸范围内放置一个1 μF的电解旁路电容接地。此外,还应尽可能靠近每个VEE和VCC电源引脚放置多个0.001 μF的高品质旁路电容,并通过冗余过孔连接到接地层。高频旁路电容应精心挑选,以实现最低的电感和等效串联电阻(ESR)。应严格避免寄生布局电感,以最大限度提高高频旁路的有效性。
image.png

输出级

只有采用合适的传输线端接,才能实现规定的性能。ADCLK905/ADCLK907/ADCLK925缓冲器的输出设计用于直接驱动800 mV电压进入50 Ω电缆或微带/带状线传输线,端接电阻为50 Ω,参考电压为VCC - 2 V。图25所示的PECL输出级在参考文献25中有详细说明。为实现最佳传输线匹配,若要传输高速信号,走线长度应小于1厘米,此时需采用微带线或带状线技术,以确保合适的转换时间,并防止过度的输出振铃以及与脉冲宽度相关的传播延迟偏差。

优化高速性能

与任何高速电路一样,恰当的设计和布局技术对于实现规定的性能至关重要。杂散电容、电感、电感电源和接地阻抗,或其他布局问题,都可能严重限制性能并导致振荡。信号和输出传输线的不连续性也会严重限制规定的抖动性能,降低有效输入数据速率。

在50 Ω的环境中,输入和输出匹配对性能有显著影响。该缓冲器为D和D输入引脚提供内部50 Ω端接电阻。返回端通常应连接到参考引脚(若有提供)。必须谨慎设置端接电位,使用陶瓷电容防止输入信号因端接回路中的寄生电感而产生不必要的畸变。如果输入直接耦合到信号源,必须注意确保引脚处于额定的输入差分和共模范围内。

如果回路浮空,器件会呈现100 Ω交叉端接,但此时信号源必须控制共模电压并提供输入偏置电流

输入引脚之间设有静电放电(ESD)钳位二极管,以防止对输入转换器造成过度应力。如需钳位,建议使用合适的外部二极管。

缓冲器随机抖动

ADCLK905/ADCLK907/ADCLK925经过专门设计,可在较宽的输入转换速率范围内最大限度地降低附加随机抖动。只要有足够的电压摆幅,随机抖动受输入信号转换速率的影响最大。只要有可能,过大的输入信号都应使用快速肖特基二极管进行钳位,因为限幅器会降低转换速率。输入信号走线长度应小于几厘米,并且应采用低损耗电介质或具有良好高频特性的电缆。

典型应用电路
image.png

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • SiGe
    +关注

    关注

    0

    文章

    99

    浏览量

    24465
  • 时钟
    +关注

    关注

    11

    文章

    1953

    浏览量

    134545
  • 数据缓冲器
    +关注

    关注

    1

    文章

    11

    浏览量

    1924
收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    请问有什么IC可以为数据缓冲器ADCLK925提供2.5GHz的时钟呢?

    的2.5GHz的REF CLK,请问一下怎么实现这个外部的2.5GHz的REF CLK?按照Demo的电路图,REF CLK是通过数据缓存ADCLK925提供,但是有什么IC可以为数据
    发表于 10-08 10:49

    ADCLK925调试阻抗不匹配

    您好:在应用ADCLK925过程中遇到下面问题,设计过程中参考ISLA224P25评估板,但是在调试过程中发现ENOB始终上不去,最终定位是ADCLK925输出时钟问题。如图1所示。图
    发表于 10-10 14:23

    请问为什么隔直电容对ADCLK925的输出会产生这么大的影响?

    在官网上下载的ad9914的评估开发板原理图中,时钟驱动芯片为ADCLK925,关于ADCLK925的输出有点疑问,请大家帮忙讨论解决下?ADCLK925采用单端交流耦合输入,
    发表于 11-08 09:29

    关于ADCLK925的应用

    请问采用ADCLK925传输2.5Gbps的PRBS信号是否可行?采用差分输入,差分输出的方式
    发表于 04-30 22:06

    ADCLK905/ADCLK907/ADCLK925,pdf

    The ADCLK905 (one input, one output), ADCLK907 (dual one input, one output), and ADCLK925 (one
    发表于 09-15 14:52 14次下载

    ADCLK905/ADCLK907/ADCLK925,pdf

    The ADCLK905 (one input, one output), ADCLK907 (dual one input, one output), and ADCLK925 (one
    发表于 09-15 14:54 16次下载

    SiGe ECL时钟数据缓冲器adclk905/adclk907/adclk925数据

    The ADCLK905 (one input, one output), ADCLK907 (dual one input, one output), and ADCLK925 (one
    发表于 10-20 09:13 11次下载
    <b class='flag-5'>超</b><b class='flag-5'>快</b><b class='flag-5'>SiGe</b> <b class='flag-5'>ECL</b><b class='flag-5'>时钟</b><b class='flag-5'>数据</b><b class='flag-5'>缓冲器</b><b class='flag-5'>adclk</b>905/<b class='flag-5'>adclk</b>907/<b class='flag-5'>adclk925</b><b class='flag-5'>数据</b>表

    ADCLK925 SiGe ECL时钟/数据缓冲器

    电子发烧友网为你提供ADI(ti)ADCLK925相关产品参数、数据手册,更有ADCLK925的引脚图、接线图、封装手册、中文资料、英文资料
    发表于 02-22 15:53
    <b class='flag-5'>ADCLK925</b> <b class='flag-5'>超</b><b class='flag-5'>快</b><b class='flag-5'>型</b><b class='flag-5'>SiGe</b> <b class='flag-5'>ECL</b><b class='flag-5'>时钟</b>/<b class='flag-5'>数据</b><b class='flag-5'>缓冲器</b>

    ADCLK946:六路LVPECL输出,SiGe时钟扇出缓冲器数据

    ADCLK946:六路LVPECL输出,SiGe时钟扇出缓冲器数据
    发表于 04-19 21:21 7次下载
    <b class='flag-5'>ADCLK</b>946:六路LVPECL输出,<b class='flag-5'>SiGe</b><b class='flag-5'>时钟</b>扇出<b class='flag-5'>缓冲器</b><b class='flag-5'>数据</b>表

    ADCLK914:超高速、SiGe、开放采集HVDS时钟/数据缓冲器数据

    ADCLK914:超高速、SiGe、开放采集HVDS时钟/数据缓冲器
    发表于 05-26 15:27 3次下载
    <b class='flag-5'>ADCLK</b>914:超高速、<b class='flag-5'>SiGe</b>、开放采集<b class='flag-5'>器</b>HVDS<b class='flag-5'>时钟</b>/<b class='flag-5'>数据</b><b class='flag-5'>缓冲器</b><b class='flag-5'>数据</b>表

    ADCLK944是一款时钟扇出缓冲器

    ADCLK944是一款时钟扇出缓冲器,采用ADI公司专有的XFCB3硅锗(
    的头像 发表于 01-04 17:07 1762次阅读

    ADCLK950 2路可选输入、10路LVPECL输出、SiGe时钟扇出缓冲器技术手册

    ADCLK950是一款时钟扇出缓冲器,采用ADI公司专有的XFCB3硅-锗(SiGe)双极性
    的头像 发表于 04-11 09:43 834次阅读
    <b class='flag-5'>ADCLK</b>950 2路可选输入、10路LVPECL输出、<b class='flag-5'>SiGe</b><b class='flag-5'>时钟</b>扇出<b class='flag-5'>缓冲器</b><b class='flag-5'>技术</b><b class='flag-5'>手册</b>

    ADCLK914SiGe开集HVDS时钟/数据缓冲器技术手册

    ADCLK914是一款采用ADI公司专利的互补双极性(XFCB-3)硅锗(SiGe)工艺技术制造的
    的头像 发表于 04-11 15:46 942次阅读
    <b class='flag-5'>ADCLK</b>914<b class='flag-5'>超</b><b class='flag-5'>快</b><b class='flag-5'>型</b><b class='flag-5'>SiGe</b>开集HVDS<b class='flag-5'>时钟</b>/<b class='flag-5'>数据</b><b class='flag-5'>缓冲器</b><b class='flag-5'>技术</b><b class='flag-5'>手册</b>

    ADCLK905SiGe ECL时钟/数据缓冲器技术手册

    ADCLK905(单输入/单输出)、ADCLK907(双通道单输入/单输出)和ADCLK925(单输入/双输出)为超高速时钟/数据
    的头像 发表于 04-14 13:51 891次阅读
    <b class='flag-5'>ADCLK</b>905<b class='flag-5'>超</b><b class='flag-5'>快</b><b class='flag-5'>型</b><b class='flag-5'>SiGe</b> <b class='flag-5'>ECL</b><b class='flag-5'>时钟</b>/<b class='flag-5'>数据</b><b class='flag-5'>缓冲器</b><b class='flag-5'>技术</b><b class='flag-5'>手册</b>

    ADCLK907SiGe ECL时钟/数据缓冲器技术手册

    ADCLK905(单输入/单输出)、ADCLK907(双通道单输入/单输出)和ADCLK925(单输入/双输出)为超高速时钟/数据
    的头像 发表于 04-14 13:58 815次阅读
    <b class='flag-5'>ADCLK</b>907<b class='flag-5'>超</b><b class='flag-5'>快</b><b class='flag-5'>型</b><b class='flag-5'>SiGe</b> <b class='flag-5'>ECL</b><b class='flag-5'>时钟</b>/<b class='flag-5'>数据</b><b class='flag-5'>缓冲器</b><b class='flag-5'>技术</b><b class='flag-5'>手册</b>