0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

英诺达推出RTL功耗优化工具

英诺达EnnoCAD 来源:英诺达EnnoCAD 2025-03-20 17:06 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

英诺达(成都)电子科技有限公司隆重推出芯片设计早期RTL级功耗优化工具—EnFortius RTL Power Explorer(ERPE),该工具可以高效、全面地在RTL设计阶段进行功耗优化机会的分析和探索,帮助设计师最大程度地减少芯片的功耗。ERPE产品也即将在本月27、28号举行的IIC Shanghai亮相,欢迎您在现场体验试用。

RTL阶段功耗优化:芯片能效提升的关键

在当代大规模集成电路设计中,随着芯片设计的复杂性指数级增加,使得功耗在整个IC设计流程中更加难以驾驭。功耗优化在芯片设计阶段考虑越早收益越高,相较于后期物理设计或制造阶段,RTL层级的高抽象性为设计者提供了全局视角,使其能够在微架构层面系统性地消除冗余功耗,同时避免后期迭代中高昂的修正代价,显著提升了设计中功耗收敛的效率。因此,RTL阶段的功耗优化已成为决定芯片能效与成本的核心环节。ERPE:基于深度可达性分析的功耗优化利器

ERPE基于英诺达的精准功耗分析技术,采用独创的深度可达性分析(DRA,Deep Reachability Analysis)算法,专注于在RTL阶段探索时钟优化的可能性,并通过内设的逻辑优化引擎完成门控使能信号(Clock Gating Enable)的逻辑优化,向用户提出功耗优化的机会。

ERPE的核心优势在于其能够在设计早期阶段识别功耗优化的关键点,从而避免后期设计迭代中的高昂成本。通过内建核心算法的功耗分析和优化建议,ERPE显著提升了设计效率,助力实现低功耗的芯片设计目标。这一工具的应用,不仅推动了RTL低功耗设计方法在使用EDA工具上的深入探索,也为各种工艺下的芯片功耗优化提供了强有力的支持。

江苏华创微系统有限公司的芯片项目负责人符青表示:“RTL阶段的功耗优化总是面临诸多挑战,不仅耗时费力,而且效果有限。ERPE的引入彻底改变了这一现状,显著提高了功耗优化效率。特别是在时钟优化和门控使能信号逻辑优化方面,ERPE展现出了卓越的性能,可以大幅降低芯片功耗,同时缩短设计周期”。

英诺达的董事长、CEO王琦博士表示:“我们深知,在RTL阶段就进行高效的功耗分析和优化,对于提升芯片能效、降低成本具有至关重要的作用。ERPE是我们在低功耗设计领域迈出的又一重要一步,凝聚了英诺达团队多年的技术积累和创新智慧。我们相信,ERPE将为广大芯片设计师提供一个强有力的工具,帮助他们更加高效、便捷地实现功耗优化目标”。

随着ERPE的发布,英诺达进一步完善了其在低功耗设计领域的产品布局。EnFortius凝锋低功耗设计系列目前已推出了4款工具,覆盖芯片架构设计、前端设计、验证、逻辑实现及物理实现等全流程,为客户提供从设计到实现的完整低功耗解决方案。

ERPE技术亮点在芯片设计中,时钟门控技术已经被广泛地应用以降低整体功耗, 然而传统的综合工具只是根据组合电路结构对寄存器插入时钟门控逻辑(combinational clock gating),无法通过分析时序结构来识别更深层潜在的时钟门控机会。而ERPE采用了多种技术策略可以在RTL阶段发现时序时钟门控逻辑(sequential clock gating),估算采用该时钟门控逻辑带来的功耗收益,打印出详细的报告供RTL设计师选择最有效的电路优化策略,该报告不仅清晰地展示了不同时钟门控策略的功耗节省潜力,还将指出电路性能、面积和时序等多维度指标,帮助设计师快速决策最优的功耗优化方案。

可观测性驱动时钟门控优化(ODCG)技术通过分析寄存器输出在下游电路中不可观察(即不被使用)的条件,并利用这些条件来提取新的时钟门控使能信号或对已有的时钟门控信号进行增强,从而在不影响电路功能的前提下尽可能降低功耗。

稳定信号驱动时钟门控(SDCG)技术通过分析寄存器输入端的上游逻辑,找出那些输入长期稳定不变的条件,并据此条件提取新的时钟门控使能信号或对已有的时钟门控信号进行增强,以减少不必要的寄存器时钟翻转,从而降低功耗。

ERPE的DRA算法可以最大程度探索ODCG与SDCG的可能性,然后通过内设的逻辑优化引擎完成这两类门控使能信号的逻辑优化,并自动生成新的时钟门控逻辑代码,大大降低了设计师修改RTL的难度。最后,工具可利用内建RTL功耗分析引擎报告出每个ODCG和SDCG所带来的功耗收益。

关于英诺达

英诺达(成都)电子科技有限公司是一家由行业顶尖资深人士创立的本土EDA企业,公司坚持以客户需求为导向,帮助客户实现价值最大化,为中国半导体产业提供卓越的EDA解决方案。公司的长期目标是通过EDA工具的研发和上云实践,参与国产EDA完整工具链布局并探索适合中国国情的工业软件上云的路径与模式,赋能半导体产业高质量发展。公司的主营业务包括:EDA软件研发、IC设计云解决方案以及IC设计服务。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 芯片设计
    +关注

    关注

    15

    文章

    1128

    浏览量

    56458
  • eda
    eda
    +关注

    关注

    72

    文章

    3059

    浏览量

    181537
  • RTL
    RTL
    +关注

    关注

    1

    文章

    393

    浏览量

    62403
  • 英诺达
    +关注

    关注

    1

    文章

    51

    浏览量

    2525

原文标题:国产EDA新突破,英诺达推出RTL功耗优化工具!

文章出处:【微信号:gh_387c27f737c1,微信公众号:英诺达EnnoCAD】欢迎添加关注!文章转载请注明出处。

收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    亮相IIC Shenzhen 2025

    2025年11月25日,国际集成电路展览会暨研讨会(IIC Shenzhen)在深圳举办,创始人及CEO王琦博士应邀出席,并于“全球CEO峰会”发表题为《低功耗设计新范式:突破算
    的头像 发表于 12-03 10:53 242次阅读

    荣膺国家级专精特新“小巨人”企业

    近日,工业和信息化部公布了第七批专精特新“小巨人”企业名单,(成都)电子科技有限公司凭借其在数字EDA工具领域的技术突破与产业化成果,获评该称号!
    的头像 发表于 10-29 17:43 628次阅读

    功耗设计核心指标之时钟门控效率

    时钟门控效率是低功耗设计早期阶段极具价值的可量化指标,使用的EDA工具进行功耗
    的头像 发表于 09-19 10:51 656次阅读
    低<b class='flag-5'>功耗</b>设计核心指标之时钟门控效率

    亮相IDAS 2025设计自动化产业峰会

    2025年9月16日,以“锐进”为主题的第三届设计自动化产业峰会(IDAS 2025)在杭州圆满闭幕。参与了本届盛会,并在技术分享、产品创新、生态共建与人才培养等多个维度全面亮相,展示了其在国产EDA产业生态建设上的最新成
    的头像 发表于 09-17 17:47 3036次阅读

    荣获“中国芯”EDA产品革新奖

    2025年9月15日,“中国芯”第二届EDA专项奖颁奖仪式在杭州举行,的EnFortiusLPC低功耗设计检查工具(ELPC)凭借其卓
    的头像 发表于 09-16 10:47 3127次阅读

    2025技术巡回研讨会圆满结束

    继成都首站成功举办后,2025年“左移赋能,功耗突围”技术巡回研讨会于7月22日、24日在北京和上海相继举行。本次巡回研讨会聚焦低功耗
    的头像 发表于 07-30 14:50 821次阅读

    EDA专题技术研讨会成都站圆满收官

    近日,的EDA专题技术研讨会在成都“芯火”双创基地成功举办,吸引了来自芯片设计企业、科研院所及产业链上下游的三十余家单位参会,共同探索国产EDA工具在芯片设计关键领域的创新突破与
    的头像 发表于 07-21 10:38 729次阅读

    推出EnCitius曜奇SVS Cloud公有云服务

    近日,正式推出EnCitius曜奇SVS Cloud公有云服务,该服务将于6月初正式上线,目前,平台注册渠道已火热开启,诚邀设计团队申请注册,享限时特惠。作为专为中小型芯片设计量
    的头像 发表于 05-27 18:24 861次阅读
    <b class='flag-5'>英</b><b class='flag-5'>诺</b><b class='flag-5'>达</b><b class='flag-5'>推出</b>EnCitius曜奇SVS Cloud公有云服务

    本土EDA企业亮相DVcon China 2025

    在上周刚刚结束的DVcon China会议上,本土EDA企业携其EnAltius昂屹 CDC(ECDC)跨域检查工具亮相,并发表主题演讲《Enhancing CDC tool
    的头像 发表于 04-24 09:17 1017次阅读

    《电子发烧友电子设计周报》聚焦硬科技领域核心价值 第4期:2025.03.17--2025.03.21

    : 1、Cadence推出Conformal AI Studio 2、推出RTL
    发表于 03-21 17:58

    邀您相约2025中国RISC-V生态大会

    2月27日至28日,2025中国RISC-V生态大会将在北京隆重举行,将出席此次会议并在“高性能计算分论坛”发表主题演讲,深入探讨RISC-V芯片设计中的关键技术挑战,分享
    的头像 发表于 02-19 11:41 1220次阅读

    入选2024年四川省新经济企业100强

    近日,四川省工业和信息化研究院研究发布了“2024年四川省新经济企业100强榜单”。(成都)电子科技有限公司凭借在电子设计自动化(EDA)领域的开拓创新和快速发展,成功入选该榜单。
    的头像 发表于 01-24 10:54 1083次阅读

    为本土客户提供优质EDA解决方案

    (成都)电子科技有限公司成立于2020年,是一家由行业顶尖资深人士创立的本土EDA企业,公司坚持以客户需求为导向,帮助客户实现价值最大化,为中国半导体产业提供卓越的EDA解决方案。
    的头像 发表于 01-07 11:13 1113次阅读

    发布全新静态验证产品,提升芯片设计效率

    (成都)电子科技有限公司近日正式推出了两款全新的静态验证EDA工具——EnAltius®CDC跨域检查
    的头像 发表于 12-24 16:53 1165次阅读

    携两款静态验证EDA工具亮相ICCAD-Expo 2024

    携最新发布的两款静态验证EDA工具亮相ICCAD,的创始人、CEO王琦博士在专题论坛发表了主题演讲。
    的头像 发表于 12-17 16:24 1412次阅读