0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

看看资深工程怎么设计RF电路板,这些思路学到就赚了

电子设计 来源:互联网 2017-12-26 07:19 次阅读

从过去到现在,RF电路板设计如同电磁干扰(EMI)问题一样,一直是工程师们最难掌控的部份,甚至是梦魇。若想要一次就设计成功,必须事先仔细规划和注重细节才能奏效。

射频(RF)电路板设计由于在理论上还有很多不确定性,因此常被形容为一种「黑色艺术」(black art) 。但这只是一种以偏盖全的观点,RF电路板设计还是有许多可以遵循的法则。不过,在实际设计时,真正实用的技巧是当这些法则因各种限制而无法实施时,如何 对它们进行折衷处理。重要的RF设计课题包括:阻抗和阻抗匹配、绝缘层材料和层叠板、波长和谐波...等,本文将集中探讨与RF电路板分区设计有关的各种 问题。

微过孔的种类
电路板上不同性质的电路必须分隔,但是又要在不产生电磁干扰的最佳情况下连接,这就需要用到微过孔(microvia)。通常微过孔直径为0.05mm至 0.20mm,这些过孔一般分为三类,即盲孔(blind via)、埋孔(bury via)和通孔(through via)。盲孔位于印刷线路板的顶层和底层表面,具有一定深度,用于表层线路和下面的内层线路的连接,孔的深度通常不超过一定的比率(孔径)。埋孔是指位 于印刷线路板内层的连接孔,它不会延伸到线路板的表面。上述两类孔都位于线路板的内层,层压前利用通孔成型制程完成,在过孔形成过程中可能还会重叠做好几 个内层。第三种称为通孔,这种孔穿过整个线路板,可用于实现内部互连或作为组件的黏着定位孔。

采用分区技巧
在设计RF电路板时,应尽可能把高功率RF放大器(HPA)和低噪音放大器(LNA)隔离开来。简单的说RF接,就是让高功率RF发射电路远离低功率收电 路。如果PCB板上有很多空间,那么可以很容易地做到这一点。但通常零组件很多时,PCB空间就会变的很小,因此这是很难达到的。可以把它们放在PCB板 的两面,或者让它们交替工作,而不是同时工作。高功率电路有时还可包括RF缓冲器(buffer)和压控振荡器(VCO)。

设计分区可以分成实体分区(physical partitioning)和电气分区(Electrical partitioning)。实体分区主要涉及零组件布局、方位和屏蔽等问题;电气分区可以继续分成电源分配、RF走线、敏感电路和信号、接地等分区。

实体分区
零组件布局是实现一个优异RF设计的关键,最有效的技术是首先固定位于RF路径上的零组件,并调整其方位,使RF路径的长度减到最小。并使RF输入远离RF输出,并尽可能远离高功率电路和低功率电路。

最有效的电路板堆栈方法是将主接地安排在表层下的第二层,并尽可能将RF线走在表层上。将RF路径上的过孔尺寸减到最小不仅可以减少路径电感,而且还可以减少主接地上的虚焊点,并可减少RF能量泄漏到层叠板内其它区域的机会。

在实体空间上,像多级放大器这样的线性电路通常足以将多个RF区之间相互隔离开来,但是双工器、混频器和中频放大器总是有多个RF/IF信号相互干扰,因此 必须小心地将这一影响减到最小。RF与IF走线应尽可能走十字交叉,并尽可能在它们之间隔一块接地面积。正确的RF路径对整块PCB板的性能而言非常重 要,这也就是为什么零组件布局通常在行动电话PCB板设计中占大部份时间的原因。

在行动电话PCB板上,通常可以将低噪音放大器电路放 在PCB板的某一面,而高功率放大器放在另一面,并最终藉由双工器在同一面上将它们连接到RF天线的一端和基频处理器的另一端。这需要一些技巧来确保RF 能量不会藉由过孔,从板的一面传递到另一面,常用的技术是在两面都使用盲孔。可以藉由将盲孔安排在PCB板两面都不受RF干扰的区域,来将过孔的不利影响 减到最小。

金属屏蔽罩
有时,不太可能在多个电路区块之间保留足够的区隔,在这种情况下就必须考虑采用金属屏蔽罩将射频能量屏蔽在RF区域内,但金属屏蔽罩也有副作用,例如:制造成本和装配成本都很高。

外形不规则的金属屏蔽罩在制造时很难保证高精密度,长方形或正方形金属屏蔽罩又使零组件布局受到一些限制;金属屏蔽罩不利于零组件更换和故障移位;由于金属屏蔽罩必须焊在接地面上,而且必须与零组件保持一个适当的距离,因此需要占用宝贵的PCB板空间。

尽可能保证金属屏蔽罩的完整非常重要,所以进入金属屏蔽罩的数字信号线应该尽可能走内层,而且最好将信号线路层的下一层设为接地层。RF信号线可以从金属屏 蔽罩底部的小缺口和接地缺口处的布线层走线出去,不过缺口处周围要尽可能被广大的接地面积包围,不同信号层上的接地可藉由多个过孔连在一起。

尽管有以上的缺点,但是金属屏蔽罩仍然非常有效,而且常常是隔离关键电路的唯一解决方案。

电源去耦电路
此外,恰当而有效的芯片电源去耦(decouple)电路也非常重要。许多整合了线性线路的RF芯片对电源的噪音非常敏感,通常每个芯片都需要采用高达四个电容和一个隔离电感来滤除全部的电源噪音。(图一)

图一芯片电源去耦电路

最小电容值通常取决于电容本身的谐振频率和接脚电感,C4的值就是据此选择的。C3和C2的值由于其自身接脚电感的关系而相对比较大,从而RF去耦效果要差 一些,不过它们较适合于滤除较低频率的噪音信号。RF去耦则是由电感L1完成的,它使RF信号无法从电源线耦合到芯片中。因为所有的走线都是一条潜在的既 可接收也可发射RF信号的天线,所以,将射频信号与关键线路、零组件隔离是必须的。


这些去耦组件的实体位置通常也很关 键。这几个重要组件的布局原则是:C4要尽可能靠近IC接脚并接地,C3必须最靠近C4,C2必须最靠近C3,而且IC接脚与C4的连接走线要尽可能短, 这几个组件的接地端(尤其是C4)通常应当藉由板面下第一个接地层与芯片的接地脚相连。将组件与接地层相连的过孔应该尽可能靠近PCB板上的组件焊盘,最 好是使用打在焊盘上的盲孔将连接线电感减到最小,电感L1应该靠近C1。

一个集成电路或放大器常常具有一个开集极(open collector)输出,因此需要一个上拉电感(pullup inductor)来提供一个高阻抗RF负载和一个低阻抗直流电源,同样的原则也适用于对这一电感的电源端进行去耦。有些芯片需要多个电源才能工作,因此 可能需要两到三套电容和电感来分别对它们进行去耦处理,如果该芯片周围没有足够的空间,那么去耦效果可能不佳。

尤其需要特别注意的是:电感极少平行靠在一起,因为这将形成一个空芯变压器,并相互感应产生干扰信号,因此它们之间的距离至少要相当于其中之一的高度,或者成直角排列以使其互感减到最小。

电气分区
电气分区原则上与实体分区相同,但还包含一些其它因素。现代行动电话的某些部份采用不同工作电压,并借助软件对其进行控制,以延长电池工作寿命。这意味着行 动电话需要运行多种电源,而这产生更多的隔离问题。电源通常由连接线(connector)引入,并立即进行去耦处理以滤除任何来自电路板外部的噪音,然 后经过一组开关或稳压器,之后,进行电源分配。

在行动电话里,大多数电路的直流电流都相当小,因此走线宽度通常不是问题,不过,必须为 高功率放大器的电源单独设计出一条尽可能宽的大电流线路,以使发射时的压降(voltage drop)能减到最低。为了避免太多电流损耗,需要利用多个过孔将电流从某一层传递到另一层。此外,如果不能在高功率放大器的电源接脚端对它进行充分的去 耦,那么高功率噪音将会辐射到整块电路板上,并带来各种各样的问题。高功率放大器的接地相当重要,并经常需要为其设计一个金属屏蔽罩。

RF输出必须远离RF输入
在大多数情况下,必须做到RF输出远离RF输入。这原则也适用于放大器、缓冲器和滤波器。在最坏的情况下,如果放大器和缓冲器的输出以适当的相位和振幅反馈 到它们的输入端,那么它们就有可能产生自激振荡。它们可能会变得不稳定,并将噪音和互调相乘信号(intermodulation products)添加到RF信号上。

如果射频信号线从滤波器的输入端绕回输出端,这可能会严重损害滤波器的带通特性。为了使输入和输 出得到良好的隔离,首先在滤波器周围必须是一块主接地面积,其次滤波器下层区域也必须是一块接地面积,并且此接地面积必须与围绕滤波器的主接地连接起来。 把需要穿过滤波器的信号线尽可能远离滤波器接脚也是个好方法。此外,整块电路板上各个地方的接地都要十分小心,否则可能会在不知不觉中引入一条不希望发生 的耦合信道。(图二)详细说明了这一接地办法。

有时可以选择走单端(single-ended)或平衡的RF信号线(balanced RF traces),有关串音(crosstalk)和EMC/EMI的原则在这里同样适用。平衡RF信号线如果走线正确的话,可以减少噪音和串音,但是它们 的阻抗通常比较高。而且为了得到一个阻抗匹配的信号源、走线和负载,需要保持一个合理的线宽,这在实际布线时可能会有困难。

图二滤波器四周被接地面(绿色区域)包围

缓冲器

缓冲器可以用来提高隔离效果,因为它可把同一个信号分为两个部份,并用于驱动不同的电路。尤其是本地振荡器可能需要缓冲器来驱动多个混频器。当混频器在RF 频率处到达共模隔离(common mode isolation)状态时,它将无法正常工作。缓冲器可以很好地隔离不同频率处的阻抗变化,从而电路之间不会相互干扰。

缓冲器对设计的帮助很大,它们可以紧跟在需要被驱动电路的后面,从而使高功率输出走线非常短,由于缓冲器的输入信号电平比较低,因此它们不易对板上的其它电路造成干扰。

压控振荡器
压控振荡器(VCO)可将变化的电压转换为变化的频率,这一特性被用于高速频道切换,但它们同样也将控制电压上的微量噪音转换为微小的频率变化,而这就给 RF信号增加了噪音。总之,在压控振荡器处理过以后,再也没有办法从RF输出信号中将噪音去掉。困难在于VCO控制线(control line)的期望频宽范围可能从DC到2MHz,而藉由滤波器来去掉这么宽的频带噪音几乎是不可能的;其次,VCO控制线通常是一个控制频率的反馈回路的 一部份,它在很多地方都有可能引入噪音,因此必须非常小心处理VCO控制线。

谐振电路
谐振电路(tank circuit)用于发射机和接收机,它与VCO有关,但也有它自己的特点。简单地说,谐振电路是由一连串具有电感电容的二极管并连而成的谐振电路,它有助于设定VCO工作频率和将语音或数据调变到RF载波上。

所有VCO的设计原则同样适用于谐振电路。由于谐振电路含有数量相当多的零组件、占据面积大、通常运行在一个很高的RF频率下,因此谐振电路通常对噪音非常 敏感。信号通常排列在芯片的相邻接脚上,但这些信号接脚又需要与较大的电感和电容配合才能工作,这反而需要将这些电感和电容的位置尽量靠近信号接脚,并连 回到一个对噪音很敏感的控制环路上,但是又要尽量避免噪音的干扰。要做到这点是不容易的。

自动增益控制放大器
自动增益控制(AGC)放大器同样是一个容易出问题的地方,不管是发射还是接收电路都会有AGC放大器。AGC放大器通常能有效地滤掉噪音,不过由于行动电 话具备处理发射和接收信号强度快速变化的能力,因此要求AGC电路有一个相当大的频宽,这就使AGC放大器很容易引入噪音。

设计AGC 线路必须遵守模拟电路的设计原则,亦即使用很短的输入接脚和很短的反馈路径,而且这两处都必须远离RF、IF或高速数字信号线路。同样,良好的接地也必不 可少,而且芯片的电源必须得到良好的去耦。如果必须在输入或输出端设计一条长的走线,那么最好是选择在输出端实现它,因为,通常输出端的阻抗要比输入端低 得多,而且也不容易引入噪音。通常信号电平越高,就越容易将噪音引入到其它电路中。

接地
要确保RF走线下层的接地是实心的,而且所有的零组件都要牢固地连接到主接地上,并与其它可能带来噪音的走线隔离开来。此外,要确保VCO的电源已得到充分 去耦,由于VCO的RF输出往往是一个相当高的电平,VCO输出信号很容易干扰其它电路,因此必须对VCO加以特别注意。事实上,VCO往往放在RF区域 的末端,有时它还需要一个金属屏蔽罩。

在所有PCB设计中,尽可能将数字电路远离模拟电路是一个大原则,它同样也适用于RF PCB设计。公共模拟接地和用于屏蔽和隔开信号线的接地通常是同等重要的。同样应使RF线路远离模拟线路和一些很关键的数字信号,所有的RF走线、焊盘和 组件周围应尽可能是接地铜皮,并尽可能与主接地相连。微型过孔(microvia)构造板在RF线路开发阶段很有用,它毋须花费任何开销就可随意使用很多 过孔,否则在普通PCB板上钻孔将会增加开发成本,这在大批量产时是不经济的。

将一个实心的整块接地面直接放在表面下第一层时,隔离效果最好。将接地面分成几块来隔离模拟、数字和RF线路时,其效果并不好,因为最终总是有一些高速信号线要穿过这些分开的接地面,这不是很好的设计。

还有许多与信号和控制线相关的课题需要特别注意,但它们超出了本文探讨的范围。

结语
不论RF PCB设计是不是一门「黑色艺术」,遵守一些基本的RF设计规则和参考一些优异的设计实例将有助于完成RF设计工作。成功的RF设计必须仔细注意整个设计 过程中每个步骤及每个细节,这意味着必须在设计开始阶段就要进行彻底的、仔细的规划,并对每个设计步骤的进展进行全面持续的评估。而这种细致的设计技巧正 是国内大多数电子企业文化所欠缺的。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 功放
    +关注

    关注

    97

    文章

    727

    浏览量

    101573
  • emi
    emi
    +关注

    关注

    53

    文章

    3443

    浏览量

    125507
  • 射频技术
    +关注

    关注

    4

    文章

    135

    浏览量

    35759
  • 去耦电路
    +关注

    关注

    1

    文章

    13

    浏览量

    11960
收藏 人收藏

    评论

    相关推荐

    用硬件fpga实现蜜罐技术的这些要点,学到就赚了

    1. 项目背景 蜜罐技术由来已久,蜜罐(Honeypot)是一种在互联网上运行的计算机系统。它是专门为吸引并诱骗那些试图非法闯入他人计算机系统的人(如电脑黑客)而设计的,蜜罐系统是一个包含漏洞的诱骗系统,它通过模拟一个或多个易受攻击的主机,给攻击者提供一个容易攻击的目标。由于蜜罐并没有向外界提供真正有价值的服务,因此所有对蜜罐尝试都被视为可疑的。蜜罐的另一个用途是拖延攻击者对真正目标的攻击,让攻击者在蜜罐上浪费时间
    的头像 发表于 12-15 10:12 3925次阅读
    用硬件fpga实现蜜罐技术的<b class='flag-5'>这些</b>要点,<b class='flag-5'>学到</b><b class='flag-5'>就赚了</b>

    射频(RF)电路板分区设计中PCB布局布线技巧

    射频(RF)电路板分区设计中PCB布局布线技巧
    发表于 08-16 16:51

    RF射频电路板设计技巧

    本帖最后由 firmware 于 2017-8-30 13:14 编辑 RF射频电路板设计技巧
    发表于 08-30 13:09

    射频电路板设计问题探讨

    工程师们最难掌控的部份,甚至是梦魇。若想要一次就设计成功,必须事先仔细规划和注重细节才能奏效。射频(RF)电路板设计由于在理论上还有很多不确定性,因此常被形容为一种「黑色艺术」(black art) 。但
    发表于 06-21 07:59

    RF电路设计中怎么降低寄生信号

    作者:德州仪器应用工程师Pete Hanish RF电路板设计最重要的是不该有信号的地方要隔离信号,而该有信号的地方一定要获得信号。这就要求我们有意识地采取措施,确保信号隔离于其路径适当的部位。音调
    发表于 06-21 06:06

    手机PCBRF布局设计

    手机功能的增加对PCB的设计要求更高,伴随着一轮蓝牙设备、蜂窝电话和3G时代来临,使得工程师越来越关注RF电路的设计技巧。射频(RF)
    发表于 07-08 06:09

    RF电路板分区设计有什么问题?

    射频(RF)电路板设计虽然在理论上还有很多不确定性,但RF电路板设计还是有许多可以遵循的法则。不过,在实际设计时,真正实用的技巧是当这些法则
    发表于 09-17 07:50

    RF电路板该怎么分区?PCB布局布线有什么技巧?

    今天的蜂窝电话设计以各种方式将所有的东西集成在一起,这对RF电路板设计来说很不利。现在业界竞争非常激烈,人人都在找办法用最小的尺寸和最小的成本集成最多的功能。模拟、数字和RF电路都紧密
    发表于 09-30 08:26

    探讨 RF 电路板分区设计的技巧与方法

    一轮蓝牙设备、无绳电话和蜂窝电话需求高潮正促使中国电子工程师越来越关注 RF 电路设计技巧。RF 电路板的设计是最令设计
    发表于 02-15 07:00

    探讨 RF 电路板分区设计的技巧与方法

    一轮蓝牙设备、无绳电话和蜂窝电话需求高潮正促使中国电子工程师越来越关注 RF 电路设计技巧。RF 电路板的设计是最令设计
    发表于 02-15 07:00

    如何实现良好的电路板布局布线

      工程课程一般不会教授如何实现良好的电路板布局布线。高频RF类课程会研究走线阻抗的重要性,但需要自行构建系统电源的工程师,通常不会将电源视为高频系统,而忽视了
    发表于 11-15 08:27

    射频(RF)电路板设计经验总结--之一

    射频(RF)电路板设计经验总结--之一 射频(RF)PCB电路板设计由于在理论上还有很多不确定性,因此常被形容为一种“黑色艺术”,但这个观点只有部分正确,
    发表于 05-16 15:20

    麦斯艾姆的资深工程师PCB电路板设计经验总结

    资深工程师pcb电路板设计经验总结,涉及原理图设计的前期准备和设计的注意事项
    发表于 03-24 14:49 0次下载

    RF电路板分区设计的5个要点详细概述

    射频(RF电路板设计虽然在理论上还有很多不确定性,但RF电路板设计还是有许多可以遵循的法则。不过,在实际设计时,真正实用的技巧是当这些法则
    的头像 发表于 07-03 19:30 6063次阅读

    如何快速设计RF电路板

    来源:RF技术社区 本文来自与非网 一轮蓝牙设备、无绳电话和蜂窝电话需求高潮正促使中国电子工程师越来越关注 RF 电路设计技巧。RF
    的头像 发表于 11-30 10:43 506次阅读