0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

MOSFET雪崩击穿图解 MOSFET避免雪崩失效的方法

冬至配饺子 来源:网络整理 作者:网络整理 2024-02-25 15:48 次阅读

雪崩击穿失效机理是什么?

当功率器件承受的雪崩耐量超过极限后,芯片最终会损坏,然而单脉冲雪崩与重复雪崩的失效机理并不相同。

单脉冲雪崩发生时,持续的时间一般在微秒量级,我们发现由于热容的存在,瞬时热量不足以传递到芯片引线框和封装体,雪崩击穿位置的温度会急剧上升,当超过PN结极限温度(约400℃)时,芯片热击穿损坏。所以单脉冲雪崩的极限温度限制是PN结的热击穿温度,而非器件手册标称的最高工作温度Tjmax(150℃)。图给出了在单脉冲雪崩后器件局部热击穿损坏照片。

图片

图 单脉冲雪崩引起的器件局部热击穿损坏

重复雪崩的失效机理主要有两种,一种是重复雪崩过程中芯片结温超过Tjmax,而带来的器件损坏;另一种表现为重复雪崩老化过程中,由于热载流子效应而带来的器件参数漂移,是一个缓慢退化的过程。

MOSFET雪崩击穿图解

Power MOSFET四层结构的横截面如图所示,通过MOSFET横截面结构图可以发现MOSFET体内存在 基极寄生电阻寄生电容寄生双极****晶体管内置二极管

1.jpg

图 Power MOSFET四层结构横截面

MOSFET雪崩击穿的等效电路如图所示,当在MOSFET中的漏极和源极之间施加高于击穿电压的电压时,内置二极管(相当于pn结)进入雪崩击穿并通过雪崩电流。在这种雪崩击穿期间,与 MOSFET内部二极管电流反方向流动的电流称为“ 雪崩电流I****AS ”,参见下图(1)中雪崩电流路径。

1.jpg

图 MOSFET雪崩失效电流路径示意图(红色部分)

1.jpg

1.jpg

MOSFET避免雪崩失效的方法

一般情况下,有抗雪崩保证的MOSFET,在其规格书中会规定IAS和EAS的绝对最大额定值,因此可以通过规格书来了解详细的值。在有雪崩电流流动的工作环境中,需要I****ASE****AS实际值 ,并在绝对最大额定值范围内使用。

引发雪崩击穿的例子包括反激式转换器中的MOSFET关断时的反激电压和寄生电感引起的浪涌电压等。针对反激电压引起雪崩击穿 ,对策包括在设计电路时采用降低反激电压的设计或使用具有更高耐压性能的MOSFET。而针对寄生电感引起的 雪崩击穿 ,改用引脚更****短的封装的MOSFET或改善电路板布局降低寄生电感等都是比较有效的措施。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • MOSFET
    +关注

    关注

    142

    文章

    6621

    浏览量

    210350
  • 雪崩击穿
    +关注

    关注

    0

    文章

    20

    浏览量

    7459
  • 功率器件
    +关注

    关注

    40

    文章

    1554

    浏览量

    89600
  • 寄生电容
    +关注

    关注

    1

    文章

    283

    浏览量

    18977
  • 单脉冲
    +关注

    关注

    0

    文章

    27

    浏览量

    12649
收藏 人收藏

    评论

    相关推荐

    MOSFET失效机理:dV/dt失效雪崩失效

    当向MOSFET施加高于绝对最大额定值BVDSS的电压时,会造成击穿并引发雪崩击穿
    发表于 04-15 17:31 1105次阅读
    <b class='flag-5'>MOSFET</b>的<b class='flag-5'>失效</b>机理:dV/dt<b class='flag-5'>失效</b>和<b class='flag-5'>雪崩</b><b class='flag-5'>失效</b>

    功率MOSFET重复雪崩电流及重复雪崩能量

    有些功率MOSFET的数据表中列出了重复雪崩电流IAR和重复雪崩能量EAR,同时标注了测量条件,通常有起始温度25C,最高结温150C或者175C,以及电感值、脉冲宽度和脉冲频率,这些测量的条件
    发表于 09-22 11:44

    MOSFET数据表之UIS/雪崩额定值

    MOSFET击穿电压之上,从而激活了其内在的寄生双极晶体管,并在FET上出现有效的雪崩效应。这项测试重复进行,电流逐渐增加,直到开始的泄漏测试失败,表明器件已被损坏。图1—UIS测试电路方程式E
    发表于 09-05 15:37

    MOSFET失效机理 —总结—

    。什么是雪崩失效本文的关键要点・当向MOSFET施加高于绝对最大额定值BVDSS的电压时,会造成击穿并引发雪崩
    发表于 07-26 18:06

    看懂MOSFET数据表—UIS/雪崩额定值

    看懂MOSFET数据表,第1部分—UIS/雪崩额定值自从20世纪80年代中期在MOSFET 数据表中广泛使用的以来,无钳位电感开关 (UIS) 额定值就已经被证明是一个非常有用的参数。虽然不建议在
    发表于 11-18 06:39

    功率MOSFET雪崩击穿问题分析

    功率MOSFET雪崩击穿问题分析 摘要:分析了功率MOSFET雪崩击穿的原因
    发表于 07-06 13:49 5611次阅读
    功率<b class='flag-5'>MOSFET</b><b class='flag-5'>雪崩</b><b class='flag-5'>击穿</b>问题分析

    雪崩击穿,雪崩击穿是什么意思

    雪崩击穿,雪崩击穿是什么意思 在材料掺杂浓度较低的PN结中,当PN结反向电压增加时,空间电荷区中的电场随着增强。这样,通过空
    发表于 02-27 11:49 3331次阅读

    MOSFET的UIS及雪崩能量解析

    MOSFET的UIS及雪崩能量解析 在功率MOSFET的数据表中,通常包括单脉冲雪崩能量EAS,雪崩
    发表于 04-26 18:19 5765次阅读
    <b class='flag-5'>MOSFET</b>的UIS及<b class='flag-5'>雪崩</b>能量解析

    MOSFET失效机理:什么是雪崩失效

    当向MOSFET施加高于绝对最大额定值BVDSS的电压时,就会发生击穿。当施加高于BVDSS的高电场时,自由电子被加速并带有很大的能量。这会导致碰撞电离,从而产生电子-空穴对。这种电子-空穴对呈雪崩
    发表于 02-13 09:30 1496次阅读
    <b class='flag-5'>MOSFET</b>的<b class='flag-5'>失效</b>机理:什么是<b class='flag-5'>雪崩</b><b class='flag-5'>失效</b>

    功率MOSFET雪崩强度限值

    功率MOSFET雪崩强度限值是衡量器件针对于感性负载在开关动作应用中的重要参数。 清楚地理解雪崩强度的定义,失效的现象及评估的方法是功率
    的头像 发表于 05-15 16:17 1419次阅读
    功率<b class='flag-5'>MOSFET</b>的<b class='flag-5'>雪崩</b>强度限值

    什么是MOSFET雪崩失效

    什么是雪崩失效
    的头像 发表于 12-06 17:37 375次阅读
    什么是<b class='flag-5'>MOSFET</b><b class='flag-5'>雪崩</b><b class='flag-5'>失效</b>

    【科普小贴士】MOSFET的性能:雪崩能力

    【科普小贴士】MOSFET的性能:雪崩能力
    的头像 发表于 12-07 16:46 546次阅读
    【科普小贴士】<b class='flag-5'>MOSFET</b>的性能:<b class='flag-5'>雪崩</b>能力

    什么是雪崩击穿?单脉冲雪崩与重复雪崩有何不同?

    什么是雪崩击穿?单脉冲雪崩与重复雪崩有何不同?雪崩击穿失效
    的头像 发表于 11-24 14:15 1196次阅读

    功率MOSFET雪崩特性分析

    功率MOSFET雪崩特性分析
    的头像 发表于 12-04 14:12 417次阅读
    功率<b class='flag-5'>MOSFET</b><b class='flag-5'>雪崩</b>特性分析

    雪崩击穿的概念 如何区别齐纳击穿雪崩击穿 雪崩击穿是可逆的吗?

    雪崩击穿的概念 如何区别齐纳击穿雪崩击穿 雪崩击穿
    的头像 发表于 03-26 16:12 639次阅读