0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

无法在层堆栈中删除层的的解决方案

Altium 来源:Altium 2023-12-15 17:13 次阅读

在使用Altium Designer的过程中

我们收到许多用户的提问

Q&A系列将针对用户关注度较高的问题

请Altium技术专家为大家答疑解惑

本文描述了PCB文档中阻止用户在Layer Stack Manager中删除层的场景。

问题:用户无法在Layer Stack Manager中删除层,该选项变为灰色。

以下是两种可能的解决方案;

针对非对称电路板的堆栈对称锁功能。

Altium Designer 20.1之前版本对相邻内芯Core/预浸材料Prepreg的限制。

解决方案1(针对堆栈对称问题):

在某些情况下,可能是由于从其他电路板导入或复制/粘贴造成的,会导致层的创建造成非对称的电路板堆栈。

在Layer Stack Manager的属性面板中有一个Stack Symmetry选项。启用该选项后,如果出现非对称堆栈,则该选项将使层无法被删除。

在这种情况下,如需解决这一问题,请取消Stack Symmetry复选框,这将允许用户删除层。当启用Stack Symmetry选项时,软件将执行堆栈对称性检查,但某些板级操作可以绕过该检查以创建信号/平面层。

解决方案2(针对堆栈几何形状限制问题):

在Altium Designer 19中,存在不允许两个内芯板Core堆叠在一起的限制。

这种限制会导致错误状态并使层无法被删除。此问题已经在Altium Designer 20.1.7版本中得到了解决。

如需在AD19中修复这一堆栈问题,您也可以按以下步骤操作:

检查所有的层名称,并根据需要对层进行重命名,以确保其唯一性。

将其中一个相邻内芯板的Type从Core改为Prepreg。

待所有错误解决后,即可删除层。

审核编辑:汤梓红

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • pcb
    pcb
    +关注

    关注

    4222

    文章

    22475

    浏览量

    385885
  • altium
    +关注

    关注

    46

    文章

    921

    浏览量

    117464
  • Designer
    +关注

    关注

    0

    文章

    117

    浏览量

    35477
  • 堆栈
    +关注

    关注

    0

    文章

    171

    浏览量

    19529

原文标题:【Q&A】无法在层堆栈中删除层

文章出处:【微信号:AltiumChina,微信公众号:Altium】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    [分享]超强四板设计方案分析

    板的设计方案,具体如下:        第一种  
    发表于 10-28 09:05

    Altium Designer 内电与内电的分割

    负片,即不布线、不放置任何元件的区域完全被铜膜覆盖,而布线或放置元件的地方则是排开了铜膜的。多层板的设计,由于地层和电源一般都是要用整片的铜皮来做线路(或作为几个较大块的分割区
    发表于 12-26 14:28

    生成GERBER时SOLDER MASKTOP的过孔比BOTTOM的过孔大是怎么...

    生成GERBER时SOLDER MASKTOP的过孔比BOTTOM的过孔大是怎么回事过孔焊盘堆栈,顶层和底层是一样大的啊,没问题的郁闷 如图
    发表于 10-17 14:53

    基于Altium Design的4板PCB设计

    器件,且器件越来越密的情况下,本方案的电源、地几乎无法作为完整的参考平面,预期的屏蔽效果很难实现;方案2使用范围有限。但在个别单板方案2
    发表于 01-23 10:34

    【案例】4板到12板层叠设计案例

    板的层叠方案层叠建议:优选方案一(见图1)。方案一为常见四PCB的主选设置
    发表于 08-05 19:44

    请问AD怎么TOP PASTE布线

    之前用protel画PCB时在其TOP PASTE可以通过画线,即在两个元器件的连线可以趟些锡,可以走大电流,但不知AD怎么TOP
    发表于 03-06 06:36

    避开假八的温柔陷阱----浅谈六板的叠

    《PCB的筋骨皮》一文,我们提出了当板厚1.6mm及以上时,怎样避免使用假八的叠,而导致PCB成本增加的问题。感觉大家的回答很踊跃
    发表于 05-29 07:26

    避开PCB假八结构的温柔陷阱---浅谈六板的叠

    《PCB的筋骨皮》一文,我们提出了当板厚1.6mm及以上时,怎样避免使用假八的叠,而导致PCB成本增加的问题。感觉大家的回答很踊跃
    发表于 05-30 07:20

    pcb layout层叠结构设计的注意事项介绍

    无法实现,弥补的方式就是添加芯板(无铜),导致8板按照6板使用,成本增加,成功入坑。注意事项是:初学者设计6pcb时,要注意层叠结构
    发表于 06-03 08:03

    ZigBee标准规定的ZigBee堆栈结构说明

      ZigBee标准定义了一种堆栈协议,这种协议能够确保无线设备低本钱、低功耗和低数据速率网络的互操纵性。本文简要说明ZigBee标准规定的ZigBee
    发表于 07-16 07:21

    什么是WiMAX物理信号测试解决方案

    什么是WiMAX物理信号测试解决方案?有什么作用?
    发表于 08-08 08:04

    请问stm32多少堆栈

    stm32多少堆栈8051单片机有8,那stm32位单片机呢?
    发表于 05-06 04:35

    避开PCB假八结构的温柔陷阱---浅谈六板的叠

    《PCB的筋骨皮》一文,我们提出了当板厚1.6mm及以上时,怎样避免使用假八的叠,而导致PCB成本增加的问题。感觉大家的回答很踊跃
    发表于 03-07 16:04

    详解KiCad

    ,以此类推。除了这些铜之外,还有其他技术和文件可供选择。 可以“电路板设置”查看所有的
    发表于 06-21 12:13

    TCP/IP5模型,应用是如何与传输连接的?

    以TCP/IP5模型,应用是如何与传输连接的 “封装”又是指什么?显示全部
    发表于 10-28 06:53