0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

AMD Vivado Design Suite 2023.2的优势

XILINX开发者社区 来源:XILINX开发者社区 2023-11-23 15:09 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

本文作者 Suhel Dhanani

AMD 自适应 SoC 与 FPGA 事业部软件市场营销总监

由于市场环境日益复杂、产品竞争日趋激烈,为了加快推出新型自适应 SoC 和 FPGA 设计,硬件设计人员和系统架构师需要探索更为高效的全新工作方式。AMD Vivado Design Suite可提供易于使用的开发环境和强大的工具,有助于加速大型自适应 SoC 和 FPGA 等系列产品的设计与上市。

现在,我很高兴为大家详细介绍 AMD 最新发布的Vivado Design Suite 2023.2 ,以及它的更多优势——将帮助设计人员快速实现目标 Fmax,在实现之前精确估算功耗需求,并轻松满足设计规范。

使用新的布局和布线特性快速实现目标 Fmax

基于Vivado Design Suite 的智能设计运行 (IDR)、报告 QoR 评估 (RQA) 和报告 QoR 建议 (RQS) 等差异化功能,2023.2 版本提供的新特性可帮助设计人员和架构师快速实现 Fmax 目标。

举例来说,Versal SSIT 器件中的超级逻辑区域 (SLR) 交叉布局和布线目前已通过新算法实现自动化,从而将最大限度地提高性能。我们针对 AMD Versal 设计添加了多线程器件镜像生成支持,有助于加速比特流生成。

上述改进旨在帮助设计人员快速实现其性能目标。

使用更新的 Power Design Manager 工具改进功耗估算

需要特别指出的是,我们在 2023.2 版本中扩展了 Power Design Manager (PDM) 工具的可用性,从仅支持 Versal 器件扩展到同时支持大多数 UltraScale+ 器件,使设计人员在专注于设计实现方案之前,能够比以往任何时候都要更轻松地精确估算功耗。

PDM 可提供易于使用的界面和增强的向导,支持针对最新 AMD 自适应 SoC 和 FPGA 中的硬 IP 块进行功耗估算。它使用最新的特性描述模型确保功耗估算准确性,并帮助平台为未来的热能及供电做好准备。

此外,CSV 文件也可导入和导出,而 PDM 数据则能轻松转换为可读取的文本报告。

上述变化支持 Xilinx Power Estimator (XPE) 能够无缝直观地过渡到 PDM。

使用新增功能轻松创建和调试设计

与此同时,我们还添加了其它特性,使复杂设计的创建、仿真和调试工作变得轻松易行。IP 集成器中面向 Versal 器件的新的地址路径可视化、增强的 DFX 平面图可视化,以及在相同设计中新增了对 Tandem 配置和 DFX 的支持,所有这些新特性都将为简化设计过程提供助力。

其它关键更新包括:扩展了对 SystemC 测试台的 VCD 支持,以协助调试功能;此外还添加了 STAPL 支持,以在编程环境中针对 UltraScale+ 和 Versal 设计验证 JTAG链。利用最新版解决方案,设计人员能够更轻松地设计 UltraScale+ 和 Versal 器件。

使用 Vivado Design Suite 高效实现自适应 SoC 和 FPGA 设计

我们相信,Vivado Design Suite 2023.2 所包含的更新将帮助硬件设计人员和系统架构师更轻松快速地跟进不断变化的市场需求,同时还能将高性能与快速产品上市进程兼而得之。作为您的合作伙伴,我们始终致力于不断改进优化设计工具,帮助您充分发挥 AMD 自适应 SoC 和 FPGA 产品解决方案的强大功能。

审核编辑:汤梓红

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • FPGA
    +关注

    关注

    1664

    文章

    22504

    浏览量

    639304
  • amd
    amd
    +关注

    关注

    25

    文章

    5708

    浏览量

    140421
  • FPGA设计
    +关注

    关注

    9

    文章

    431

    浏览量

    28212
  • Vivado
    +关注

    关注

    19

    文章

    860

    浏览量

    71408

原文标题:AMD Vivado™ Design Suite 2023.2——新版本助力加速自适应 SoC 和 FPGA 产品设计

文章出处:【微信号:gh_2d1c7e2d540e,微信公众号:XILINX开发者社区】欢迎添加关注!文章转载请注明出处。

收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    AMD Versal CPM5 QDMA Gen4x8 ST Only Performance Design CED示例

    本篇博文演示了在AMD Vivado Design Suite 2024.1 中生成 CPM5_QDMA_Gen4x8_ST_Only_Performance_
    的头像 发表于 03-23 09:12 1320次阅读
    <b class='flag-5'>AMD</b> Versal CPM5 QDMA Gen4x8 ST Only Performance <b class='flag-5'>Design</b> CED示例

    【请教】FPGA烧录软件工具二次开发问题

    请教各位大佬: Vivado 2018.3和Pango Design Suite 2025.1 这两款FPGA烧录软件工具能够二次开发吗?实现上位机控制软件调用它们,实现自动化的FPGA测试程序烧录和烧录成功的反馈信号。
    发表于 03-17 16:34

    AMD Versal自适应SoC中eMMC烧录/启动调试检查表(下)

    有多种受支持的方式可用于烧录 eMMC 器件,包括使用 AMD Vivado IDE、使用 AMD Vitis GUI 或使用 U-Boot。
    的头像 发表于 03-09 10:27 3795次阅读
    <b class='flag-5'>AMD</b> Versal自适应SoC中eMMC烧录/启动调试检查表(下)

    AMD Power Design Manager 2025.2版本现已发布

    AMD Power Design Manager 2025.2 版本现已发布,并正式支持第二代 AMD Versal AI Edge 系列器件和第二代 Prime 系列器件。
    的头像 发表于 12-24 11:08 810次阅读

    AMD Vivado Design Suite 2025.2版本现已发布

    AMD Vivado Design Suite 2025.2 版本现已发布,新增对 AMD Versal 自适应 SoC 的设计支持,包含新
    的头像 发表于 12-09 15:11 1338次阅读

    AMD Vivado IP integrator的基本功能特性

    我们还将带您了解在 AMD Zynq UltraScale+ MPSoC 开发板与 AMD Versal 自适应 SoC 开发板上使用 IP integrator 时,两种设计流程之间存在的差异。
    的头像 发表于 10-07 13:02 2341次阅读
    <b class='flag-5'>AMD</b> <b class='flag-5'>Vivado</b> IP integrator的基本功能特性

    AMD Vivado设计套件2025.1版本的功能特性

    随着 AMD Spartan UltraScale+ 系列现已投入量产,解锁其功能集的最快途径便是采用最新 AMD Vivado 工具版本( 2025.1 或更高版本)和全新操作指南资源。该集
    的头像 发表于 09-23 09:15 1862次阅读
    <b class='flag-5'>AMD</b> <b class='flag-5'>Vivado</b>设计套件2025.1版本的功能特性

    AMD Vivado ChipScope助力硬件调试

    许多硬件问题只有在整个集成系统实时运行的过程中才会显现出来。AMD Vivado ChipScope 提供了一套完整的调试流程,可在系统运行期间最大限度提升对可编程逻辑的观测能力,助力设计调试。
    的头像 发表于 09-05 17:08 1297次阅读

    AMD Versal自适应SoC上使用QEMU+协同仿真示例

    Cortex A72 (QEMU) 上运行的固件进行仿真,该固件会访问当前 AMD Vivado Design Suite 仿真中正在进行仿真的 PL 中的 IP。本文将使用 Ver
    的头像 发表于 08-06 17:21 2191次阅读
    在<b class='flag-5'>AMD</b> Versal自适应SoC上使用QEMU+协同仿真示例

    Vivado无法选中开发板的常见原因及解决方法

    在使用 AMD Vivado Design Suite 对开发板(Evaluation Board)进行 FPGA 开发时,我们通常希望在创建工程时直接选择开发板,这样
    的头像 发表于 07-15 10:19 1955次阅读
    <b class='flag-5'>Vivado</b>无法选中开发板的常见原因及解决方法

    AMD Power Design Manager 2025.1现已推出

    AMD Power Design Manager 2025.1 版(PDM)现已推出——增加了对第二代 AMD Versal AI Edge 和 第二代 Versal Prime 系列的支持,并支持已量产的
    的头像 发表于 07-09 14:33 1402次阅读

    使用AMD Vitis Unified IDE创建HLS组件

    这篇文章在开发者分享|AMD Vitis HLS 系列 1 - AMD Vivado IP 流程(Vitis 传统 IDE) 的基础上撰写,但使用的是 AMD Vitis Unifie
    的头像 发表于 06-20 10:06 2558次阅读
    使用<b class='flag-5'>AMD</b> Vitis Unified IDE创建HLS组件

    AMD Vivado Design Suite 2025.1现已推出

    AMD Vivado Design Suite 2025.1 现已推出,支持 AMD Spartan UltraScale+ 和新一代 Ve
    的头像 发表于 06-16 15:16 1679次阅读

    如何使用AMD Vitis HLS创建HLS IP

    本文逐步演示了如何使用 AMD Vitis HLS 来创建一个 HLS IP,通过 AXI4 接口从存储器读取数据、执行简单的数学运算,然后将数据写回存储器。接着会在 AMD Vivado D
    的头像 发表于 06-13 09:50 2252次阅读
    如何使用<b class='flag-5'>AMD</b> Vitis HLS创建HLS IP

    如何使用One Spin检查AMD Vivado Design Suite Synth的结果

    本文讲述了如何使用 One Spin 检查 AMD Vivado Design Suite Synth 的结果(以 Vivado 2024.
    的头像 发表于 05-19 14:22 1494次阅读
    如何使用One Spin检查<b class='flag-5'>AMD</b> <b class='flag-5'>Vivado</b> <b class='flag-5'>Design</b> <b class='flag-5'>Suite</b> Synth的结果