0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

将铜互连扩展到2nm的研究

jf_01960162 来源:jf_01960162 作者:jf_01960162 2023-11-14 10:12 次阅读

晶体管尺寸在3nm时达到临界点,纳米片FET可能会取代finFET来满足性能、功耗、面积和成本目标。同样,正在评估2nm铜互连的重大架构变化,此举将重新配置向晶体管传输电力的方式。

芯片制造商也可能会在2nm节点开始用钌或钼在一定程度上取代铜。其他更温和的变化将使用低电阻通孔工艺、替代衬垫和完全对齐的通孔方法来扩展铜镶嵌互连。

通孔优化

扩展铜技术的一个关键策略是消除铜通孔底部的阻挡金属TaN。实现这一目标的一种方法是选择性沉积自组装单层(SAM)薄膜,通过原子层沉积来沉积TaN(ALD)沿侧壁,去除 SAM并填充铜。在TaN阻挡层ALD之后,蒸发SAM,然后在通孔中进行铜化学沉积(ELD)(图 1)。预填充通孔后,通过CVD在沟槽侧壁上沉积钌衬垫,然后进行铜离子化PVD填充。

另一种减少通孔底部阻挡金属(TaN)体积的策略涉及从PVD TaN到ALD TaN的过渡,这种过渡更加保形,并产生更薄、更连续的薄膜。ALD TaN 预计将在5nm节点上广泛实施,或许采用SAM工艺。

wKgaomVS1XGAAK65AABnp858Bvo017.png图1

完全对准通孔,选择性沉积

完全对准通孔(FAV)背后的想法是减少通孔和线路之间边缘放置错误的影响,这些错误会导致器件故障和长期可靠性问题。自32nm节点以来,一直采用自对准方法,使用TiN硬掩模将互连对齐到以下水平。在完全对齐的通孔中,下方和上方的通孔被注册。有两种方法可以实现 FAV:从下面的线路蚀刻一些铜,然后图案化并沉积通孔,或者通过在低 k 电介质上选择性地沉积电介质薄膜,然后进行通孔图案化。

凹槽蚀刻与蚀刻选择性介电盖结合使用时,可充当通孔引导图案,从而减轻覆盖和临界尺寸(CD)引起的边缘放置错误。通过CVD在低k材料上沉积选择性氧化铝薄膜,并充当部分蚀刻停止层。该工艺成功的关键是高选择性,介电薄膜的横向过度生长有限,并且与标准FAV工艺相比,电阻没有降低或变化。

wKgaomVS1ZCAdBx8AACN6UA2LFI586.png图2

埋置电源

BPR和背面配电(BPD)的组合本质上采用电源线和地线,这些线之前是通过整个多层金属互连布线的,并在晶圆背面为它们提供了专用网络。通过将电源布线到背面,那里将会有很高、相对较宽的互连,而前面的信号时钟则带有相对较细的电阻线,并且可以显着获得布线能力。

虽然这种在晶圆正面和背面建立晶体管接入的转变将需要许多工艺和设计创新,但背面电源仍将采用平面逐层结构这一事实建立在现有行业技术的基础上。

从晶圆减薄的角度来看,HBM存储器的多芯片堆叠和现在逻辑的背面供电都推动晶圆减薄至10微米,但人们对变薄有着巨大的兴趣。高密度堆叠正在推动这一需求,设计人员想要比目前可用的硅更薄的硅。从需要某些东西的那一刻起,技术人员就会扩展功能,这就是芯片堆叠所发生的情况。

结论

目前,正在评估5nm及以上工艺的许多工艺变化,包括通孔电阻优化、完全对齐的通孔、钴帽和触点,以及电源线和信号线的分离以释放拥挤的互连层。半导体行业总是更愿意尽可能地进行渐进的工艺修改,而不是大规模的材料和结构变化。

新的衬垫可以提高可靠性,消除通孔底部的障碍并完全对齐通孔,似乎正在提供解决方案。选择性沉积已进入钴帽工厂,并且可能会在未来的其他应用中获得接受。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 半导体
    +关注

    关注

    328

    文章

    24545

    浏览量

    202235
  • 晶圆
    +关注

    关注

    52

    文章

    4531

    浏览量

    126455
  • 蚀刻工艺
    +关注

    关注

    2

    文章

    51

    浏览量

    11677
  • 硅半导体
    +关注

    关注

    0

    文章

    26

    浏览量

    7254
收藏 人收藏

    评论

    相关推荐

    2nm芯片工艺有望破冰吗?

    芯片2nm
    亿佰特物联网应用专家
    发布于 :2023年10月11日 14:52:41

    利用有机材料摩尔定律扩展到7nm以下节点

    ,共同致力于有机、透明与软性的电子研究。  “有机半导体将成为信息时代的‘原油’,届时,摩尔定律也将在7nm节点达到极限,”TU Dresden有机组件研究主席Stefan Mansfield表示
    发表于 11-12 16:15

    IBM宣布造出全球首颗2nm EUV芯片 精选资料分享

    今日(5月6日)消息,IBM宣布造出了全球第一颗2nm工艺的半导体芯片。核心指标方面,IBM称该2nm芯片的晶体管密度(MTr/mm2,每平方...
    发表于 07-20 06:51

    可以ESP Basic扩展到ESP32吗?

    ,这些库肯定会让他建立很多伟大的项目并学习大量关于 MCU 和 IOT 的问题,你打算 ESP Basic 扩展到 ESP32 吗 ?
    发表于 05-10 07:55

    2nm及以后的各种新型互连技术研发

    ,估计在短期时间内不会出现——可能要等到2nm2nm的上市时间预测在2023/2024年。此外,解决方案需要采用不同材料,以及采用新的昂贵工艺。 在此之前,业界会继续解决先进芯片的一些问题,这些芯片由晶体管、接触孔和互连三部
    的头像 发表于 03-08 17:32 3080次阅读

    2nm芯片是什么意思 芯片2nm意味着什么

    不久前,IBM与AMD、三星等多家公司合作推出全球首颗2nm芯片,那么2nm芯片是什么意思?
    的头像 发表于 06-22 09:36 7020次阅读

    2nm芯片是极限吗

    2nm芯片是极限吗 去年IBM公布的2nm芯片一时轰动了世界,而当时的三星和台积电还在苦苦研发3nm技术。 到了现在,三星和台积电的3nm技术终于要在下半年正式量产,可
    的头像 发表于 06-23 10:12 4305次阅读

    2nm芯片没啥用?中科院2nm芯片是什么意思

    去年IBM的2nm芯片横空出世,并且同年传出了中科院2nm芯片的新闻,据观察,后续网上出现了类似“2nm芯片没啥用”这样的言论,那么IBM和中科院2nm芯片是什么意思呢?为什么会有人说
    的头像 发表于 06-23 10:27 1.2w次阅读

    2nm芯片有多大 2nm芯片是极限吗

    IBM发布了全球首颗2nm芯片在半导体行业引起了轩然大波,这是芯片行业的又一伟大进步,那么这颗2nm芯片有多大呢?2nm芯片是极限了吗?
    的头像 发表于 06-24 10:18 4864次阅读

    全球首款2nm芯片问世 2nm芯片带来的突破

    在2021年5月份,IBM发布全球首个2nm制程芯片制造技术,全球首颗2nm芯片正式问世。近期,台积电正式宣布用于生产纳米片晶体管架构的2nm芯片,预计在2025年量产,三星电子也已经开始大规模生产3
    的头像 发表于 06-29 09:38 2885次阅读

    台积电2nm芯片最新信息 台积电计划2025年投产2nm芯片

    近日,台积电在北美技术论坛上首次宣布,将推出下一代先进工艺制程2nm芯片,将采用GAAFET全环绕栅极晶体管技术,2nm工艺全球即将首发,台积电公开承诺到2025年生产先进的2nm芯片。
    的头像 发表于 07-01 09:36 1704次阅读

    2nm、3nm制程什么意思

    nm指的是纳米,2nm、3nm就是2纳米和3纳米,而建2nm及3nm厂指的就是建造一座制造2纳米芯片和3纳米芯片的工厂!
    发表于 07-01 15:57 2.7w次阅读

    什么叫2nm芯片

    什么叫2nm芯片 芯片这种东西大家都知道,无非是电子设备中的关键元器件,在之前IBM公司发布了轰动全球的2nm芯片,那么大家知道什么叫2nm芯片吗? 2nm芯片指的是采用了
    的头像 发表于 07-04 10:08 1.3w次阅读

    2nm芯片一片多少钱

    去年五月份,IBM公司领先全球制造出了首颗2nm制程工艺芯片,直到前几天三星才开始首次量产3nm芯片,而IBM在去年就已经研制出了2nm芯片,如此先进的技术自然就会有人疑惑2nm芯片一
    的头像 发表于 07-05 09:16 2501次阅读

    2nm芯片与7nm芯片的差距 2nm芯片有多牛

      1、IBM的2nm芯片,所有关键功能都是使用EUV光刻机进行刻蚀。而7nm芯片只有在芯片生产的中间和后端环节使用EUV光刻机,意味着2nm工艺对EUV光刻机拥有更高的依赖性。
    的头像 发表于 07-05 17:26 7335次阅读