0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

英诺达发布RTL级功耗分析工具助推IC高能效设计

英诺达EnnoCAD 来源:英诺达EnnoCAD 2023-11-01 10:28 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

英诺达发布了自主研发的EnFortius凝锋RTL级功耗分析工具,可以在IC设计流程早期对电路设计进行优化。

(2023年11月1日,四川成都)英诺达(成都)电子科技有限公司发布了EnFortius凝锋RTL级功耗分析工具(RPA),用于在IC设计早期对电路功耗进行评估,以尽早对电路设计进行优化。该款工具为英诺达低功耗EDA系列的第三款工具,从低功耗静态检查(LPC),到门级功耗分析(GPA),英诺达凭借这款最新的工具继续向前推进,探索功耗优化之路。

在芯片设计全流程中,持续追踪、获取准确的功耗数据对设计团队至关重要,这不仅意味着功耗水平在设计中的各个抽象阶段(RTL级、门级)和层级(SoC级、Block级)是透明、可控的,驱动设计团队做出更好的设计决策;此外,通过对功耗的持续管理和优化,还可以提高设计效率、节省因功耗而产生的迭代成本。

尤其在IC设计阶段的早期(RTL阶段),对功耗进行准确且一致的评估分析,为芯片的设计提出修改建议,在这个阶段功耗设计优化的效果是最好的,因为这个阶段抽象层级高,修改的灵活度也更高,越是在后期,优化的空间也就越小。因此,在RTL阶段需要重复执行功耗估算,并针对不同的设计架构进行功耗比较,以最终评估并提高设计的能耗效率。

在这个过程中,由于没有经过逻辑综合,缺少物理信息等重要的数据,要准确对功耗进行预估是非常困难的。设计团队需要仿真数据,工艺库文件以及其他参考数据才能一步步接近真实的功耗。所以设计团队需要一套先进的工具和设计流程,以在早期获得准确的功耗数据。

英诺达的EnFortius RPA是用于估算RTL阶段IC功耗的静态分析工具,可以帮助用户在设计早期获取准确的功耗数据,找到设计中的功耗热点,优化电源管理策略,从而降低电路功耗。该款工具支持行业标准输入文件,同时还采用了英诺达自主开发的高效快速逻辑综合引擎以及物理线网模型,进一步提高了功耗估算的准确性。

EnFortius RPA的特点及优势

集成的功耗解决方案,可在不同设计抽象层次(RTL级、门级、SoC级和Block级),对功耗进行全面分析;

支持行业标准输入文件:

- System Verilog; - 提供工艺库单元数据的Liberty文件; - 提供信号活动信息的SAIF/FSDB文件; - 提供寄生参数信息的SPEF文件;

自研开发的高效逻辑综合、门控综合与时钟树综合引擎;

自研开发且已申请专利的物理线网模型,可以通过参考设计的现有物理数据完成更准确的线网电容估算;

快速的信号概率和信号翻转率的传播算法

进行峰值功率和峰值活动分析;

支持具有不同电压的多电压域功耗分析;

各类指标分析和报告,例如各逻辑层级和逻辑组的动态及静态功耗,时钟门控比 (CGR) 和时钟门控效率(CGE)等;

创新的高效数据和算法架构可以完成超大规模设计(等效逻辑门过亿)的功耗分析。

RTL阶段功耗估算及探索的新范式

立足于自主创新,英诺达该款产品不仅填补了国产EDA市场的空白,同时也对功耗估算和分析流程进行了创新探索,目前已获得多项发明专利。

“此次发布的这款RTL级功耗分析工具采用了最新的软件开发技术,在数据和算法架构上都进行了创新,可以帮助SoC等超大规模集成电路的设计项目快速完成准确、一致的功耗评估和分析。” 英诺达的创始人、CEO王琦博士谈到,“作为当前主流设计流程中不可或缺的一环,相信这款工具将成为客户功耗优化过程中可靠、得力的助手。在低功耗设计领域,英诺达将继续发挥自身优势,不断地探索功耗优化之路,为行业提供更加优秀的工具。”

超睿科技总裁蒋江表示:“IC设计的规模越来越大,功耗密度不断增加,成为阻碍高性能芯片开发的一道壁垒。基于其上一款门级功耗分析工具,英诺达的这款RTL级分析工具速度快,对大规模电路功耗在RTL阶段可实现精准预测。非常高兴看到国产EDA的又一次创新突破,也期待英诺达再接再厉,继续在低功耗设计EDA工具领域不断开拓,从功耗检查到功耗分析、从RTL到Signoff为业界提供更完整更全面的低功耗解决方案。”

雄立科技验证经理王昉表示:“功耗是设计团队面临的瓶颈之一,英诺达的RTL级功耗分析工具可以帮助工程师们在芯片设计早期准确估算静态和动态功耗,通过探索不同的代码功耗对比快速收敛,实现设计早期的功耗优化。结合英诺达的其他低功耗解决方案,我相信设计团队可以更高效的完成低功耗设计,帮助我们推出更有竞争力的IC产品。”







审核编辑:刘清

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • LPC
    LPC
    +关注

    关注

    8

    文章

    137

    浏览量

    79072
  • IC设计
    +关注

    关注

    38

    文章

    1369

    浏览量

    107871
  • EDA工具
    +关注

    关注

    5

    文章

    275

    浏览量

    33790
  • RTL
    RTL
    +关注

    关注

    1

    文章

    393

    浏览量

    62379
  • 英诺达
    +关注

    关注

    1

    文章

    51

    浏览量

    2519

原文标题:英诺达发布RTL级功耗分析工具,助推IC高能效设计

文章出处:【微信号:gh_387c27f737c1,微信公众号:英诺达EnnoCAD】欢迎添加关注!文章转载请注明出处。

收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    亮相IIC Shenzhen 2025

    2025年11月25日,国际集成电路展览会暨研讨会(IIC Shenzhen)在深圳举办,创始人及CEO王琦博士应邀出席,并于“全球CEO峰会”发表题为《低功耗设计新范式:突破算
    的头像 发表于 12-03 10:53 206次阅读

    高能、低功耗、小体积,炬芯科技发布全新CGM连续血糖监测方案

    及数字健康设备提供小体积、低功耗高能的解决方案 ,为医疗连续血糖监测系统提供可靠的硬件基础。 随着数字医疗与生理数据监测需求不断发展,传统CGM设备在
    的头像 发表于 12-01 16:57 389次阅读
    <b class='flag-5'>高能</b><b class='flag-5'>效</b>、低<b class='flag-5'>功耗</b>、小体积,炬芯科技<b class='flag-5'>发布</b>全新CGM连续血糖监测方案

    荣膺国家专精特新“小巨人”企业

    近日,工业和信息化部公布了第七批专精特新“小巨人”企业名单,(成都)电子科技有限公司凭借其在数字EDA工具领域的技术突破与产业化成果,获评该称号!
    的头像 发表于 10-29 17:43 619次阅读

    功耗设计核心指标之时钟门控效率

    时钟门控效率是低功耗设计早期阶段极具价值的可量化指标,使用的EDA工具进行功耗优化并获取
    的头像 发表于 09-19 10:51 622次阅读
    低<b class='flag-5'>功耗</b>设计核心指标之时钟门控效率

    荣获“中国芯”EDA产品革新奖

    2025年9月15日,“中国芯”第二届EDA专项奖颁奖仪式在杭州举行,的EnFortiusLPC低功耗设计检查工具(ELPC)凭借其卓
    的头像 发表于 09-16 10:47 3113次阅读

    2025技术巡回研讨会圆满结束

    继成都首站成功举办后,2025年“左移赋能,功耗突围”技术巡回研讨会于7月22日、24日在北京和上海相继举行。本次巡回研讨会聚焦低功耗
    的头像 发表于 07-30 14:50 808次阅读

    EDA专题技术研讨会成都站圆满收官

    近日,的EDA专题技术研讨会在成都“芯火”双创基地成功举办,吸引了来自芯片设计企业、科研院所及产业链上下游的三十余家单位参会,共同探索国产EDA工具在芯片设计关键领域的创新突破与
    的头像 发表于 07-21 10:38 717次阅读

    本土EDA企业亮相DVcon China 2025

    在上周刚刚结束的DVcon China会议上,本土EDA企业携其EnAltius昂屹 CDC(ECDC)跨域检查工具亮相,并发表主题演讲《Enhancing CDC tool
    的头像 发表于 04-24 09:17 1005次阅读

    荣获2025年中国IC设计成就奖之年度技术突破EDA公司奖

    2025年3月27、28日,在上海举办的国际集成电路展览会暨研讨会(IIC Shanghai 2025)上,本土EDA企业携其创新技术成果亮相,并凭借在低功耗设计领域的突破性贡献
    的头像 发表于 03-28 17:42 1393次阅读

    推出RTL功耗优化工具

    (成都)电子科技有限公司隆重推出芯片设计早期RTL功耗优化
    的头像 发表于 03-20 17:06 936次阅读

    邀您相约2025中国RISC-V生态大会

    2月27日至28日,2025中国RISC-V生态大会将在北京隆重举行,将出席此次会议并在“高性能计算分论坛”发表主题演讲,深入探讨RISC-V芯片设计中的关键技术挑战,分享
    的头像 发表于 02-19 11:41 1217次阅读

    发布全新静态验证产品,提升芯片设计效率

    (成都)电子科技有限公司近日正式推出了两款全新的静态验证EDA工具——EnAltius®CDC跨域检查工具和Lint
    的头像 发表于 12-24 16:53 1158次阅读

    携两款静态验证EDA工具亮相ICCAD-Expo 2024

    携最新发布的两款静态验证EDA工具亮相ICCAD,的创始人、CEO王琦博士在专题论坛发表了主题演讲。
    的头像 发表于 12-17 16:24 1406次阅读

    艾伟发布数字芯片EDA工具adsDesigner

    近日,艾伟科技有限公司在杭州隆重发布了其自主研发的全新数字芯片EDA(电子设计自动化)逻辑综合工具——adsDesigner。这款产品的问世,标志着艾伟在数字芯片设计领域迈出了坚实
    的头像 发表于 12-17 10:40 1539次阅读

    推出两款全新静态验证EDA工具

    (2024年12月5日,四川成都)(成都)电子科技有限公司隆重推出两款全新的静态验证EDA工具:EnAltiusCDC跨域检查工具和L
    的头像 发表于 12-05 10:13 1590次阅读
    <b class='flag-5'>英</b><b class='flag-5'>诺</b><b class='flag-5'>达</b>推出两款全新静态验证EDA<b class='flag-5'>工具</b>