0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

FPGA测试面临哪些挑战?测试方案是什么?

FPGA设计论坛 来源:未知 2023-10-23 15:20 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

wKgaomU2H86AdHIAAAAGwL5dgSg694.pngwKgaomU2H86ATlygAAAAn4YuUA8181.pngwKgaomU2H86AP-eDAAAAn4YuUA8306.png

点击上方蓝字关注我们

wKgaomU2H8-ACRZHAAAAn4YuUA8485.pngwKgaomU2H8-Aav65AAAAn4YuUA8033.png

大容量、高速率和低功耗已成为FPGA的发展重点。

嵌入式逻辑分析工具无法满足通用性要求,外部测试工具可以把FPGA内部信号与实际电路联合起来观察系统真实运行情况。

随着FPGA技术的发展,大容量、高速率和低功耗已经成为FPGA的发展重点,也对FPGA测试提出了新的需求。本文根据FPGA的发展趋势,讨论了FPGA测试面临哪些挑战?测试方案是什么?

FPGA处于高速发展期

FPGA技术正处于高速发展时期。目前其产品的应用领域已经扩展到通信消费电子汽车电子工业控制测试测量等各个领域。从长远来看,FPGA的发展呈如下趋势:

第一,更大容量。容量是FPGA最基本的技术参数,也是市场发展的焦点。每次新工艺芯片的发布,都意味着芯片容量的增加,也都会为FPGA拓展新的应用领域。因此,无论是哪个FPGA厂家,哪种类型的产品,都在瞄准这个方向而努力。

第二,更高速度。随着多媒体技术的广泛应用,当今大多数系统的瓶颈是数据引起的I/O带宽问题。为了进一步推广FPGA的应用,当今流行的FPGA都可以提供各种高速总线。而为了解决高速数据传输的问题,FPGA通过集成SerDes提供高速串行I/O,为各种不同标准的高速传输提供极大的灵活性。

第三,更强的动态可编程能力。随着FPGA的广泛应用,FPGA平台渐渐成为部分系统的核心。而随着系统日益复杂和性能进一步提高,不断缩短的产品生命周期和上市时间,不断完善的协议标准,以及不断提出的平台优化需求,都需要FPGA具有更强的动态编程能力。

第四,低功耗。功耗已经成为所有电子产品无法回避的主要问题。对于FPGA而言,功耗也是其无法取代专业ASIC的一个主要原因。这也直接决定了所有以电池供电的手持式应用都基本无法直接使用FPGA,如智能手机、平板电脑等主流消费电子类产品。

FPGA测试成业界重点

相比于FPGA芯片的飞速发展,对于FPGA的测试已经越来越成为业界的重点和难点。简单而言,对FPGA测试的挑战主要在如下几个方面:

第一,FPGA功能的不确定性。FPGA电路结构与一般ASIC电路不同,在没有进行编程下载配置前,FPGA的功能是不确定的。这也是为什么FPGA无法完全采用ASIC测试方案的原因。要完成FPGA的测试需要对FPGA进行编程,使芯片实现相应的逻辑功能,并在I/O上施加相应的测试向量,再通过相应工具判断其响应是否正确。因此,采用何种测试电路、何种测试方案及测试向量,如何利用测试工具使编程次数和编程速度最少,是短时间内完成FPGA测试的主要问题。

第二,测试工具的选择和应用。嵌入式逻辑分析工具和外部测量工具是很多客户的选择。简单而言:嵌入式逻辑分析工具一般由FPGA厂家自行提供,其优点在于价格便宜,但却无法具有测试所需的通用性要求。而且从分析方式、存储能力等角度来看,嵌入式逻辑分析工具都弱于通用性更强的外部测试工具。而对于外部测试工具而言,除了可以提供更好的通用性,也可以把FPGA内部信号与实际电路联合起来观察系统真实运行的情况。当然,外部测试工具价格比较昂贵,也可以用于其他电路系统测试需求。

第三,高速信号的信号完整性和时钟抖动分析。随着FPGA工艺的发展,FPGA的I/O信号速率越来越高。对于高速I/O信号的完整性分析,我们希望得到最精确的特性,也希望能够对偶发的错误信号进行快速有效的捕捉和获取。在此基础上,高灵敏度的检测工具也是保证高速信号完整性必不可少的手段。另外,利用FPGA实现大型设计时,可能需要FPGA具有以多个时钟运行的多重数据通路,这种多时钟FPGA设计必须特别小心。在实际使用过程中,由于参考时钟稳定性、内部PLL、并串转换和高速输出缓存以及硬件电路本身的噪声都会引起时钟抖动。因此对时钟的测试也是FPGA非常重要的部分。

基于外部测试工具提供方案

测试仪表厂商主要提供基于外部测试工具的测试解决方案,可以满足如高速信号的完整性及系统时钟抖动的相关测试需求,此时使用的主要测试仪表为示波器

对信号进行高保真测试,对于示波器而言,需要高性能的射频前端以保证检测信号的灵敏度及优异的本底噪声。此外,相比于传统模式通过交错技术由多个ADC实现的高采样率系统,单核高采样率ADC可以保证最小的信号失真和提高测试的动态范围,并且进一步提升测试的有效比特位以达到信号完整性分析的目的。

对高速串行信号和时钟进行测试和验证,最基本的工具是通过示波器进行眼图和抖动测试。因为眼图能够非常直观的反映一条被测信号路径上的整体信号质量问题。

使用示波器对高速信号进行测试,带宽是其最基本的需求。根据信号的传输速率和上升时间,尽量选择高带宽的示波器,这样测试结果才能保留足够多的谐波分量,构建高精度的眼图测试结果。通过示波器进行眼图和抖动测试时,采集的数据量的大小非常关键,高速内存不仅决定了测试样本数目的多少,也决定了示波器能够测试的抖动的频率范围。

除示波器外,对于多路被测信号而言,逻辑分析仪和MSO混合示波器也是FPGA的主要外部测试工具,其工作原理与示波器基本一致。而相应工具包的使用,也可以大大提高外部测试的准确性和工作效率。

FPGA测试已经成为业界关注的焦点,基于外部测试工具,目前R&S的RTO已经可以提供高速信号完整性分析及抖动测试方案,以满足客户的测试需求。

wKgaomU2H8-AEl1XAABUdafP6GM691.jpg

精彩推荐 至芯科技FPGA就业培训班——助你步入成功之路、10月29号西安中心开课、欢迎咨询! 什么是数字中频?FPGA怎么实现数字中频? 以太网数据传输硬件设计实现扫码加微信邀请您加入FPGA学习交流群

wKgaomU2H8-Af6AtAABiq3a-ogY871.jpgwKgaomU2H8-AVVASAAACXWrmhKE103.png

欢迎加入至芯科技FPGA微信学习交流群,这里有一群优秀的FPGA工程师、学生、老师、这里FPGA技术交流学习氛围浓厚、相互分享、相互帮助、叫上小伙伴一起加入吧!

点个在看你最好看


原文标题:FPGA测试面临哪些挑战?测试方案是什么?

文章出处:【微信公众号:FPGA设计论坛】欢迎添加关注!文章转载请注明出处。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • FPGA
    +关注

    关注

    1655

    文章

    22282

    浏览量

    630059

原文标题:FPGA测试面临哪些挑战?测试方案是什么?

文章出处:【微信号:gh_9d70b445f494,微信公众号:FPGA设计论坛】欢迎添加关注!文章转载请注明出处。

收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    直播回顾:基于可重构FPGA的并行IC测试验证解决方案

    随着通信、数据处理等领域对AI芯片、RF芯片及硅光芯片等前沿芯片的性能要求不断提高,芯片设计越发复杂,其验证测试环节面临许多挑战。例如,IC测试系统通常集成多品牌和类型电学测量仪器,难
    的头像 发表于 11-27 17:11 927次阅读
    直播回顾:基于可重构<b class='flag-5'>FPGA</b>的并行IC<b class='flag-5'>测试</b>验证解决<b class='flag-5'>方案</b>

    深度解析:康谋双模态仿真测试解决方案

    随着端到端自动驾驶架构的兴起,传统基于规则的仿真测试面临“真实感不足”与“场景泛化难”的双重挑战。本文深入解析康谋推出的双模态仿真测试解决方案
    的头像 发表于 11-21 17:32 8293次阅读
    深度解析:康谋双模态仿真<b class='flag-5'>测试</b>解决<b class='flag-5'>方案</b>!

    Combo FTTR双模融合测试方案详解

    面临如下核心挑战:1.工序繁琐​:传统测试方案4个工序 单模FTTR ONU口仅需2道工序。Combo FTTR因双模式都需要独立测试,工
    发表于 11-11 17:03

    智多晶SA5Z-50 FPGA器件通过单粒子效应测试

    在商业航天时代,如何让卫星、火箭等航天器在严酷的太空环境中稳定工作,同时有效控制成本,是整个行业面临的核心挑战。近日,智多晶的SA5Z-50 FPGA器件传来好消息,其成功通过了一项关键的“单粒子效应”
    的头像 发表于 11-02 16:49 1791次阅读

    如何利用Verilog HDL在FPGA上实现SRAM的读写测试

    本篇将详细介绍如何利用Verilog HDL在FPGA上实现SRAM的读写测试。SRAM是一种非易失性存储器,具有高速读取和写入的特点。在FPGA中实现SRAM读写测试,包括设计SRA
    的头像 发表于 10-22 17:21 3947次阅读
    如何利用Verilog HDL在<b class='flag-5'>FPGA</b>上实现SRAM的读写<b class='flag-5'>测试</b>

    汽车软件安全测试中的痛点与Bugspot解决方案

    ,随着代码量的增加,软件安全测试挑战也愈发严峻。测试团队常常面临时间紧迫、资源有限、测试覆盖率不足等问题,而传统的手动
    的头像 发表于 09-05 16:17 426次阅读
    汽车软件安全<b class='flag-5'>测试</b>中的痛点与Bugspot解决<b class='flag-5'>方案</b>

    LitePoint如应对UWB测试挑战

    超宽带(UWB)连接已成为现代无线通信系统的重要组成部分。然而,随着UWB应用的日益广泛,相关的测试与测量挑战也随之增加。在本篇博客中,我们将探讨LitePoint如何从设备研发初期的构思,到验证与特性分析,再到批量生产,全程应对这些
    的头像 发表于 07-25 15:43 2056次阅读
    LitePoint如应对UWB<b class='flag-5'>测试</b><b class='flag-5'>挑战</b>

    浅谈高速脉冲测试挑战与应对策略

    的测量误差可能导致显著差异,进而造成实验延误、研究费用增加以及数据完整性受损。高速脉冲测试面临诸多挑战,包括数据采集速度、数据保真度、恶劣环境条件、空间限制、校准与对准以及数据分析与解读等。
    的头像 发表于 05-26 09:20 469次阅读
    浅谈高速脉冲<b class='flag-5'>测试</b>的<b class='flag-5'>挑战</b>与应对策略

    使用简仪产品的水声测试解决方案

    针对上述挑战,简仪科技为客户提供了一套基于PXI的水声测试解决方案。该方案通过集成多种高性能的PXI模块,实现了多通道信号生成、同步采集、万用表测试
    的头像 发表于 04-30 16:34 855次阅读
    使用简仪产品的水声<b class='flag-5'>测试</b>解决<b class='flag-5'>方案</b>

    三通道可编程双向直流电源测试方案

    每位测试工程师都可能面临这样的常见挑战:生产需求超出了测试系统的能力,或需要同时测试更多参数。以往,这通常意味着需要构建更多
    的头像 发表于 04-23 13:39 798次阅读
    三通道可编程双向直流电源<b class='flag-5'>测试</b><b class='flag-5'>方案</b>

    构建可扩展ATE系统:应对军用航空测试挑战

    随着技术不断发展,军用和航空电子系统的复杂度不断提升,这就迫切需要一种标准化、具备强大扩展性且稳定可靠的自动测试设备(ATE)方案,为项目的整个生命周期提供有力支持。挑战LOVETEETHDAY1
    的头像 发表于 04-08 18:10 527次阅读
    构建可扩展ATE系统:应对军用航空<b class='flag-5'>测试</b><b class='flag-5'>挑战</b>

    EMC电磁兼容性摸底检测测试整改:技术挑战与解决方案

    南柯电子|EMC电磁兼容性摸底检测测试整改:技术挑战与解决方案
    的头像 发表于 04-07 14:44 837次阅读
    EMC电磁兼容性摸底检测<b class='flag-5'>测试</b>整改:技术<b class='flag-5'>挑战</b>与解决<b class='flag-5'>方案</b>

    直流充电安全测试负载方案解析

    专业化的安全测试负载方案进行系统性验证。本文针对直流充电安全测试需求,深入解析关键技术及实施方案。 一、安全测试的核心
    发表于 03-13 14:38

    测试项目管理系统 - TPA

    面对当今汽车行业高速迭代的研发节奏,测试业务的复杂性和高标准使得传统的手动管理方式面临巨大挑战。经纬恒润基于多年测试管理经验,推出了测试项目
    的头像 发表于 01-02 09:58 963次阅读
    <b class='flag-5'>测试</b>项目管理系统 - TPA

    Verilog 测试平台设计方法 Verilog FPGA开发指南

    Verilog测试平台设计方法是Verilog FPGA开发中的重要环节,它用于验证Verilog设计的正确性和性能。以下是一个详细的Verilog测试平台设计方法及Verilog FPGA
    的头像 发表于 12-17 09:50 1558次阅读