0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

Cadence推出全新一代AI IP和软件工具

Cadence楷登 来源:Cadence楷登 2023-09-20 10:07 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

内容提要

Neo NPU 可有效地处理来自任何主处理器的负载,单核可从 8 GOPS 扩展到 80 TOPS,多核可扩展到数百 TOPS

AI IP 可提供业界领先的 AI 性能和能效比,实现最佳 PPA 结果和性价比

向广泛的设备端和边缘应用,包括智能传感器物联网音频/视觉、耳戴/可穿戴设备、移动视觉/语音 AI、AR/VRADAS

全面、通用的 NeuroWeave SDK 可通过广泛的 Cadence AI 和 Tensilica IP 解决方案满足所有目标市场的需求

中国上海,2023 年 9 月 20 日——楷登电子(美国 Cadence 公司,NASDAQ:CDNS)近日宣布推出新一代 AI IP 和软件工具,以满足市场对设备端和边缘 AI 处理不断增长的需求。新推出的 Cadence Neo Neural Processing Units(NPU)扩展能力很强,可为低功耗应用提供广泛的 AI 功能,将 AI SoC 的效率和性能提升到新的水平。Neo NPU 单核配置的性能高达 80 TOPS,支持经典 AI 模型和最新的生成式 AI 模型,配有简单易用的可扩展 AMBA AXI 互联,可处理来自任何处理器的 AI/ML 负载,包括应用处理器、通用型微处理器DSP。NeuroWeave Software Development Kit(SDK)是对 AI 硬件的补充,为开发人员提供了一站式 AI 软件解决方案,涵盖 Cadence AI 和 Tensilica IP 产品,用于实现“零代码”AI 开发。

“近期 AI 的关注点都在云上,但传统 AI 和生成式 AI 在边缘和设备端的应用也很有前景,”TECHnalysis Research 总裁兼首席分析师 Bob O'Donnell说,“从消费电子手机和汽车,再到企业,我们迎来了便捷智能设备的时代。为了实现这些目标,芯片设计师和设备制造商需要借助灵活、可扩展的软硬件联合解决方案,为功耗和计算性能需求各异的应用提供 AI 功能——与此同时还要能够使用熟悉的工具来完成。经过优化的新芯片架构要能够加速机器学习模型和软件工具,并与热门的 AI 开发框架无缝集成,这一点非常关键。”

灵活的 Neo NPU 非常适合对功耗非常敏感的设备以及具有可配置架构的高性能系统,使 SoC 架构师能够在智能传感器、物联网和移动设备、摄像头、耳戴/可穿戴设备、个人电脑、AR/VR 头显和高级驾驶辅助系统(ADAS)等各种产品中集成最佳的人工智能推理解决方案。新增的硬件和性能增强功能以及关键特性/功能包括:

可扩展性

单核解决方案可从 8 GOPS 扩展到 80 TOPS,多核可进一步扩展到数百 TOPS

广泛的配置范围

每个周期支持 256 到 32K 个 MAC,允许 SoC 架构师优化其嵌入式 AI 解决方案,以满足功耗、性能和面积(PPA)权衡的要求

集成支持各种网络拓扑结构和运营商

可高效运行来自任何主处理器(包括 DSP、通用型微控制器或应用处理器)的推理任务,从而显著提高系统性能,降低功耗

易于部署

加快产品上市,满足日新月异的新一代视觉、音频、雷达、自然语言处理(NLP)和生成式 AI 流水线的需求

灵活性

支持 Int4、Int8、Int16 和 FP16 数据类型,涵盖构成 CNN、RNN 和基于 Transformer 的网络基础的各种操作,可灵活权衡神经网络的性能和准确性

高性能和高效率

与第一代 Cadence AI IP 相比,性能最多可提高 20 倍,每面积每秒推理次数(IPS/mm2)提高 2-5 倍,每瓦每秒推理次数(IPS/W)提高 5-10 倍

软件是任何 AI 解决方案的关键组成部分,为此 Cadence 还升级了通用软件工具链,推出了 NeuroWeave SDK。NeuroWeave SDK 为客户提供跨 Tensilica DSP、控制器和 Neo NPU 的统一、可扩展、可配置的软件堆栈,以满足所有目标应用的需要,简化产品开发,并能随着设计要求的变化而轻松迁移。NeuroWeave SDK 支持许多行业标准的特定领域机器学习框架,包括用于自动端到端代码生成的 TensorFlow、ONNX、PyTorch、Caffe2、TensorFlow Lite、MXNet、JAX 等;Android 神经网络编译器;用于实时执行的 TF Lite Delegates;以及用于微控制器级设备的 TensorFlow Lite Micro。

“二十年来,处理器出货量超过 600 亿个,与此同时,行业领先的 SoC 客户一直依靠 Cadence 处理器 IP 来设计尖端的设备端 SoC。我们的 Neo NPU 依托了这种专长,让 AI 处理能力和性能实现飞跃,”Cadence Tensilica IP 研发副总裁 David Glasco说道,“如今的市场格局瞬息万变,我们必须确保客户能够根据独特的要求和 KPI 设计出卓越的 AI 解决方案,同时无需担心后续的神经网络支持问题。为了实现这一点,我们投入了大量的人力物力来开发新的 AI 硬件平台和软件工具链,在性能、功耗和成本方面不断优化,推动 AI 系统的快速部署。”

“Labforge 在开发 Bottlenose 智能相机产品线时使用了一组 Cadence Tensilica DSP,为功耗敏感的边缘应用提供一流的 AI 处理性能,”Labforge, Inc. 首席执行官 Yassir Rizwan表示,“Cadence 的 AI 软件是我们嵌入式低功耗人工智能解决方案不可或缺的一部分,我们期待 Cadence 新推出的 NeuroWeave SDK 能够提供新的功能和更高的性能。有了端到端编译器工具链流程,我们就能更好地解决自动化和机器人领域的 AI 挑战性——加快产品上市,充分利用基于生成式 AI 的应用需求,开辟通过其他途径无法实现的新市场。”

Neo NPU 和 NeuroWeave SDK 支持 Cadence 的智能系统设计(Intelligent System Design)战略,旨在通过卓越的 SoC 设计实现普适智能。

可用性

Neo NPU 和 NeuroWeave SDK 预计将于 2023 年 12 月全面上市。针对主要客户的早期参与计划已经开始。

关于 Cadence

Cadence 是电子系统设计领域的关键领导者,拥有超过 30 年的计算软件专业积累。基于公司的智能系统设计战略,Cadence 致力于提供软件、硬件和 IP 产品,助力电子设计概念成为现实。Cadence 的客户遍布全球,皆为最具创新能力的企业,他们向超大规模计算、5G 通讯、汽车、移动设备、航空、消费电子、工业和医疗等最具活力的应用市场交付从芯片、电路板到完整系统的卓越电子产品。Cadence 已连续九年名列美国财富杂志评选的 100 家最适合工作的公司。

审核编辑:汤梓红

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 处理器
    +关注

    关注

    68

    文章

    20148

    浏览量

    246957
  • Cadence
    +关注

    关注

    68

    文章

    999

    浏览量

    146181
  • AI
    AI
    +关注

    关注

    89

    文章

    38085

    浏览量

    296329
  • SDK
    SDK
    +关注

    关注

    3

    文章

    1093

    浏览量

    51175

原文标题:Cadence 推出面向硅设计的全新 Neo NPU IP 和 NeuroWeave SDK,加速设备端和边缘 AI 性能及效率

文章出处:【微信号:gh_fca7f1c2678a,微信公众号:Cadence楷登】欢迎添加关注!文章转载请注明出处。

收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    耐能正式推出新一代边缘AI芯片KL1140

    总部位于圣迭戈的 AI 科技企业 Kneron 耐能今日正式发表新一代 AI 系列芯片,并由全新旗舰产品 KL1140 领衔,全面构建从终端到云端的完整
    的头像 发表于 11-28 15:01 295次阅读

    思岚科技推出新一代全集成AI空间感知系统Aurora S

    我们非常荣幸地通知大家:思岚新一代全集成AI空间感知系统——Aurora S正式发布!
    的头像 发表于 10-14 15:39 702次阅读

    【内测活动同步开启】这么小?这么强?新一代大模型MCP开发板来啦!

    【内测活动同步开启】这么小?这么强?新一代大模型MCP开发板来啦! 聆思全新一代六合芯片「LS26系列」,搭载WIFI / BLE & BT / NPU,与「小聆AI」强强
    发表于 09-25 11:47

    腾讯发布全新一代智能驾驶地图9.0

    9月16-17日,2025腾讯全球数字生态大会在深圳举行。会议期间,腾讯正式发布全新一代智能驾驶地图9.0。
    的头像 发表于 09-18 10:23 1270次阅读

    新一代嵌入式开发平台 AMD嵌入式软件工具2025.1版现已推出

    AMD 2025.1 版嵌入式软件工具是面向新一代嵌入式系统开发而打造的综合平台,全面加速概念构想到部署落地。 2025.1 版嵌入式软件工具
    的头像 发表于 08-20 09:15 3616次阅读

    Cadence推出Cerebrus AI Studio

    为了满足高复杂度半导体芯片设计中面临的时间节点紧迫、设计目标极具挑战性以及设计专家短缺等诸多挑战,Cadence 推出 Cadence Cerebrus AI Studio。这是业界首
    的头像 发表于 07-07 16:12 840次阅读

    谷歌新一代生成式AI媒体模型登陆Vertex AI平台

    我们在 Vertex AI推出新一代生成式 AI 媒体模型: Imagen 4、Veo 3 和 Lyria 2。
    的头像 发表于 06-18 09:56 878次阅读

    Cadence推出HBM4 12.8Gbps IP内存系统解决方案

    近日,Cadence(NASDAQ:CDNS)近日宣布推出业界速度最快的 HBM4 12.8Gbps 内存 IP 解决方案,以满足新一代 AI
    的头像 发表于 05-26 10:45 1178次阅读

    IBM推出新一代大型主机IBM z17

    今天,IBM(纽约证券交易所:IBM)宣布推出新一代大型主机 IBM z17。作为 IBM Z 主机系列的最新旗舰产品,IBM z17 搭载了跨硬件、软件和系统操作的全方位AI 能力。在全新
    的头像 发表于 04-10 14:45 855次阅读

    Cadence推出Conformal AI Studio

    随着 SoC 设计日益复杂,形式等效性检查面临更大挑战。为此,Cadence 推出了 Conformal AI Studio —— 全新
    的头像 发表于 03-21 13:50 1042次阅读

    宝马发布全新一代智能电子电气架构

    "超级大脑"赋能宝马新世代车型智能驾驶乐趣 全新一代电子电气架构搭载新世代车型,覆盖全动力系统和全细分车型 全新一代电子电气架构集成算力提升20倍,支持AI用户体验和场景 全新一代电子
    的头像 发表于 03-13 15:42 545次阅读

    新思科技推出基于AMD芯片的新一代原型验证系统

    近日,新思科技宣布推出全新基于AMD Versal™ Premium VP1902自适应系统级芯片(SoC)的HAPS®原型验证系统,以此进步升级其硬件辅助验证(HAV)产品组合。 此次推出
    的头像 发表于 02-19 17:12 1150次阅读

    Cadence推出新一代验证系统

    楷登电子(Cadence)上半年震撼发布了新一代Cadence® Palladium® Z3 Emulation和Protium™ X3 FPGA原型验证系统,标志着加速验证、软件开发
    的头像 发表于 12-30 10:37 1032次阅读

    芯原发布新一代Vitality架构GPU IP系列

    芯原股份近日宣布,正式推出全新Vitality架构的图形处理器(GPU)IP系列。这一新一代GPU架构以其卓越的计算性能和广泛的应用领域,吸引了业界的广泛关注。 Vitality GP
    的头像 发表于 12-24 10:55 1279次阅读

    芯原推出新一代高性能Vitality架构GPU IP系列

    芯原股份(芯原,股票代码:688521.SH)今日宣布推出全新Vitality架构的图形处理器(GPU)IP系列,具备高性能计算能力,广泛适用于云游戏、AI PC、独立显卡和集成显卡等
    的头像 发表于 12-19 15:55 726次阅读