0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

Cadence推出全新一代AI IP和软件工具

Cadence楷登 来源:Cadence楷登 2023-09-20 10:07 次阅读

内容提要

Neo NPU 可有效地处理来自任何主处理器的负载,单核可从 8 GOPS 扩展到 80 TOPS,多核可扩展到数百 TOPS

AI IP 可提供业界领先的 AI 性能和能效比,实现最佳 PPA 结果和性价比

向广泛的设备端和边缘应用,包括智能传感器物联网音频/视觉、耳戴/可穿戴设备、移动视觉/语音 AI、AR/VRADAS

全面、通用的 NeuroWeave SDK 可通过广泛的 Cadence AI 和 Tensilica IP 解决方案满足所有目标市场的需求

中国上海,2023 年 9 月 20 日——楷登电子(美国 Cadence 公司NASDAQ:CDNS)近日宣布推出新一代 AI IP 和软件工具,以满足市场对设备端和边缘 AI 处理不断增长的需求。新推出的 Cadence Neo Neural Processing Units(NPU)扩展能力很强,可为低功耗应用提供广泛的 AI 功能,将 AI SoC 的效率和性能提升到新的水平。Neo NPU 单核配置的性能高达 80 TOPS,支持经典 AI 模型和最新的生成式 AI 模型,配有简单易用的可扩展 AMBA AXI 互联,可处理来自任何处理器的 AI/ML 负载,包括应用处理器、通用型微处理器DSP。NeuroWeave Software Development Kit(SDK)是对 AI 硬件的补充,为开发人员提供了一站式 AI 软件解决方案,涵盖 Cadence AI 和 Tensilica IP 产品,用于实现“零代码”AI 开发。

“近期 AI 的关注点都在云上,但传统 AI 和生成式 AI 在边缘和设备端的应用也很有前景,”TECHnalysis Research 总裁兼首席分析师 Bob O'Donnell说,“从消费电子手机和汽车,再到企业,我们迎来了便捷智能设备的时代。为了实现这些目标,芯片设计师和设备制造商需要借助灵活、可扩展的软硬件联合解决方案,为功耗和计算性能需求各异的应用提供 AI 功能——与此同时还要能够使用熟悉的工具来完成。经过优化的新芯片架构要能够加速机器学习模型和软件工具,并与热门的 AI 开发框架无缝集成,这一点非常关键。”

灵活的 Neo NPU 非常适合对功耗非常敏感的设备以及具有可配置架构的高性能系统,使 SoC 架构师能够在智能传感器、物联网和移动设备、摄像头、耳戴/可穿戴设备、个人电脑、AR/VR 头显和高级驾驶辅助系统(ADAS)等各种产品中集成最佳的人工智能推理解决方案。新增的硬件和性能增强功能以及关键特性/功能包括:

可扩展性

单核解决方案可从 8 GOPS 扩展到 80 TOPS,多核可进一步扩展到数百 TOPS

广泛的配置范围

每个周期支持 256 到 32K 个 MAC,允许 SoC 架构师优化其嵌入式 AI 解决方案,以满足功耗、性能和面积(PPA)权衡的要求

集成支持各种网络拓扑结构和运营商

可高效运行来自任何主处理器(包括 DSP、通用型微控制器或应用处理器)的推理任务,从而显著提高系统性能,降低功耗

易于部署

加快产品上市,满足日新月异的新一代视觉、音频、雷达、自然语言处理(NLP)和生成式 AI 流水线的需求

灵活性

支持 Int4、Int8、Int16 和 FP16 数据类型,涵盖构成 CNN、RNN 和基于 Transformer 的网络基础的各种操作,可灵活权衡神经网络的性能和准确性

高性能和高效率

与第一代 Cadence AI IP 相比,性能最多可提高 20 倍,每面积每秒推理次数(IPS/mm2)提高 2-5 倍,每瓦每秒推理次数(IPS/W)提高 5-10 倍

软件是任何 AI 解决方案的关键组成部分,为此 Cadence 还升级了通用软件工具链,推出了 NeuroWeave SDK。NeuroWeave SDK 为客户提供跨 Tensilica DSP、控制器和 Neo NPU 的统一、可扩展、可配置的软件堆栈,以满足所有目标应用的需要,简化产品开发,并能随着设计要求的变化而轻松迁移。NeuroWeave SDK 支持许多行业标准的特定领域机器学习框架,包括用于自动端到端代码生成的 TensorFlow、ONNX、PyTorch、Caffe2、TensorFlow Lite、MXNet、JAX 等;Android 神经网络编译器;用于实时执行的 TF Lite Delegates;以及用于微控制器级设备的 TensorFlow Lite Micro。

“二十年来,处理器出货量超过 600 亿个,与此同时,行业领先的 SoC 客户一直依靠 Cadence 处理器 IP 来设计尖端的设备端 SoC。我们的 Neo NPU 依托了这种专长,让 AI 处理能力和性能实现飞跃,”Cadence Tensilica IP 研发副总裁 David Glasco说道,“如今的市场格局瞬息万变,我们必须确保客户能够根据独特的要求和 KPI 设计出卓越的 AI 解决方案,同时无需担心后续的神经网络支持问题。为了实现这一点,我们投入了大量的人力物力来开发新的 AI 硬件平台和软件工具链,在性能、功耗和成本方面不断优化,推动 AI 系统的快速部署。”

“Labforge 在开发 Bottlenose 智能相机产品线时使用了一组 Cadence Tensilica DSP,为功耗敏感的边缘应用提供一流的 AI 处理性能,”Labforge, Inc. 首席执行官 Yassir Rizwan表示,“Cadence 的 AI 软件是我们嵌入式低功耗人工智能解决方案不可或缺的一部分,我们期待 Cadence 新推出的 NeuroWeave SDK 能够提供新的功能和更高的性能。有了端到端编译器工具链流程,我们就能更好地解决自动化和机器人领域的 AI 挑战性——加快产品上市,充分利用基于生成式 AI 的应用需求,开辟通过其他途径无法实现的新市场。”

Neo NPU 和 NeuroWeave SDK 支持 Cadence 的智能系统设计(Intelligent System Design)战略,旨在通过卓越的 SoC 设计实现普适智能。

可用性

Neo NPU 和 NeuroWeave SDK 预计将于 2023 年 12 月全面上市。针对主要客户的早期参与计划已经开始。

关于 Cadence

Cadence 是电子系统设计领域的关键领导者,拥有超过 30 年的计算软件专业积累。基于公司的智能系统设计战略,Cadence 致力于提供软件、硬件和 IP 产品,助力电子设计概念成为现实。Cadence 的客户遍布全球,皆为最具创新能力的企业,他们向超大规模计算、5G 通讯、汽车、移动设备、航空、消费电子、工业和医疗等最具活力的应用市场交付从芯片、电路板到完整系统的卓越电子产品。Cadence 已连续九年名列美国财富杂志评选的 100 家最适合工作的公司。

审核编辑:汤梓红

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 处理器
    +关注

    关注

    68

    文章

    18283

    浏览量

    222166
  • Cadence
    +关注

    关注

    62

    文章

    881

    浏览量

    140788
  • AI
    AI
    +关注

    关注

    87

    文章

    26450

    浏览量

    264068
  • SDK
    SDK
    +关注

    关注

    3

    文章

    966

    浏览量

    44708

原文标题:Cadence 推出面向硅设计的全新 Neo NPU IP 和 NeuroWeave SDK,加速设备端和边缘 AI 性能及效率

文章出处:【微信号:gh_fca7f1c2678a,微信公众号:Cadence楷登】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    亚马逊推出电商AI工具

    亚马逊近日宣布推出了一项创新的电商AI工具,该工具旨在帮助卖家们更加高效地创建产品详情页面。据了解,这一AI新功能具备强大的自动化能力,能够
    的头像 发表于 03-21 11:45 380次阅读

    Cadence发布全新Celsius Studio AI热分析平台

    楷登电子(Cadence Design Systems)今日宣布推出了一款业界领先的产品——Cadence® Celsius™ Studio。这款产品是业内首个完整的用于电子系统的AI
    的头像 发表于 02-03 11:32 639次阅读

    Cadence推出全新数字孪生平台Millennium Platform

    楷登电子(Cadence Design Systems)今日宣布推出全新Cadence® Millennium™ Enterprise Multiphysics Platform,这
    的头像 发表于 02-03 11:31 618次阅读

    国产六核CPU,三屏异显,赋能新一代商显

    处理器共同推出米尔MYC-YD9360核心板及开发板,赋能新一代车载智能、电力智能、工业控制、新能源、机器智能等行业发展,满足多屏的显示需求。
    发表于 12-22 18:07

    TI 新一代明星CPU

    功耗,走红了全球。 今天给大家分享的是 TI 新一代明星CPU——AM62x,它相比上一代AM335x在工艺、外设、性能等多方面都有很大提升。 这里结合米尔电子的“MYC-YM62X核心板及开发板”给
    发表于 12-15 18:59

    新思科技重磅发布全新RISC-V处理器系列,进一步扩大ARC处理器IP组合

    面向汽车嵌入式软件、存储和物联网应用的新一代ARC-V处理器 摘要 : 新思科技全新32位和64位ARC-V处理器IP建立在其数十年的处理器开发经验之上,为开发者提供更广泛的RISC-
    发表于 11-10 10:59 714次阅读

    Ansys即将推出Ansys SimAI和Ansys AI+技术

    Ansys即将推出的基于AI软件工具将继续增强客户体验,加速仿真的普及并将继续推进新一代创新与洞察
    的头像 发表于 11-04 14:15 844次阅读

    Cadence推出新一代 AI 驱动的 OrCAD X 平台,助力PCB设计提速 5 倍

    ,内置分析和仿真工具,有助于加快产品上市中国上海,2023年9月14日——楷登电子(美国Cadence公司,NASDAQ:CDNS)近日宣布推出新的CadenceOr
    的头像 发表于 11-04 08:13 793次阅读
    <b class='flag-5'>Cadence</b><b class='flag-5'>推出新一代</b> <b class='flag-5'>AI</b> 驱动的 OrCAD X 平台,助力PCB设计提速 5 倍

    Cadence推出全新HiFi和Vision DSP,为Tensilica IP产品阵容再添新成员,面向普适智能和边缘AI推理

    AI 增强功能和 Tensilica Xtensa LX8 平台能力实现显著性能提升,能源效率高居业内前列   //   中国上海,2023 年 10 月 30 日——楷登电子(美国 Cadence
    的头像 发表于 10-30 11:35 569次阅读

    Cadence 推出新一代 AI 驱动的 OrCAD X 平台,支持Cadence OnCloud,助力PCB设计提速 5 倍

    与供应链数据集成,内置分析和仿真工具,有助于加快产品上市 中国上海,2023 年 9 月 14 日——楷登电子(美国 Cadence 公司,NASDAQ:CDNS)近日宣布推出新的 Cade
    的头像 发表于 09-14 13:40 1613次阅读
    <b class='flag-5'>Cadence</b> <b class='flag-5'>推出新一代</b> <b class='flag-5'>AI</b> 驱动的 OrCAD X 平台,支持<b class='flag-5'>Cadence</b> OnCloud,助力PCB设计提速 5 倍

    Ampere推出全新软件迁移工具Ampere Porting Advisor

    。为此,我们正式在 Github 推出全新的 Ampere 软件迁移工具 Ampere Porting Advisor,帮助开发者简化代码迁移流程。
    的头像 发表于 08-24 10:14 1211次阅读

    是德科技推出PathWave Design 2024 EDA软件工具

    2023年7月14日,是德科技(Keysight Technologies,Inc.)推出 PathWave Design 2024。这套新版本的电子设计自动化(EDA)软件工具为设计工程师带来了
    的头像 发表于 07-14 14:14 439次阅读

    Cadence基于AICadence Virtuoso Studio设计工具获得认证

    ,2023 年 6 月 30 日——楷登电子(美国  Cadence  公司,NASDAQ:CDNS)近日宣布,基于 AICadence Virtuoso Studio 设计工具
    的头像 发表于 06-30 10:08 775次阅读

    DB GlobalChip有效运用Cadence的Spectre FX和AMS Designer,将IP验证速度加快2倍

    Cadence Spectre 技术助力 DB GlobalChip 加速模拟和混合信号 IP 开发 中国上海,2023 年 6 月 25 日 —— 楷登电子(美国 Cadence 公司
    的头像 发表于 06-25 12:25 610次阅读

    硬件开发工具AD、PADS、Cadence优势分析!是你,会选择了哪一款?

    读者中有很大一部分是电子工程师,先想问下大家: 你们画PCB常用什么软件? **函第一的AD? 还是最贵Cadence(Allegro)?   看到有读者在问:AD、PADS、Cadence各有
    的头像 发表于 05-11 10:17 4843次阅读
    硬件开发<b class='flag-5'>工具</b>AD、PADS、<b class='flag-5'>Cadence</b>优势分析!是你,会选择了哪一款?