0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

英诺达发布DFT静态验证工具

英诺达EnnoCAD 来源:英诺达EnnoCAD 2023-09-13 09:05 次阅读

英诺达发布了自主研发的静态验证EDA工具EnAltius®昂屹® DFT Checker,该工具可以在设计的早期阶段发现与DFT相关的问题或设计缺陷。

(2023年9月13日,四川成都)英诺达(成都)电子科技有限公司发布了自主研发的静态验证EDA工具EnAltius®昂屹® DFT Checker,该工具可以在设计的早期阶段发现与DFT相关的问题或设计缺陷

随着芯片规模和复杂度的提升,芯片各种逻辑和电气功能验证的要求越来越高,多种RTL编码风格、以及存在于电路设计中的结构性和功能性问题更容易成为设计上的缺陷,导致设计不断修改,甚至造成流片失败的风险。此外,设计重用性和IP的高集成度对模块设计在正确性和一致性方面提出了更严格的要求,以提高IP集成的可靠性和成功率。

上述芯片设计的挑战可以通过传统的基于仿真的动态验证工具和技术得到一定程度的解决,然而,现代的SoC设计需要强大的静态验证技术作为补充,以缩短设计时间并提高首次流片的成功率。更为难得的是这种技术可在设计的早期阶段发现设计缺陷,从而避免设计团队大量无效时间和精力的投入。

英诺达是国内第一家专注于开发IC设计代码分析和规则检查为基础的静态验证工具的EDA企业,可提供全面的用于分析、查错和修复的EDA解决方案,可在设计的早期阶段(RTL阶段或逻辑综合阶段)对结构性、功能性和电气性等电路问题进行深入的分析。继EnFortius®凝锋®系列两款低功耗静态验证工具发布之后,英诺达此次发布的昂屹®DFT Checker静态检查工具,可以对RTL或网表设计进行结构性和功能性分析,在设计早期阶段提高IC设计的质量。

DFT(可测试性设计,Design-For-Test)是设计收敛的关键一环,通过在设计上增加逻辑,使芯片的测试更高效和更容易,此外,还可以提高良品率、降低成本。因此,确保芯片设计符合DFT设计规则,提高测试覆盖率是所有设计团队都要面对和解决的问题。当前,DFT测试覆盖率通常要求达到99%以上,因为任何漏掉的测试向量都可能导致芯片在实际应用中出现故障。而在设计后期增加DFT逻辑会对性能、功耗和面积产生较大影响,会导致设计迭代甚至重新设计。所以,在设计的早期阶段提高代码的质量至关重要。

昂屹®DFT Checker基于英诺达首款EDA工具凝锋® LPC的底层架构和先进算法,该款工具可提供早期RTL可测试性分析功能,同时也支持传统的基于网表的流程。除了对可测试性问题的早期分析之外,该工具还可以缩短完成DFT设计的时间,并确保设计在可测试性部分达到交付标准

该款工具涵盖了全面的结构、功能和电路规则检查,可有效提高测试覆盖率。基于先进的SoC设计规则和方法学,昂屹®DFT Checker可验证芯片在不同模式下所有连线的正确性、完整性和集成性。此外,为了提高设计效率,该工具提供以目标为导向的报错信息,帮助设计师快速过滤、定位和调试设计上的问题。对此,益昂半导体副总范学锋表示:“DFT设计是IC设计不可缺少的一环,英诺达DFT Checker可以帮助设计师在设计的早期阶段发现并更正对DFT不友好的设计,使得后期的DFT综合与实现更快速收敛,从而提高设计效率。”

英诺达副总经理熊文表示:“在IC设计早期应用静态验证工具可以帮助IC工程师进行高效的设计验证及关键性的优化,英诺达已发布了两款低功耗领域的静态验证工具,在超大规模电路设计上可以快速完成低功耗设计的检查及功耗的分析与验证。除低功耗设计领域之外,静态验证可应用的领域还有很多,昂屹®DFT Checker就是我们的又一突破创新产品。英诺达将把握这一优势,不断开拓,继续为国产EDA静态验证工具补齐短板,为IC工程师的设计效率和芯片良率保驾护航。”







审核编辑:刘清

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • LPC
    LPC
    +关注

    关注

    8

    文章

    135

    浏览量

    77342
  • IC设计
    +关注

    关注

    37

    文章

    1264

    浏览量

    102955
  • EDA工具
    +关注

    关注

    4

    文章

    252

    浏览量

    31281
  • SoC设计
    +关注

    关注

    1

    文章

    141

    浏览量

    18666
  • DFT
    DFT
    +关注

    关注

    2

    文章

    219

    浏览量

    22466

原文标题:英诺达发布DFT静态验证工具,提高IC设计质量及可靠性

文章出处:【微信号:gh_387c27f737c1,微信公众号:英诺达EnnoCAD】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    Synopsys推出一款低功耗静态规则检查工具—VCLP

    VCLP(VC Low Power)是Synopsys提供的一款低功耗静态规则检查工具,它能够帮助验证和清洁IEEE 1801 Unified Power Format (UPF)低功耗设计意图,并确保UPF中的功耗意图与实现一
    的头像 发表于 04-15 11:25 236次阅读
    Synopsys推出一款低功耗<b class='flag-5'>静态</b>规则检查<b class='flag-5'>工具</b>—VCLP

    国内首款自研的DFT EDA工具IMPERATA重磅发布

    IMPERATA是简矽自主研发的一款DFT EDA工具。它提供了一整套解决方案,用于在集成电路设计过程中实现测试和验证的自动化。
    的头像 发表于 02-20 17:18 612次阅读
    国内首款自研的<b class='flag-5'>DFT</b> EDA<b class='flag-5'>工具</b>IMPERATA重磅<b class='flag-5'>发布</b>

    如何使用芯片测试工具测试芯片静态功耗?

    为什么需要芯片静态功耗测试?如何使用芯片测试工具测试芯片静态功耗? 芯片静态功耗测试是评估芯片功耗性能和优化芯片设计的重要步骤。在集成电路设计中,
    的头像 发表于 11-10 15:36 1348次阅读

    分享一款不错的嵌入式静态代码扫描工具

    之前给大家分享过嵌入式开发常用的代码静态分析工具,比如:PC-lint、LDRA、VectorCAST等。
    的头像 发表于 10-16 15:39 1035次阅读
    分享一款不错的嵌入式<b class='flag-5'>静态</b>代码扫描<b class='flag-5'>工具</b>

    Java 中验证码的使用

    easy -captcha 1 . 6 . 2 验证码格式 easy-captcha验证工具支持GIF、中文、算术等类型,分别通过下面几个实例对象实现: SpecCaptcha(PNG类型的
    的头像 发表于 09-25 11:11 457次阅读
    Java 中<b class='flag-5'>验证</b>码的使用

    码科技精彩亮相火爆的IOTE 2023,多面赋能AIoT产业发展!

    。 在码科技展位上,现场的伙伴们集中了解到了基于多家国产主流平台算力产品的特点和对应的落地案例,同时深入了解码科技在赋能项目落地过程中自主研发的0代码移植工具链,其“快速部署、简单易用、低成本”的特点
    发表于 09-25 10:03

    英诺达静态验证EDA工具可确保设计在可测试性部分达到交付标准

      9月20日,由EDA²主办的首届IDAS设计自动化产业峰会在武汉的中国光谷科技会展中心举行,英诺达(成都)电子科技有限公司携最新发布的EnAltius DFT Checker静态验证
    的头像 发表于 09-23 11:13 783次阅读

    打通系统到后端,芯华章发布首款自研数字全流程等价性验证工具

    及相关专业人士,业内领先的系统级验证EDA解决方案提供商芯华章,隆重发布 首款自主研发的数字全流程等价性验证系统穹鹏GalaxEC 。 随着GalaxEC的发布, 芯华章自主EDA
    的头像 发表于 09-19 11:05 250次阅读
    打通系统到后端,芯华章<b class='flag-5'>发布</b>首款自研数字全流程等价性<b class='flag-5'>验证</b><b class='flag-5'>工具</b>

    打通系统到后端,芯华章发布首款自研数字全流程等价性验证工具

    的系统级验证EDA解决方案提供商芯华章,隆重发布 首款自主研发的数字全流程等价性验证系统穹鹏GalaxEC 。 随着GalaxEC的发布, 芯华章自主EDA
    发表于 09-19 09:18 245次阅读
    打通系统到后端,芯华章<b class='flag-5'>发布</b>首款自研数字全流程等价性<b class='flag-5'>验证</b><b class='flag-5'>工具</b>

    基于Json格式的文本视图验证工具

    基于Json格式的文本视图验证工具
    发表于 09-19 09:15 8次下载

    fft和dft的区别联系

    fft和dft的区别联系 快速傅里叶变换(FFT)和离散傅里叶变换(DFT)是信号处理和数学计算领域中最常见的技术之一。它们都是用于将离散信号从时域转换到频域的方法,而在此转换过程中,它们都利用
    的头像 发表于 09-07 16:43 3908次阅读

    泰伦新成果发布交流会线上直播预约开启

    将为大家带来主题为《用AI解锁声音的奥秘——启泰伦新成果发布交流会》的线上直播。 01 发布CI231系列AI语音BLE芯片 为了提供更丰富的设备连接选项和更个性化的语音交互体验,启
    发表于 08-15 14:31

    什么是静态代码分析?静态代码分析概述

    静态分析可帮助面临压力的开发团队。高质量的版本需要按时交付。需要满足编码和合规性标准。错误不是一种选择。 这就是开发团队使用静态分析工具/源代码分析工具的原因。在这里,我们将讨论
    的头像 发表于 07-19 12:09 923次阅读
    什么是<b class='flag-5'>静态</b>代码分析?<b class='flag-5'>静态</b>代码分析概述

    IC验证的主要工作流程和验证工具是什么?

    验证其实是一个“证伪”的过程,从流程到工具验证工程师的终极目的都只有一个。
    的头像 发表于 05-31 10:34 1149次阅读

    解析什么是DFT友好的功能ECO?

    DFT是确保芯片在制造过程中具有可测试性的一种技术。DFT友好的ECO是指在进行ECO时, 不会破坏芯片的DFT功能或降低DFT覆盖率的设计方法。D
    的头像 发表于 05-05 15:06 1383次阅读
    解析什么是<b class='flag-5'>DFT</b>友好的功能ECO?