上拉电阻是一个电阻,它通常被连接到电路中的高电平值,以提供一个上拉电压。这个电阻的作用是限制电流的流动,同时为电路提供高电平值。
在CMOS电路中,输出驱动能力有限,输出的高电平标准值是VCC。如果不需要这个高电平,在输出端口接上拉电阻可以提高抗干扰的能力。一般选择上拉电阻的阻值时要考虑上拉电压、输出驱动能力等多个因素。
上拉电阻的使用方法如下:
当TTL电路驱动COMS电路时,如果TTL电路输出的高电平低于COMS电路的最低高电平(一般为3.5V),这时就需要在TTL的输出端接上拉电阻,以提高输出高电平的值。
OC门电路必须加上拉电阻,以将开关输出改成电平输出。
为加大输出引脚的驱动能力,有的单片机管脚上也常使用上拉电阻。
在COMS芯片上,为了防止静电造成损坏,不用的管脚不能悬空,一般接上拉电阻产生降低输入阻抗,提供泄荷通路。
芯片的管脚加上拉电阻来提高输出电平,从而提高芯片输入信号的噪声容限增强抗干扰能力。
提高总线的抗电磁干扰能力。管脚悬空就比较容易接受外界的电磁干扰。
长线传输中电阻不匹配容易引起反射波干扰,加上下拉电阻是电阻匹配,有效的抑制反射波干扰。
上拉电阻阻值的选择原则包括:综合考虑上拉电路的供电电压、负载电流、与下拉电阻的匹配等,通常在1k到10k之间选取。
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。
举报投诉
-
电阻
+关注
关注
88文章
5812浏览量
179919 -
电路
+关注
关注
173文章
6086浏览量
178825 -
上拉电阻
+关注
关注
5文章
366浏览量
31719 -
COMS
+关注
关注
1文章
95浏览量
34689
发布评论请先 登录
相关推荐
热点推荐
用这种方法来估测CH552的上拉电阻可以吗?
CH552的端口可以设置四种模式,1、浮空输入,无上拉,2、 推挽输入输出,3 、开漏输入输出,无上拉,4、 类51模式,开漏输入输出,有上拉。我们要估测它的端口上
发表于 03-01 14:48
【求助】Proteus 8.17SP5仿真STM32F103R6的HAL_GPIO_ReadPin,始终是高电平!
具体设置了PB5管脚为inputmode,内部pull-up。
在Proteus中采用了外部上拉后(上拉电阻10K),通过button接地,
发表于 01-30 16:58
IIC的正确用法
根据I2C总线规范,总线空闲时两根线都必须为高。由于I2C接口采用Open Drain机制,器件本身只能输出低电平,无法主动输出高电平,只能通过外部上拉电阻RP将信号线拉至高电平。因此
发表于 01-21 07:28
I2C总线-通信线缆长度的影响及改进措施
的,那么如何延长 I2C 通信线缆长度呢,也就是如何进行I2C远距离通信,下面几条经验是可以作为参考的:
(1)实验测试中,我们发现,在通信正常的情况下,I2C总线的上拉电阻与线缆长度是有比
发表于 01-21 06:03
USART RX引脚的配置
1. 浮空输入
适用场景:
短距离通信:当RX引脚与发送端(TX)距离较近(如板内直连),且发送端为推挽输出(强驱动能力)。
发送端已内置上拉:若发送端的TX引脚已配置上拉
发表于 11-20 08:23
USART RX引脚应该上拉还是浮空?
1. 浮空输入(无上拉)
适用场景:
短距离通信:当RX引脚与发送端(TX)距离较近(如板内直连),且发送端为推挽输出(强驱动能力)。
发送端已内置上拉:若发送端的TX引脚已配置上
发表于 11-19 06:14
CY7C65632-48如果无需插拔 VBUS,也无需重置 IC,那么只需在上电后立即启用内部重置功能即可吗?
如果无需插拔 VBUS,也无需重置 IC,那么只需在上电后立即启用内部重置功能即可吗?只需将外部 RESET 端子上拉至电源即可吗?真的有必要用 RC 来设置延迟吗?另外,RESET 端子有内部上
发表于 07-25 09:13
用STM32F407的IO去驱动5V的外部上拉电阻,请问VDD_FT的电压范围是多少?
目前想用STM32F407的IO去驱动5V的外部上拉电阻,看手册5V容忍的VDD_FT且有保护二极管。
请问VDD_FT的电压范围是多少?
开漏输出时,PA8口的上
发表于 07-10 06:03
CYBT-343026-01与主机MCU连接时,I2S或UART接口是否需要上拉电阻?
CYBT-343026-01 与主机 MCU 连接时,I2S 或 UART 接口是否需要上拉电阻?
发表于 07-02 08:05
什么是上拉电阻
评论