0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

源极跟随器电路设计

CHANBAEK 来源:从狒狒进化到硬件工程师 作者:李晓晶 2023-08-31 10:28 次阅读

电路设计

图片

在之前章节的源极接地放大电路中,输出是从FET的漏极得到,因此源极电阻Rs的压降,对于输出而言是无异议的,属于无功损耗。

在源极跟随器电路中,输出是从FET的源极得到,Rs上的损耗就不再是无功损耗了。

通常源极跟随器电路的供电只需要比输出大一些就可以了,前提是输出电流小。如果输出电流也很大(例如几百mA以上时),FET的Vds-on也会很大,需要考虑它的影响。此时就要提高整个电路的供电电压了。

依据源极跟随器电路的使用场景,选择不同类型的FET。大电流输出场景,一般使用增强型MOSFET。JFET有电流大小限制(通常是不超过Idss),因此只能用在小电流输出的场景。不过使用JFET的源极跟随器的输出阻抗要比MOSFET构成的源极跟随器阻抗高。

栅极偏置电路

栅极偏置电路的电压由V1、R1和R2组成。上图的Vg=10V。

因为Vgs是一个固定值,因此Vs的直流电压=Vg-Vgs。Vg电压越高,整个电路的输出电压上限值越大。

因为没有栅极电流流过栅极,因此R1和R2的取值大小很灵活。即可以是上图的1000KΩ,也可以取100KΩ或者10KΩ。当然R1和R2的取值小,会降低电路的输入阻抗。

源极电阻Rs值

FET的传输特性是电路设计中必备的曲线,目的是为了得到工作点的Vgs值。例如希望此电路的输出电流在0.4mA,从SST202的传输曲线中找到Id=0.4mA时对应的Vgs是0.6V。

图片

因为Vg=10V,所以Vs=Vg-Vgs=10V-(-0.6V)=10.6V

由此得到Rs=Vs/Id=10.6V/0.4mA=26.5KΩ

电路中FET的Pd

此电路中,Id流过FET,会产生消耗。这些消耗会全部变为热量,使FET的温度上升。如果器件温度太高,会发生热击穿而使器件损坏。为了提高电路可靠性,FET的热耗是一个重要的参数

计算此电路的FET热耗

Pd=Vds x Id=(Vdd-Vs)x Id=(20v-10.6v)* 0.4mA=3.76mW

下图是SST202的Pd仿真结果,和计算结果类似。

图片

SST202数据手册中显示它的最大Pd是350mW。仿真电路的Pd距离此极限值还有蛮大的安全空间。

图片

高温下的降额使用

就像电阻一样,FET在高温下工作时,也有降额的要求。如下是FET在不同温度下,可以承受的最大Pd值,随着温度升高,FET可以承受的Pd在下降。在设计电路时,和最大额定损耗值Pd相比,Pd和温度的曲线值更重要。另外需要注意的是,有些FET spec中给出的Pd值,是以带有散热器为前提的。

图片

交流耦合电容的选择

C1和C2是交流耦合电容。

在输入端,C1和偏置电路的输入阻抗(R1和R2的并联阻值=500KΩ)构成高通滤波器,其截止频率为

图片

仿真结果如下:

图片

在输出端,C2与负载形成高通滤波器,其截止频率为:

图片

电源的去耦电容

C3和C4是电源的去耦电容。此电路的Vi与Vo是同相,有发生正反馈的可能性,在高频信号时,有振荡的可能。在高频下为了降低电源的阻抗,在PCB布局时,小容值电容C3以最短距离连接在FET的漏极和源极Rs之间。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • MOSFET
    +关注

    关注

    141

    文章

    6575

    浏览量

    210148
  • 放大电路
    +关注

    关注

    101

    文章

    1681

    浏览量

    105674
  • 电路设计
    +关注

    关注

    6567

    文章

    2318

    浏览量

    195495
  • 跟随器
    +关注

    关注

    1

    文章

    83

    浏览量

    29376
  • 源极
    +关注

    关注

    1

    文章

    43

    浏览量

    8145
收藏 人收藏

    评论

    相关推荐

    射极跟随器的电路设计

    共发射极放大电路输出电阻高,容易受到作为负载所接电路的影响。
    发表于 02-28 10:20 2336次阅读
    射极<b class='flag-5'>跟随</b>器的<b class='flag-5'>电路设计</b>

    什么是电压跟随 #电路设计

    元器件运算放大器跟随电压跟随电路电压跟随电路设
    小鱼教你模数电
    发布于 :2021年11月15日 10:51:11

    #硬声创作季 集成电路设计基础:4-7跟随视频

    跟随跟随集成电路技术集成电路工艺
    Mr_haohao
    发布于 :2022年10月27日 21:50:33

    共集电极放大电路—射跟随

    共集电极放大电路—射跟随一、实验目的1.研究射跟随
    发表于 03-17 10:54

    跟随负载用 电流 什么原因?

    本帖最后由 gk320830 于 2015-3-5 18:22 编辑 射跟随负载用 电流什么原因?
    发表于 09-22 15:06

    管射跟随是什么,有什么作用

    管射跟随是一个共集电极电路,它的特性是发射电压总是
    发表于 08-18 20:14

    跟随跟随负载过重问题?

    对于射跟随,都知道不能负载过重,要不然就会出现削低失真现象,如图2所示,交流信号大于Ie*(R3*R4)就会出现削低现象但是对于图1中,交流信号小于Ie*(R3*R4),虽然没有出现削低失真,但是整体波形失真了,频率都改变了
    发表于 09-10 11:36

    入门经典:晶体管电路设计上下册让你感性认识晶体管

    `简介:《晶体管电路设计》(上)是“实用电子电路设计丛书”之一,共分上下二册。《晶体管电路设计》(上)作为上册主要内容有晶体管工作原理,放大电路的性能、设计与应用,射
    发表于 06-22 18:05

    【下载】《晶体管电路设计》——晶体管电路基础知识汇总

    `内容简介:《晶体管电路设计》(上)是“实用电子电路设计丛书”之一,共分上下二册。《晶体管电路设计》(上)作为上册主要内容有晶体管工作原理,放大电路的性能、设计与应用,射
    发表于 07-25 15:29

    晶体管电路设计与制作

    晶体管应用电路,包括矩形波振荡,射跟随,宽带放大器,电子电位,OP放大器,带自举
    发表于 01-15 12:46

    晶体管和FET实用设计教材《晶体管电路设计(下)》

    `  《晶体管电路设计(下)》是“实用电子电路设计丛书”之一,共分上下二册。本书作为下册主要介绍晶体管/FET电路设计技术的基础知识和基本实验,内容包括FET放大电路
    发表于 03-06 17:29

    测量射跟随输入阻抗的方法

    儿科了,那我们介绍一种更高效直观的方法,结合上节课搭建的射跟随电路,我们可以假设这个负载为5KΩ,那我们是否可以这样想,我们在电路中串联
    发表于 05-31 06:32

    《晶体管电路设计与制作》

    ,包括矩形波振荡,射跟随,宽带放大器,电子电位,OP放大器,带自举电路的射
    发表于 08-19 18:24

    《晶体管电路设计与制作》分享

    管和双管电路,主要目的是理解晶体管的基本工作机制。第二部分介绍各种晶体管应用电路,包括矩形波振荡,射跟随
    发表于 01-05 22:38

    射极跟随电路设计

    射极跟随器也叫共集电极放大电路,具有输入阻抗高和输出阻抗低的优点,但不具备电压放大功能,可以放大电流。下图是典型的射极跟随电路
    的头像 发表于 04-17 14:42 5832次阅读
    射极<b class='flag-5'>跟随</b>器<b class='flag-5'>电路设计</b>