0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

芯和助力Chiplet落地

Xpeedic 来源:Xpeedic 2023-08-28 15:36 次阅读

2023年8月23日-24日,elexcon2023深圳国际电子展暨 SiP China 2023第七届中国系统级封装大会在深圳顺利召开。芯和半导体创始人、CEO凌峰博士领衔本届主席团,全产业链洞察Chiplet实现的挑战和机会。

“近年来,先进封装技术的内驱力已从高端智能手机领域演变为高性能计算和人工智能等领域,当前集成电路的发展受存储、面积、功耗和功能四大方面制约,以芯粒( Chiplet)异构集成为核心的先进封装技术,将成为集成电路发展的关键路径和突破口。本届大会将重点关注异构集成Chiplet技术、先进封装与SiP的最新进展,推动异构集成解决方案和产品的落地。”

凌峰博士作为本届大会主席,在开场主旨演讲中带领大家一起回顾了中国系统级封装大会过去六年的历程:这六年我们一起见证了中国SiP行业的成长,从长三角到大湾区,蓬勃发展;这六年我们一起见证了SiP封装技术的持续革新,从2D到2.5、3D,从手机射频前端应用为主的SIP, 到HPC高性能计算驱动的异构集成、Chiplets。中国系统级封装大会已经成为中国SiP生态圈最重要的年度聚会之一,作为最新的第七届大会,我们集合了各个细分行业的领先企业,以Chiplet的实现为核心,从设计、制造的两极入手,设置了六个专业的分论坛全产业链洞察Chiplet实现的挑战和机会。

随着超高性能计算和人工智能芯片对算力的诉求越来越大,传统SoC(System on Chip)正大步走向新型SoC(System of Chiplets)的设计。Chiplets相比传统SoC优势集中在:

更小的芯粒尺寸,带来更高的良率,并突破光罩尺寸的限制,降低制造成本

芯粒具有更多的工艺节点选择,可以将最佳节点实现的芯粒进行混合集成

硅IP复用,提高研发效率,摊薄NRE成本,缩短上市周期

凌峰博士在主旨演讲中和大家分享了《Chiplet产业的发展和现状》。

多芯片Chipets系统正在加速发展,多芯片系统设计5年内可达5倍增长5年后将有10%以上的先进设计是多芯片系统结构,先进系统的功能和集成度将达到新的水平。由先进封装驱动出众多的创新能力和差异化竞争优势,导致多个细分市场目前已采用多芯片集成系统,目前全球已有超过100多个成功案例,在CPU, 在AI, 在FPGA, 在游戏,在汽车等领域大放异彩。

然而,Chiplets系统从单芯片系统转换为多芯片异构集成系统,对于设计公司来说面临的最大的考验是“复杂大芯片”的系统的拆分、组合、架构规划,这不仅是一个技术问题,也是一个产品线规划问题。

架构师需要考虑的不再只依赖工艺和架构等少数几个维度,而是:如何把大规模芯片拆分好(需要考虑Chiplet间访问频率、带宽、缓存一致性等);如何基于先进封装将功能芯片组合在一个结构中实现最佳PPAC或不同产品组合(需要考虑满足对不同领域、不同场景对于信息传输速度、功耗、散热、成本等要求);如何选择合适的工艺制程、封装技术、系统集成、互联协议(需要考虑Known-good-die、测试、封装结构、良率、成本等因素);具体到设计实现方面,如何实现多芯片系统的架构探索、设计实现、可靠性仿真分析的系统级协同设计和分析,达到先进封装的Chiplet多芯片系统的高效高质实现。

设计之外的另一端,先进封装技术是Chiplet实现的保证。目前集成面积已经可以达到2.5倍的晶圆掩膜尺寸Reticle size,预计2024年这个尺寸可进一步扩展到4倍。多家国际晶圆厂已经推出了量身定做的先进封装平台并实现量产,国内的Chiplet制造企业也正摩拳擦掌,推动Chiplet的尽快落地。

凌峰博士在演讲的最后联合此次大会的主席团成员,倡导Chiplet产业链企业加强合作和串联,一起抓住机遇,壮大国内Chiplet生态。

芯和半导体在大会同期举行的elexcon深圳国际电子展的Chiplet专区,展示芯和半导体2.5D/3DIC Chiplet仿真全流程EDA平台。这是一个针对Chiplet的完整的SI/PI/多物理场分析解决方案,具有以下优势:

1.完全自主开发的仿真引擎

2.优异的跨尺度仿真能力

3.AI驱动的网格剖分技术

4.云计算加载的分布式并行计算能力

5.支持裸芯片、中介层和基板的联合仿真





审核编辑:刘清

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • FPGA
    +关注

    关注

    1603

    文章

    21328

    浏览量

    593265
  • 封装技术
    +关注

    关注

    12

    文章

    497

    浏览量

    67787
  • SoC芯片
    +关注

    关注

    1

    文章

    535

    浏览量

    34478
  • sip封装
    +关注

    关注

    4

    文章

    62

    浏览量

    15399
  • chiplet
    +关注

    关注

    6

    文章

    380

    浏览量

    12419

原文标题:【SiP China 2023人气爆棚】芯和助力Chiplet落地

文章出处:【微信号:Xpeedic,微信公众号:Xpeedic】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    Chiplet是否也走上了集成竞赛的道路?

    Chiplet会将SoC分解成微小的芯片,各公司已开始产生新的想法、工具和“Chiplet平台”,旨在将这些Chiplet横向或纵向组装成先进的SiP(system-in- package)形式。
    的头像 发表于 02-23 10:35 247次阅读
    <b class='flag-5'>Chiplet</b>是否也走上了集成竞赛的道路?

    什么是Chiplet技术?

    什么是Chiplet技术?Chiplet技术是一种在半导体设计和制造中将大型芯片的不同功能分解并分散实现在多个较小和专用的芯片(Chiplets)上的方法。这些较小的芯片随后通过高速互连方式集成到一个封装中,共同实现全功能的芯片系统。
    的头像 发表于 01-25 10:43 552次阅读
    什么是<b class='flag-5'>Chiplet</b>技术?

    Chiplet技术对英特尔和台积电有哪些影响呢?

    Chiplet,又称芯片堆叠,是一种模块化的半导体设计和制造方法。由于集成电路(IC)设计的复杂性不断增加、摩尔定律的挑战以及多样化的应用需求,Chiplet技术应运而生。
    的头像 发表于 01-23 10:49 389次阅读
    <b class='flag-5'>Chiplet</b>技术对英特尔和台积电有哪些影响呢?

    Chiplet成大芯片设计主流方式,开启IP复用新模式

    电子发烧友网报道(文/吴子鹏)Chiplet又称“小芯片”或“芯粒”,它是将一个功能丰富且面积较大的芯片裸片(die)拆分成多个芯粒(chiplet)。Chiplet技术让芯片从设计之初就按
    的头像 发表于 01-12 00:55 1436次阅读

    什么是Chiplet技术?Chiplet技术有哪些优缺点?

    Chiplet技术是一种将集成电路设计和制造的方法,其中一个芯片被分割成多个较小的独立单元,这些单元通常被称为“chiplets”。每个chiplet可以包含特定的功能块、处理器核心、内存单元或其他
    的头像 发表于 01-08 09:22 1731次阅读

    弯道超车的Chiplet与先进封装有什么关联呢?

    Chiplet也称芯粒,通俗来说Chiplet模式是在摩尔定律趋缓下的半导体工艺发展方向之一,是将不同功能芯片裸片的拼搭
    发表于 09-28 11:43 708次阅读
    弯道超车的<b class='flag-5'>Chiplet</b>与先进封装有什么关联呢?

    Chiplet,怎么连?

    高昂的研发费用和生产成本,与芯片的性能提升无法持续等比例延续。为解决这一问题,“后摩尔时代”下的芯片异构集成技术——Chiplet应运而生,或将从另一个维度来延续摩尔定律的“经济效益”。
    的头像 发表于 09-20 15:39 417次阅读
    <b class='flag-5'>Chiplet</b>,怎么连?

    chiplet和cowos的关系

    chiplet和cowos的关系 Chiplet和CoWoS是现代半导体工业中的两种关键概念。两者都具有很高的技术含量和经济意义。本文将详细介绍Chiplet和CoWoS的概念、优点、应用以
    的头像 发表于 08-25 14:49 2315次阅读

    chiplet和cpo有什么区别?

    chiplet和cpo有什么区别? 在当今的半导体技术领域,尺寸越来越小,性能越来越高的芯片成为了主流。然而,随着芯片数量和面积的不断增加,传统的单一芯片设计面临了越来越多的挑战。为了应对这些挑战
    的头像 发表于 08-25 14:44 1634次阅读

    Chiplet究竟是什么?中国如何利用Chiplet技术实现突围

    美国打压中国芯片技术已经是公开的秘密!下一个战场在哪里?业界认为可能是Chiplet
    发表于 07-27 11:40 449次阅读

    Chiplet的验证需求有哪些变化?

    Chiplet(芯粒)已经成为设计师的战略资产,他们将其应用于各种应用中。到目前为止,Chiplet的验证环节一直被忽视。
    的头像 发表于 07-26 17:06 601次阅读

    Chiplet关键技术与挑战

    半导体产业正在进入后摩尔时代,Chiplet应运而生。介绍了Chiplet技术现状与接口标准,阐述了应用于Chiplet的先进封装种类:多芯片模块(MCM)封装、2.5D封装和3D封装,并从技术特征
    的头像 发表于 07-17 16:36 852次阅读
    <b class='flag-5'>Chiplet</b>关键技术与挑战

    如何助力 Chiplet 生态克服发展的挑战

    相比传统的系统级芯片(SoC),Chiplet 能够提供许多卓越的优势,如更高的性能、更低的功耗和更大的设计灵活性。因此,半导体行业正在构建一个全面的 Chiplet 生态系统,以充分利用这些优势。
    的头像 发表于 07-14 15:20 226次阅读

    探讨Chiplet封装的优势和挑战

    Chiplet,就是小芯片/芯粒,是通过将原来集成于同一系统单晶片中的各个元件分拆,独立为多个具特定功能的Chiplet,分开制造后再透过先进封装技术将彼此互联,最终集成封装为一系统晶片组。
    发表于 07-06 11:28 549次阅读
    探讨<b class='flag-5'>Chiplet</b>封装的优势和挑战

    Chiplet规划进入高速档

    涉及Chiplet设计、制造、封装和可观察性的问题都需要得到解决。
    的头像 发表于 06-02 14:27 454次阅读