0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

什么是去耦电容?为什么要去耦?去耦电容的PCB布局布线设计

硬件攻城狮 来源:硬件攻城狮 2023-08-06 17:02 次阅读

一. 什么是去耦电容,为什么要去耦

1.简介

去耦(decoupling)电容也称退耦电容,一般都安置在元件附近的电源处,用来滤除高频噪声,使电压稳定干净,保证元件的正常工作。

2.分析

对于一个电路系统来说,一般有多个负载,这些负载的供电都来自于同一个电源

006fe166-3410-11ee-9e74-dac502259ad0.png

理想情况下,对于某个负载,电源应该是这样子的

009dcfc2-3410-11ee-9e74-dac502259ad0.png

但是电路板上各个负载的工作都要动态地吸收电流,造成的供电电压的不稳,变成了下面这样子

00b483d4-3410-11ee-9e74-dac502259ad0.png

也就是在5V的DC上叠加了各种高频率的噪声,这些噪声是由于器件对供电电流的需求导致的电压波动,可以看成是在DC 5V上“耦和”了由于器件工作带来的AC噪声。

这样耦和了AC的DC供电电压不仅会影响本负载区域内的电路的工作,也会影响到其它连接在同一个VCC上的其它负载的工作,有可能导致那些负载的电路工作出现问题。

解决的方法就是在电源两端并上一个小容量电容

从电源上看,没有去耦电容的时候如左侧的波形,加上了去耦电容之后变成了右侧的样子,供电电压的波形变得干净了,我们称该电容的作用是去掉了耦和在干净的DC上的噪声,所以该电容被称之为去耦电容,当然也可以被称之为旁路(Bypass)电容,因为该电容将DC上耦和的噪声给旁路到地上去了,只留下干净的DC给后续的电路供电。

00e139c4-3410-11ee-9e74-dac502259ad0.png

在整个系统每个负载都加一个去耦电容

00fc0dda-3410-11ee-9e74-dac502259ad0.png

至于电源输入端,也要加上电容去耦做输入滤波,弥补负载的滤波指数不够的情况

二. 去耦电容的选用

1.问题

了解了什么是去耦电容后,那么问题来了:

究竟需要多大容量的电容才能达到去耦的效果?

这么多不同种类的电容选用哪种电容合适呢?

为什么在很多电路上看到针对一个电源管脚会有多个容量大小不同、类型也不相同的电容一起工作呢?

2.分析

010965e8-3410-11ee-9e74-dac502259ad0.png

在一个芯片(比如FPGA/MCU)的电源管脚上需要多个不同容值、不同类型的电容并联达到较好的去耦效果

我们用来去耦的电容器(不论是哪一种)用于在电源线上的瞬态干扰期间快速提供电流,它们都不只有“电容”一个属性,还有两个阻碍电流流动的部分:电阻(ESR) - 无论频率如何都呈现固定阻抗; 电感(ESL)- 随着频率的增加其阻抗也变得更高。而这三部分的值与电容的类型、容值、封装都有很大的关系。

作为最常用的去耦神器 - 陶瓷电容具有很低的ESR和ESL(它们也很便宜),其次是钽电容,提供适中的ESR和ESL,但相对有较高的电容/体积比,因此它们用于更高值的旁路电容,用于补偿电源线上的低频变化。对于陶瓷和钽电容,较大的封装通常意味着较高的ESL。

下图显示了0.1μF,封装为0603的陶瓷电容器的阻抗,该电容器具有850pH的ESL和50mΩ的ESR:

0124d012-3410-11ee-9e74-dac502259ad0.png

正如前面讨论的,去耦电容的作用就是平滑掉高频变动的纹波电流,理想的电容器可以很容易地实现这一点,因为电容器的阻抗随着频率的增加而降低。但由于ESL的存在,在某个频率下阻抗实际上随频率开始上升,这个频率点又被称为自谐振频率点。我们再对比一下1μF的钽电容器,它有2200pH的ESL和1.5Ω的ESR。

012db182-3410-11ee-9e74-dac502259ad0.png

由于其较高的电容值,钽电容器的阻抗在开始阶段低于陶瓷的阻抗,但是较高的ESR和ESL的影响导致阻抗在100kHz附近变平,在1MHz-10MHz高于陶瓷电容的阻抗,在10MHz附近高出陶瓷的阻抗10倍。设想一下,如果电路中的噪声频率是在10MHz左右,即使钽具有更高的电容,也不如放置一颗0.1μF的陶瓷电容更有效。如果我们要旁路掉更高频率的噪声,即使这个陶瓷电容也会存在太大的阻抗,我们就需要更低的ESL,也就是更小的封装。

下图左侧表明两个同样是0603封装的电容并不改变其对高频噪声的去偶性能,只是相当于去耦电容的容量为二者的和而已,后面看到这个容量对旁路噪声的效果其实没有什么差别;而下图的右侧,一个0.1μF封装为0603的电容和100pF封装为0402的电容并联在一起,就可以覆盖更宽的高频范围,能够对两个频点的噪声进行去偶。

014ac0ec-3410-11ee-9e74-dac502259ad0.png

回到本篇文章第一个图,在同一个电源管脚并联了三个去耦电容:

4.7μF的钽电容,对比较低频率的噪声滤除比较有效;

0.1μF、0603的陶瓷电容,对1-50MHz区域的噪声滤除效果比钽电容有效;

0.001μF、0402的陶瓷电容,对于50MHz以上的高频噪声滤除比较有效;

016288d0-3410-11ee-9e74-dac502259ad0.png

具体的噪声频段可以通过电路分析时钟频率)以及测量进行确定,由此需要选用相应类型、相应封装的电容进行去耦。多数的情况下我们用0.1μF陶瓷电容搭配一个钽电容,就足以满足系统对电源噪声的去耦效果。

所以,不同类型,不同容量,不同封装的电容,去耦的有效频率段也是不同的

陶瓷电容相对与电解电容,最低的等效阻抗的频率点更高

容量越小的电容,最低的等效阻抗的频率点更高

封装越小的电容,最低的等效阻抗的频率点更高

三. 去耦电容的PCB布局布线

1.原理

先看一个很形象的动图,直观体会一下一个电容放置位置不同起到的作用有多大的差异。

01a15c36-3410-11ee-9e74-dac502259ad0.gif

这张动图传递了如下的信息

在电源管脚上放置一个104(0.1μF)的电容能够有效抑制电源上的噪声,也就是能够对电源噪声去耦;

“电源 – 去耦电容 – 地”三点一线的距离越近,则去耦的效果越好;

相同材料的电容,即便电容容量减少为1/10,去耦的效果并不会有什么明显变化,我们对于高频去耦用同样封装的器件,容值为0.01μF、0.1μF、1μF效果相差不大;

同样容值,贴片(SMD)封装的电容比穿孔的电容效果更好,原因就是穿孔电容的管脚等效的电感要大很多,影响了去耦的效果;

电源平面和地平面的使用,一方面可以让三点一线的路径更短,而且两个平面相当于一个大电容,也起到了去耦的作用

2. 实例

来看具体的实例

01c4e700-3410-11ee-9e74-dac502259ad0.png

在常用单片机stm32f103c8t6最小系统中,常常有这样四个去耦电容,分别对应芯片的四对供电引脚

而在PCB中,这四个电容(图中白色框框中)在摆放合理的情况下越靠近mcu越好

01f00386-3410-11ee-9e74-dac502259ad0.png

而在多电容去耦(对电源稳定要求极为苛刻的电路中),比如GSM的电源,需要多个不同容量/种类的电容

021bfaae-3410-11ee-9e74-dac502259ad0.png

对应下面红框框出的6+1个电容,其中越小的电容应当越靠近GSM的电源脚,比如C24是8.2pF,离GSM最近,C19是100nf,离GSM较远,最远的则是容量最大的330uf的钽电容

022fceda-3410-11ee-9e74-dac502259ad0.png

3.总结

下面的图是去耦电容通过过孔与地进行连通的方法比较,从最左侧的效果最差依次编号,直到最右侧效果最佳,当然具体采用那种方式还要取决于其它一些因素,综合考虑后做一个折衷。

02534c0c-3410-11ee-9e74-dac502259ad0.png

下图是一个实际电子产品系统的供电分布网络,为了强调噪声的起源(最左侧),把电源模块VRM)放到了最右侧。PCB上的走线、过孔、相关的器件引脚等都会产生寄生电阻、电感等,在图中以R+L的方式等效表达出来。在这个图中可以看出针对IC器件内部(Die)、针对整个IC器件(Package)、针对某一个功能模块中的电路单元都有相应的去耦电容,最左侧(靠近内核)采用频率响应很高的小容值、小封装的陶瓷电容,到右侧则是低频率、容量比较大的电解电容。

027ccee2-3410-11ee-9e74-dac502259ad0.png

总之一句话:去耦电容的PCB布局摆放原则是最小化电阻,最小化电感。

-推荐阅读-

02b30566-3410-11ee-9e74-dac502259ad0.jpg

TL431搭建过压保护电路

审核编辑:汤梓红

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • pcb
    pcb
    +关注

    关注

    4220

    文章

    22472

    浏览量

    385797
  • 电容
    +关注

    关注

    98

    文章

    5598

    浏览量

    147288
  • 电路板
    +关注

    关注

    140

    文章

    4621

    浏览量

    92483
  • 噪声
    +关注

    关注

    13

    文章

    1070

    浏览量

    47062
  • 去耦电容
    +关注

    关注

    11

    文章

    307

    浏览量

    22189
  • 布局布线
    +关注

    关注

    1

    文章

    82

    浏览量

    15120

原文标题:全面详解去耦电容,真正的理解及使用!

文章出处:【微信号:mcu168,微信公众号:硬件攻城狮】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    旁路电容电容 !#电容

    旁路电容电容电容
    学习电子知识
    发布于 :2022年10月20日 23:19:00

    电容PCB板设计中的应用

    电容PCB板设计中的应用在板设计中应充分考虑电磁兼容方面的问题,合理地使用去电容
    发表于 12-09 14:08

    电容1电容和旁路电容的区别

    ` 本帖最后由 eehome 于 2013-1-5 10:08 编辑 电容和旁路电容的区别`
    发表于 08-14 11:49

    电容旁路电容总结

    情况就是一种噪声,会影响前级的正常工作。这就是耦合。电容就是起到一个电池的作用,满足驱动电路电流的变化,避免相互间的耦合干扰。
    发表于 08-26 21:56

    FPGA的电容该怎么设计?电容值,电容数量该怎么确定?

    想为cyclone V 系列的5CEFA7F27这款FPGA设计电容电路,但是不知道该如何下手。参考了altera公司的一块开发板,给出的FPGA的
    发表于 07-09 10:11

    FPGA电容如何布局布线

    `各位大神,请问FPGA电容如何布局布线?1.根据文档,一般
    发表于 08-22 14:57

    PCB布线技巧及电容的摆放问题

    2.4厘米。不同的电容,谐振频率不同,半径也不同。对于大电容,因为其谐振频率很低,对应的波长非常长,因而去半径很大,这也是为什么我们不
    发表于 09-17 17:40

    PCB布局电容的摆放

    对于电容的安装,首先要提到的就是安装距离。容值最小的电容,有最高的谐振频率,半径最小,因此放在最靠近芯片的位置。容值稍大些的可以距离稍远,最外层放置容值最大的。但是,所有对该芯片
    发表于 09-18 15:56

    接地和的基础知识:的基本电路元件电容

    闭合的先后顺序相反,该组电容的最终电压是多少?参考文献应用笔记AN-1142。高速ADC PCB布局布线技巧。ADI公司,2012年1月。Ardizzoni, John。“高速印刷电路
    发表于 10-19 10:58

    旁路电容电容总结

    关于旁路电路和电容,基本上有经验的都知道如何处理,不过估计没有几个人会去完整总结。看到网友的一篇博客比较完整的梳理整理了这两个概念,转发到这里供大家参考 写作原因:最近工作重心由软件渐渐向硬件
    发表于 12-07 09:39

    电容问题

    在做高速电路设计的时候,为什么要有那么多去电容?到底什么是?到底需要多大的
    发表于 05-07 06:22

    浅析电容的容值计算和布局布线

    电容的容值计算和布局布线 有源器件在开关时产生的高频开关噪声将沿着电源线传播。
    发表于 07-22 07:37

    电容怎么用?

    电容的有效使用方法之一是用多个(而非1个)电容进行。使用多个
    发表于 08-02 06:56

    设计技巧#老司机 PCB打样布线电容的摆放技巧

    。对于小电容,因半径很小,应尽可能的靠近需要去的芯片,这正是大多数资料上都会反复强调的,小电容
    发表于 09-06 18:13

    电容局部如何

    对于已经知道了电容的具体特性和适用范围,以及原理,那么就知道了的具体方法了吗?不是的,下面我们将讲解一下,具体安装到电路板上之后的
    发表于 03-04 08:11