0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

浅析PLC的上升沿与下降沿

来源:PLC与自控设备 2023-07-26 09:24 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

有网友留言说:上升沿就是在信号从断开到接通的那一瞬间接通,下降沿就是在信号从接通到断开的那一瞬间接通。但是现在的问题它的实际用处是用在哪一些情况。我身边也有PLC可以做个什么实验来体验一下呢?

虽然说LD X0 PLS M0与LDP X0 out Y0

执行的结果是一样的但是人家三菱公司设计这样一条指肯定是有人家的道理的。各位能不能说一下它实际的用一种场合或条件下要用到这个指令。

上升沿就是在信号从断开到接通的那一瞬间接通,下降沿就是在信号从接通到断开的那一瞬间接通,他意思是瞬间接通,无论你的执行条件是否满足,在瞬间执行后输出就会恢复原状态,它一般配合保持指令一起用,用保持指令做输出,或做脉冲用;用OUT指令时,它的状态是看执行条件,执行条件满足OUT就会执行输出,执行条件不满足OUT就会不执行输出。

我现以非常理解这二条指令了,再表达一下。让以后初学者更好更快的理解吧?就是比如你按下一个开关10秒中,正常的话是10秒都接通。

而上升沿就是在接通的瞬间的接通一下,后面的9秒多都不接通。则下降沿就是在断开的瞬间的接通一下。前面的9秒多钟都不接通,就在断开的那一瞬间接通一下。这样表达应该更容易理解。






审核编辑:刘清

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • plc
    plc
    +关注

    关注

    5044

    文章

    14439

    浏览量

    483446
  • LDP
    LDP
    +关注

    关注

    0

    文章

    7

    浏览量

    7727
  • PLS
    PLS
    +关注

    关注

    0

    文章

    11

    浏览量

    9311

原文标题:PLC的上升沿与下降沿的通俗理解

文章出处:【微信号:PLC与自控设备,微信公众号:PLC与自控设备】欢迎添加关注!文章转载请注明出处。

收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    上升沿时间在10ns以内的电磁铁驱动电路请教

    、输出脉冲的上升沿时间在10ns以内 4、目前没有负电压的电源 我目前的想法是使用H桥电路实现,使用4个nmos管和驱动芯片,采用6V供电。请问各位大佬有没有什么别的电路架构推荐呀? 感谢观看!
    发表于 04-15 16:09

    外部中断触发类型为双边沿触发,进入中断回调后有什么办法判断该边沿是上升沿还是下降沿

    外部中断触发类型为双边沿触发,进入中断回调后有什么办法判断该边沿是上升沿还是下降沿
    发表于 03-11 06:05

    THS1206写使能是下降沿有效,还是低电平有效?

    在向THS1206写控制字时,要写四次。 开始按照写使能,然后连续写四次数据,结果控制字没写进去; 写使能,写一次数据后关闭写使能,第二次写时再打开写使能,这样依次写四次,控制字才写入。 请问为什么呢?不知道写使能是下降沿有效,还是低电平有效? 谢谢!
    发表于 02-14 08:09

    DAC34H84的时钟DDR的下降沿采不到数,怎么办?

    DAC34H84的TI官方开发板。 用FPGA在时钟的上升下降沿的时候放上数(用示波器看眼图和时钟的关系绝对满足setup和hold time时间关系),但是始终只有上升
    发表于 02-13 07:45

    ads1248输入数据是上升沿有效,输出数据确是下降沿有效,为什么?

    ads1248输入数据是上升沿有效,输出数据确是下降沿有效。我对SPI进行配置是,应该怎样啊。求大神,好人一生平安。
    发表于 01-23 06:39

    STM32仿PLC上升沿下降沿

    引用#include \"IEC.h\" 调用上升沿下降沿函数TRIG(); 传入变量 R_TRIG[0].IN = X0; F_TRIG[0].IN = X0;
    发表于 01-20 16:11

    ADS7864用BUSY接DSP的外部中断来读取采样数据,应该是采样上升沿触发外部中断还是下降沿

    信号的上升沿时,数据存入寄存器中了。这两者是不是有矛盾呢?我用BUSY接DSP的外部中断来读取采样数据,应该是采样上升沿触发外部中断还是下降
    发表于 01-16 07:19

    ADS7864用BUSY接DSP的外部中断来读取采样数据,应该是采样上升沿触发外部中断还是下降沿

    ,转换进行期间一直是低电平,数据锁存到寄存器后再升高。这表示BUSY信号的上升沿时,数据存入寄存器中了。这两者是不是有矛盾呢?我用BUSY接DSP的外部中断来读取采样数据,应该是采样上升沿
    发表于 01-15 06:50

    ADS1254用模拟SPI的方式读取数据,读取到的数据呈现下降沿趋势,为什么?

    调试程序中,首先在方波的上升沿开启CLK(8M),开始转换,在用定时器中断等待43.4*6us后,用模拟SPI的方式读取数据,但是读取到的数据前面几次始终搞不太对,呈现下降沿趋势,后
    发表于 01-09 07:23

    ADC108s022 DIN是在SCLK上升沿向ADC写参数,而DOUT在SCLK的下降沿从ADC中读取转换后的数据?

    是用的是SPI接口的ADC芯片,时序如下 是不是说,DIN是在SCLK上升沿向ADC写参数,而DOUT在SCLK的下降沿从ADC中读取转换后的数据??
    发表于 01-09 07:14

    ADS7950编写驱动的时候,是上升沿写数据,还是下降沿写数据呢?

    这个是时序图,我想知道我编写驱动的时候,是上升沿写数据,还是下降沿写数据呢??cs拉低后的第一个上升
    发表于 01-01 07:53

    ADS1293不管是配置上升沿中断还是下降沿中断,DRDY脚始终没有电平跳变,为什么?

    我是一个单片机的初学者,在使用ADS1293的时候,用的是SPI时序,CPOL=0.CPOH=0;经过测试发现可以读取和写入数据,但是我配置了DRDY脚为输入模式,然后不管是配置上升沿中断还是下降
    发表于 12-24 06:49

    ADS1259 SPI连续读模式下突然中断,突然不出现下降沿了,是什么原因?

    ADS1259 SPI连续读模式下突然中断,用逻辑分析看了DRDY的输出,发现中间就突然不出现下降沿了,芯片供电都正常,想请教下这个是什么原因
    发表于 12-23 07:42

    ADS1253输出的24位数据是在SCLK的下降沿还是上升沿发生跳变的?

    最近在使用ADS1253,有几个疑问,请工程师指教下,谢谢。 1. 如果基准是2.5V,最大量程是5V还是2.5V? 量程最大值7FFFFF对应的是2.5V还是5V? 2. ADS1253输出的24位数据是在SCLK的下降沿还是上升
    发表于 12-23 07:17

    ADC08D1020直接利用DCLK的上升沿下降沿读数,可以吗?

    如图,ADC08D1020工作在DDR Clocking in Non-Demultiplexed and Normal Mode的模式。DCLK的相位是0°。 DI、DQ在DCLK的边沿发生变化,我直接利用DCLK的上升沿下降
    发表于 12-18 07:02