0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

交错杂散:增益失配的更多数学细节

星星科技指导员 来源:ADI 作者:ADI 2023-06-30 17:18 次阅读

现在事情变得越来越有趣。我们一直在研究交错杂散的位置,并查看了偏移失配产生的杂散水平。通过进行一些计算,我们能够看到两个交错ADC之间的失调失配会产生多大的杂散。就像我们在查看马刺的位置时所做的那样,我们现在将采取类似的路径。我们首先研究了偏移失配,所以现在让我们深入了解如何计算在fS/2 ± f在由于增益不匹配。

又到了戴上我们数学家的帽子的时候了......不过别担心,我们不会穿太久。我们需要它一段时间,因为我们继续关注一些不匹配并深入研究增益不匹配刺激。

那么,我们如何知道增益不匹配的刺激会有多大呢?让我们看一下下面的公式 1,其中 V科技委和 V科技委是我们交错的两个ADC的满量程峰峰值电压。

等式 1

wKgZomSenkCANTxwAAAa0xniF7w335.png

现在,让我们考虑双通道器件中两个14位ADC之间的典型增益失配。通常,这大约是标称值满量程的 1%。这意味着ADC1的满量程电压为2VQ-1ADC2的满量程电压为1.98VQ-1.将其代入公式1,我们得到以下结果:

wKgaomSenkWAG38CAAAbAcM_zPs553.png

哇,这很有趣!满量程的46%似乎没有太大的增益误差,但它会产生相当大的70dBc失调杂散。我怀疑目前有许多高速ADC应用可以承受输出频谱中的这种杂散水平。这很容易主导交错式ADC的无杂散动态范围(SFDR)规格。大多数应用需要至少46dBc或更好的SFDR,这意味着70dBc太高了。让我们来看看为了达到或超过1dBc的水平,我们需要在哪里。在图<>的下面,增益失配杂散的大小相对于以满量程百分比给出的增益失配表示。

图1

wKgZomSenkuAd2GyAACMKc1j9ZI395.png

增益杂散与增益失配(交错式14位ADC)

该图为我们提供了一些很好的信息,并深入了解了我们可以容忍的增益不匹配水平。为了满足70 dBc的典型杂散要求,0位转换器的增益失配必须小于满量程的05.14%。这让我们了解两个ADC之间的增益需要匹配的程度。它很小。

然而,随着工艺技术的缩小和匹配技术的改进,最小化增益失配变得更加容易。在像AD9286这样的器件上,典型增益失配约为满量程的0.05%,这正好符合我们正在寻找的70dBc规格。如果我们能够将失配再减少0.025%,那么我们可以将增益失配杂散降低到78dBc。如果我们能更进一步,将失配降低到0.005%,那么我们可以将杂散降低到92dBc。

审核编辑:郭婷

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • adc
    adc
    +关注

    关注

    95

    文章

    5653

    浏览量

    539517
  • SFDR
    +关注

    关注

    0

    文章

    34

    浏览量

    12794
收藏 人收藏

    评论

    相关推荐

    深入分析时间交错技术

    所有其它奈奎斯特频段内也会存在混叠。该交错杂的功率/幅度取决于两个增益 G1和G2 之间的净差。换言之,它取决于增益误差失配。而最终,它取
    发表于 10-24 09:51

    认识宽带GSPS ADC中的无杂动态范围

    SFDR的最大贡献因素。如果没有交错杂,SFDR将是从基波频率到第二谐波的动态范围。在这种具体情况下,交错图像杂散会导致SFDR性能下降–8-dB。对于由四个分立交错内核构成的采样架
    发表于 11-01 11:31

    交错ADC之间的增益不匹配

    交错ADC得到了越来越多的工程师的广泛关注。目前仍有诸多问题聚焦于ADC失配的校准方法。 在深入探讨任何可能的校准方法之前,工程师需要了解都有哪些不匹配。 对于失调不匹配,没有必要施加一个输入信号
    发表于 07-25 06:58

    模拟工程师如何解决交错式ADC宽失配问题?

    交错式ADC之间的带宽失配应该是对于设计师而言最难解决的失配问题。 如图所示,带宽失配具有增益和相位/频率分量。 这使得解决带宽
    发表于 07-31 06:59

    交错式ADC之间的带宽失配分析

    交错式ADC之间的带宽失配
    发表于 04-02 07:52

    增益和时序失配误差背景校准方法是什么?如何去实现这一方法?

    新型的增益和时序失配误差背景校准方法是什么?如何去实现这一方法?
    发表于 05-24 06:23

    lna差分输出的增益失配和相位失配要怎么设置才能仿真出来?

    设计lna时想要查看差分输出的增益失配和相位失配,这要怎么设置才能仿真出来?请给位大神指点。
    发表于 06-25 06:22

    基于循环自相关的TIADC通道失配校正

    针对时域交错模数转换器(TIADC)的通道失配问题,提出一种在线校正方法。首先建立TIADC的数学模型,将增益和时间失配转变为通道滤波器幅度
    发表于 12-31 14:00 13次下载

    一种高增益交错并联正反激变换器_李洪珠

    一种高增益交错并联正反激变换器_李洪珠
    发表于 01-08 11:07 5次下载

    交错式ADC之间的带宽失配解决方案

    交错式ADC之间的带宽失配应该是对于设计师而言最难解决的失配问题。 如图1所示,带宽失配具有增益和相位/频率分量。 这使得解决带宽
    发表于 11-16 10:51 1次下载
    <b class='flag-5'>交错</b>式ADC之间的带宽<b class='flag-5'>失配</b>解决方案

    交错式ADC之间的带宽失配

    交错式ADC之间的带宽失配应该是对于设计师而言最难解决的失配问题。 如图1所示,带宽失配具有增益和相位/频率分量。 这使得解决带宽
    发表于 12-05 05:21 275次阅读
     <b class='flag-5'>交错</b>式ADC之间的带宽<b class='flag-5'>失配</b>

    交错式ADC之间的带宽失配应该如何解决

    交错式ADC之间的带宽失配应该是对于设计师而言最难解决的失配问题。 如图1所示,带宽失配具有增益和相位/频率分量。这使得解决带宽
    发表于 09-27 10:44 0次下载
    <b class='flag-5'>交错</b>式ADC之间的带宽<b class='flag-5'>失配</b>应该如何解决

    交错式ADC的带宽失配问题的解决方案分析

    交错式ADC之间的带宽失配应该是对于设计师而言最难解决的失配问题。 如图1所示,带宽失配具有增益和相位/频率分量。 这使得解决带宽
    发表于 09-02 09:56 784次阅读
    <b class='flag-5'>交错</b>式ADC的带宽<b class='flag-5'>失配</b>问题的解决方案分析

    失配损耗对射频功率测量和级联放大器增益的影响是什么

    使用失配损耗方程,了解失配损耗对射频功率测量和级联放大器增益的影响。
    的头像 发表于 02-19 10:06 1136次阅读

    使用时间交错数据转换器倍增采样率

    交错多个模数转换器(ADC)通常是为了提高转换器的有效采样速率,特别是当没有或只有少数现成的ADC可以满足此类应用所需的采样、线性度和交流要求时。然而,时间交错数据转换器并非易事,因为即使使用完全线性的元件,增益/失调
    的头像 发表于 02-24 17:16 634次阅读
    使用时间<b class='flag-5'>交错</b>数据转换器倍增采样率